JPS6315455A - 半導体装置用リ−ドフレ−ム - Google Patents

半導体装置用リ−ドフレ−ム

Info

Publication number
JPS6315455A
JPS6315455A JP61160066A JP16006686A JPS6315455A JP S6315455 A JPS6315455 A JP S6315455A JP 61160066 A JP61160066 A JP 61160066A JP 16006686 A JP16006686 A JP 16006686A JP S6315455 A JPS6315455 A JP S6315455A
Authority
JP
Japan
Prior art keywords
lead
lead frame
semiconductor
semiconductor device
hanging lead
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61160066A
Other languages
English (en)
Inventor
Koji Kuwabara
浩二 桑原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61160066A priority Critical patent/JPS6315455A/ja
Publication of JPS6315455A publication Critical patent/JPS6315455A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item

Landscapes

  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は半導体装置に関するものであり、特に半導体装
置に使用するリードフレームに関するものである。
〔従来の技術〕
従来、半導体装置用リードフレームの半導体素子搭載部
つりリードは長手方向、巾方向共、リードフレーム用板
材と同一厚さの平らな形状となっていた。
〔発明が解決しようとする問題点〕
上述した従来のリードフレームは、半導体素子搭載部つ
りリードが平なな形状の為、曲げ特性に劣っているので
、高温での樹脂封止時封入金型で外枠を固定された時、
熱膨張によシつりピンが伸び逃げ場がない為、半導体素
子搭載部を含め、上方向又は下方向に逃げようとする。
そうすることによシワイヤーボンディング済半導体装置
の金属細線が途中で切れたり、半導体素子の角に接触し
たりして本来の半導体装置の特性が得られなくなるとい
う欠点があった。
〔問題点を解決するための手段〕
本発明は上述した欠点を克服し、より優れた半導体装置
を提供する為に発明した半導体装置用リードフレームに
関するものである。半導体素子搭載部つりリードの長手
方向にそって凹部を設けたことによりつりリードの曲げ
強度を強くすることが出来、熱膨張によるリード上、下
変動に対して一段と強くした。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図、第2図、第3図(a)、 (b)、 ((:)
は本発明ノー実施例で、第1図は平面図、第2図は半導
体素子搭載部とつ)リード部分の拡大図、第3図(a)
つりリード3が平坦であった為第5図に示す如く高温で
の樹脂封止時リードフレームを封入金型で固定すると熱
膨張により伸びて逃げ場がない為、半導体素子搭載部5
及つbリード3が上下に逃げる等の欠点があった。
本発明によるリードフレームはつりリード3の長手方向
に添って凹部4を設けたことによυつシリードの上、下
の曲りに対して強くなる様に設計しである。
〔発明の効果〕
以上説明したように本発明は、半導体素子搭載部つりリ
ードの長手方向に添って凹部を設けたことにより、つシ
リードの上、下の曲りに対して効果が出ている為に、高
温での樹脂封止に対しても半導体素子搭載部つりリード
が上、下に曲ることがなくなシ、よシ信頼度の高い半導
体装置が提供出来る様になった。
【図面の簡単な説明】
第1図は本発明のリードフレームの平面図、第2図は第
1図の半導体素子搭載部とつりリード部の拡大図、第3
図(a)、 (b)、 (C)は夫々第2図A−A’断
面図の一例、第4図は樹脂封止時の断面図、第5図は従
来リードフレームでの樹脂封止時の断面図。 1・・・・・・リードフレームの外枠、2・・・・・・
インナーリード、3.3’、 3”・・・・・・半導体
素子搭載部つりリード、4・・・・・・凹部、5.グ、
5〃・・・・・・半導体素子搭載部、6・・・・・・封
入金型上型、6′・・・・・・封入金型下型、7・・・
・・・半導体素子、8・・・・・・金属細線。 代理人 弁理士  内 原   8  ″日1    
 ・

Claims (1)

    【特許請求の範囲】
  1. 半導体装置用リードフレームで半導体素子搭載部つりリ
    ードの長手方向に添って、リードフレームの板厚を変え
    ないで凹部を設けたことを特徴とする半導体装置用リー
    ドフレーム。
JP61160066A 1986-07-07 1986-07-07 半導体装置用リ−ドフレ−ム Pending JPS6315455A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61160066A JPS6315455A (ja) 1986-07-07 1986-07-07 半導体装置用リ−ドフレ−ム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61160066A JPS6315455A (ja) 1986-07-07 1986-07-07 半導体装置用リ−ドフレ−ム

Publications (1)

Publication Number Publication Date
JPS6315455A true JPS6315455A (ja) 1988-01-22

Family

ID=15707156

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61160066A Pending JPS6315455A (ja) 1986-07-07 1986-07-07 半導体装置用リ−ドフレ−ム

Country Status (1)

Country Link
JP (1) JPS6315455A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0587112A1 (en) * 1992-09-09 1994-03-16 Texas Instruments Incorporated Reduced capacitance lead frame for lead on chip package
JPH08506404A (ja) * 1994-04-25 1996-07-09 ヒュンダイ モーター カンパニー 複数のバルブを有する内燃機関の燃焼室
US5925927A (en) * 1996-12-18 1999-07-20 Texas Instruments Incoporated Reinforced thin lead frames and leads

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0587112A1 (en) * 1992-09-09 1994-03-16 Texas Instruments Incorporated Reduced capacitance lead frame for lead on chip package
US5521426A (en) * 1992-09-09 1996-05-28 Texas Instruments Incorporated Reduced capacitance lead frame for lead on chip package
JPH08506404A (ja) * 1994-04-25 1996-07-09 ヒュンダイ モーター カンパニー 複数のバルブを有する内燃機関の燃焼室
US5925927A (en) * 1996-12-18 1999-07-20 Texas Instruments Incoporated Reinforced thin lead frames and leads

Similar Documents

Publication Publication Date Title
JPH047848A (ja) 樹脂封止型半導体装置の製造方法とそれに用いるリードフレーム
JP2000294711A (ja) リードフレーム
JPH03177060A (ja) 半導体装置用リードフレーム
JPS6315455A (ja) 半導体装置用リ−ドフレ−ム
JP2517691B2 (ja) 半導体装置及びその製造方法
JPH03129870A (ja) リードフレーム
JPH06104364A (ja) リードフレーム、これを用いた半導体チップのモールド方法及びモールド用金型
US6093959A (en) Lead frame having supporters and semiconductor package using same
CN110718471A (zh) 树脂密封模具和半导体装置的制造方法
JPH10144853A (ja) 半導体装置
JP2621814B2 (ja) 樹脂封止型半導体装置
JPH0233961A (ja) リードフレーム
JPS5812736B2 (ja) ジユシフウシガタハンドウタイソウチ
JPH05243464A (ja) リードフレーム及びこれを用いた樹脂封止型半導体装置
JPH04317363A (ja) ダイパッドレス樹脂封止型半導体装置とその製造方法
JPH02139954A (ja) リードフレーム及びこれを用いた樹脂封止型半導体装置
JPS62254457A (ja) Ic用リ−ドフレ−ム
JPS60113930A (ja) 半導体装置の樹脂封止成形方法
JPH02191365A (ja) 半導体装置およびその製造方法
JPH0590315A (ja) 樹脂封止金型
JPH05291458A (ja) リードフレーム及びそれを用いた半導体チップの樹脂封止方法
JPH01117350A (ja) 樹脂封止型半導体装置
JPH02110961A (ja) 半導体素子のリードフレーム構造及びその製法
JPH04188660A (ja) リードフレーム
JPS63181362A (ja) リ−ドフレ−ム