JPS63137957U - - Google Patents
Info
- Publication number
- JPS63137957U JPS63137957U JP2995187U JP2995187U JPS63137957U JP S63137957 U JPS63137957 U JP S63137957U JP 2995187 U JP2995187 U JP 2995187U JP 2995187 U JP2995187 U JP 2995187U JP S63137957 U JPS63137957 U JP S63137957U
- Authority
- JP
- Japan
- Prior art keywords
- memory
- multilayer printed
- memory module
- circuit board
- printed circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003068 static effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Semiconductor Memories (AREA)
Description
第1図および第2図はそれぞれ本考案実施例の
メモリーモジユールの側面図および上面図、第3
図は多層プリント配線基板の配線例を示す図、第
4図は左右対称な2種類のフラツトパツケージ型
ICの配置図、第5図は第4図に示した2個のI
Cのプリント基板への取り付け図である。 1…多層プリント配線基板、2…フラツトパツ
ケージ型SRAM、3…フラツトパツケージ型デ
コーダ。
メモリーモジユールの側面図および上面図、第3
図は多層プリント配線基板の配線例を示す図、第
4図は左右対称な2種類のフラツトパツケージ型
ICの配置図、第5図は第4図に示した2個のI
Cのプリント基板への取り付け図である。 1…多層プリント配線基板、2…フラツトパツ
ケージ型SRAM、3…フラツトパツケージ型デ
コーダ。
Claims (1)
- 【実用新案登録請求の範囲】 (1) 両側面に他の基板への実装のためのリード
ピンを有し、少なくとも一表面に複数のフラツト
パツケージ型デバイスが実装可能な多層プリント
基板と、 該多層プリント基板の少なくとも一表面に実装
された少なくとも二個のフラツトパツケージ型メ
モリーデバイスと、 前記多層プリント基板の一表面に取り付けられ
たメモリーデバイス選択用デコーダーデバイスと
を具えたことを特徴とするメモリーモジユール。 (2) 前記メモリーデバイスが前記多層プリント
配線基板の両面に取付けられ、かつ前記それぞれ
のメモリーデバイスのリード線の配置が左右対称
であることを特徴とする実用新案登録請求の範囲
第1項に記載のメモリーモジユール。 (3) 前記多層プリント配線基板の各層における
複数の配線の方向が同一方向であることを特徴と
する実用新案登録請求の範囲第1項または第2項
に記載のメモリーモジユール。 (4) 前記メモリーデバイスがスタテイツクラン
ダムアクセスメモリーであることを特徴とする実
用新案登録請求の範囲第1項ないし第3項のいず
れかに記載のメモリーモジユール。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2995187U JPS63137957U (ja) | 1987-03-03 | 1987-03-03 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2995187U JPS63137957U (ja) | 1987-03-03 | 1987-03-03 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63137957U true JPS63137957U (ja) | 1988-09-12 |
Family
ID=30834309
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2995187U Pending JPS63137957U (ja) | 1987-03-03 | 1987-03-03 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63137957U (ja) |
-
1987
- 1987-03-03 JP JP2995187U patent/JPS63137957U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS63137957U (ja) | ||
JPS63208252A (ja) | 半導体装置用パツケ−ジ | |
JPH04335561A (ja) | 半導体装置 | |
JPH0636593Y2 (ja) | 複合集積回路装置 | |
JPH0143876Y2 (ja) | ||
JPS5853635Y2 (ja) | X−y接点構造 | |
JPS59180299U (ja) | メモリモジユ−ル | |
JPH0298652U (ja) | ||
JPS61189695A (ja) | 多層プリント板の配線パタ−ン構造 | |
JPH03109369U (ja) | ||
JPH0178048U (ja) | ||
JPS6081659U (ja) | 半導体装置 | |
JPS6112267U (ja) | プリント配線基板 | |
JPS58114065U (ja) | 印刷配線板 | |
JPH0451021U (ja) | ||
JPS62162870U (ja) | ||
JPS58191661U (ja) | プリント板 | |
JPS59155758U (ja) | 印刷配線板 | |
JPS63187370U (ja) | ||
JPS6138954U (ja) | 半導体装置 | |
JPH028137U (ja) | ||
JPH0298651U (ja) | ||
JPS5999478U (ja) | 多層回路板の配線構造 | |
JPS6381973A (ja) | 半導体装置 | |
JPH01121946U (ja) |