JPS63126087A - Icカ−ド - Google Patents
Icカ−ドInfo
- Publication number
- JPS63126087A JPS63126087A JP61271562A JP27156286A JPS63126087A JP S63126087 A JPS63126087 A JP S63126087A JP 61271562 A JP61271562 A JP 61271562A JP 27156286 A JP27156286 A JP 27156286A JP S63126087 A JPS63126087 A JP S63126087A
- Authority
- JP
- Japan
- Prior art keywords
- card
- signal
- memory
- circuit
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 238000010276 construction Methods 0.000 description 2
- 238000012790 confirmation Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/0723—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips the record carrier comprising an arrangement for non-contact communication, e.g. wireless communication circuits on transponder cards, non-contact smart cards or RFIDs
-
- G—PHYSICS
- G07—CHECKING-DEVICES
- G07C—TIME OR ATTENDANCE REGISTERS; REGISTERING OR INDICATING THE WORKING OF MACHINES; GENERATING RANDOM NUMBERS; VOTING OR LOTTERY APPARATUS; ARRANGEMENTS, SYSTEMS OR APPARATUS FOR CHECKING NOT PROVIDED FOR ELSEWHERE
- G07C9/00—Individual registration on entry or exit
- G07C9/20—Individual registration on entry or exit involving the use of a pass
- G07C9/28—Individual registration on entry or exit involving the use of a pass the pass enabling tracking or indicating presence
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Theoretical Computer Science (AREA)
- Credit Cards Or The Like (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はICカードに関し、特に無線電波による遠隔操
作によってカードに内蔵された記憶素子の内容を書替え
る機能を持つICカードに関する。
作によってカードに内蔵された記憶素子の内容を書替え
る機能を持つICカードに関する。
カード内にIC(集積回路)を内蔵させたICカードで
は、ICカードに付与された認識番号等の情報は読出し
専用の記憶素子に半永久的に記録されている。そして、
その記憶素子の内容は、ICカードを顧客等に引渡す際
に書込まれ、以後その内容を遠隔操作により変更するこ
とは、従来は困難であり、内容の変更は、全てのICカ
ードの情報を一括管理する共通のデータベース上でのみ
行なわれていた。
は、ICカードに付与された認識番号等の情報は読出し
専用の記憶素子に半永久的に記録されている。そして、
その記憶素子の内容は、ICカードを顧客等に引渡す際
に書込まれ、以後その内容を遠隔操作により変更するこ
とは、従来は困難であり、内容の変更は、全てのICカ
ードの情報を一括管理する共通のデータベース上でのみ
行なわれていた。
上述した従来のICカードでは、ICカード内の記憶素
子の内容を遠隔操作できないため、ICカードが使用さ
れる毎に、取扱店が共通データベースへアクセスしてそ
のICカードの有効/無効の確認等を行なう必要があり
、接客のスピードアンプが困難であるという欠点と、共
通データベースの障害時には確認不能となるという欠点
がある。
子の内容を遠隔操作できないため、ICカードが使用さ
れる毎に、取扱店が共通データベースへアクセスしてそ
のICカードの有効/無効の確認等を行なう必要があり
、接客のスピードアンプが困難であるという欠点と、共
通データベースの障害時には確認不能となるという欠点
がある。
本発明はこのような従来の欠点を解決したものであり、
その目的は、ICカード内の記憶素子の内容を無線電波
による遠隔操作で書替えることができるようにしたIC
カードを提供することにある。
その目的は、ICカード内の記憶素子の内容を無線電波
による遠隔操作で書替えることができるようにしたIC
カードを提供することにある。
本発明は上記目的を達成するために、
自己に付与された情報を半永久的に記憶する記憶素子を
内蔵するICカードにおいて、自認識番号と後続する制
御信号とを受信する無線受信機及び、 該無線受信機で自認識番号を伴う制御信号を受信したと
き、該制御信号に従い前記記憶素子の内容を書替える制
御回路をカードに内蔵する。
内蔵するICカードにおいて、自認識番号と後続する制
御信号とを受信する無線受信機及び、 該無線受信機で自認識番号を伴う制御信号を受信したと
き、該制御信号に従い前記記憶素子の内容を書替える制
御回路をカードに内蔵する。
外部より、そのICカードの自認識番号と制御信号とを
含む無線電波が到来すると、これらはICカードに内蔵
された無線受信機で受信され、内蔵された制御回路は、
その制御信号に従って記憶素子の内容を書替える。
含む無線電波が到来すると、これらはICカードに内蔵
された無線受信機で受信され、内蔵された制御回路は、
その制御信号に従って記憶素子の内容を書替える。
次に、本発明の実施例について図面を参照して説明する
。
。
第1[Njは本発明の実施例においてICカードに内蔵
される単一あるいは複数のICによって構成れる電気回
路のブロック図である。無線信号を受信するための受信
アンテナ1は、受信特性を向上させるため、通常ICカ
ードの二辺に別々に置かれ結合された後、無線受信機2
に接続される。無線受信機2の出力は、信号線aにより
認識番号−数構出回路3と制御信号デコーダ4へ接続さ
れ、認識番号−数構出回路3の有効信号は信号線すによ
り制御信号デコーダ4へ接続される。認識番号−数構出
回路3は、認識番号続出要求出力線Cとメモリ続出結果
入力線dとでメモリ制御回路5と接続され、制御信号デ
コーダ4は、各々の制御信号に従いメモリ6の書込指示
を出す信号線01〜onによりメモリ制御回路5と接続
されている。
される単一あるいは複数のICによって構成れる電気回
路のブロック図である。無線信号を受信するための受信
アンテナ1は、受信特性を向上させるため、通常ICカ
ードの二辺に別々に置かれ結合された後、無線受信機2
に接続される。無線受信機2の出力は、信号線aにより
認識番号−数構出回路3と制御信号デコーダ4へ接続さ
れ、認識番号−数構出回路3の有効信号は信号線すによ
り制御信号デコーダ4へ接続される。認識番号−数構出
回路3は、認識番号続出要求出力線Cとメモリ続出結果
入力線dとでメモリ制御回路5と接続され、制御信号デ
コーダ4は、各々の制御信号に従いメモリ6の書込指示
を出す信号線01〜onによりメモリ制御回路5と接続
されている。
メモリ制御回路5は書込読出制御線f1番地指定線g、
データ入出力線りによりメモリ6と接続されている。入
力ボート8及び出力ボート9は信号線t、 jにより
入出力制御回路7に接続され、入出力制御回路7は信号
線i” j lによりメモリ制御回路5に接続され、メ
モリ6と図示しない外部入出力装置間でデータの授受が
行なえるようになっている。メモリ6は本ICカードの
自認識番号等を半永久的に記憶するもので、記憶素子の
タイプとしては、本実施例では、記憶素子アレイ部にヒ
ユーズを使用したものを使用するが、接合型のものやE
EPROMタイプであっても良い。なお、ヒユーズ型の
場合、そのヒユーズを切断することで論理“1”が記録
される。
データ入出力線りによりメモリ6と接続されている。入
力ボート8及び出力ボート9は信号線t、 jにより
入出力制御回路7に接続され、入出力制御回路7は信号
線i” j lによりメモリ制御回路5に接続され、メ
モリ6と図示しない外部入出力装置間でデータの授受が
行なえるようになっている。メモリ6は本ICカードの
自認識番号等を半永久的に記憶するもので、記憶素子の
タイプとしては、本実施例では、記憶素子アレイ部にヒ
ユーズを使用したものを使用するが、接合型のものやE
EPROMタイプであっても良い。なお、ヒユーズ型の
場合、そのヒユーズを切断することで論理“1”が記録
される。
第1図において、ICカード内のメモリ6の内容の書替
えを制御する信号は、本実施例においては、第2図に示
される形式で無線電波により例えばセンターから伝播さ
れる。第2図で、予備信号21はユニークなパターンを
持ち、ページャに見られるように、後続する認識番号2
2と制御信号23とを受信するためにデータ列と同期し
たパルスをICカードの無線受信機2に発生させる役割
、及びICカードの無線受信812が定期的に予備信号
を監視し、予備信号を受信した場合のみ後続する信号を
引き続き受信し、内部制御回路の電源を投入させ、IC
カードの消費電力を小さくする役割を持つ。
えを制御する信号は、本実施例においては、第2図に示
される形式で無線電波により例えばセンターから伝播さ
れる。第2図で、予備信号21はユニークなパターンを
持ち、ページャに見られるように、後続する認識番号2
2と制御信号23とを受信するためにデータ列と同期し
たパルスをICカードの無線受信機2に発生させる役割
、及びICカードの無線受信812が定期的に予備信号
を監視し、予備信号を受信した場合のみ後続する信号を
引き続き受信し、内部制御回路の電源を投入させ、IC
カードの消費電力を小さくする役割を持つ。
さて、第1図において、無線受信機2は、予備信号21
を受信すると、後続する信号を認識番号−数構出回路3
と制御信号デコーダ4へ供給し、これらに順次蓄積させ
る。認識番号の信号長と等しい長さの信号を受けると認
識番号−数構出回路3は、メモリ制御回路5へ出力線C
を介して認識番号続出要求信号を出力し、メモリ制御回
路5はこれに応答してメモリ6の予め決められた番地か
ら自認識番号を読出し、認識番号−数構出回路3へ入力
線dにより転送する。この間、制御信号デコーダ4へは
後続する信号が蓄積され続けている。
を受信すると、後続する信号を認識番号−数構出回路3
と制御信号デコーダ4へ供給し、これらに順次蓄積させ
る。認識番号の信号長と等しい長さの信号を受けると認
識番号−数構出回路3は、メモリ制御回路5へ出力線C
を介して認識番号続出要求信号を出力し、メモリ制御回
路5はこれに応答してメモリ6の予め決められた番地か
ら自認識番号を読出し、認識番号−数構出回路3へ入力
線dにより転送する。この間、制御信号デコーダ4へは
後続する信号が蓄積され続けている。
認識番号−数構出回路3は、受信した認識番号とメモリ
制御回路5から転送された自認識番号とが一敗するか否
かを判定し、一致すると制御信号デコーダ4に信号線す
を介して有効信号を送出する。
制御回路5から転送された自認識番号とが一敗するか否
かを判定し、一致すると制御信号デコーダ4に信号線す
を介して有効信号を送出する。
これにより、制御信号デコーダ4はメモリ制御回路5へ
の出力が許容される。
の出力が許容される。
受信された制御信号23が、例えば、本ICカードの無
効化を指示するものであった場合、制御信号デコーダ4
はメモリ制御回路5へそれに対応する信号線e1〜an
でその旨通知し、メモリ制御回路5はこれに応答してメ
モリ6内の本ICカードのを効/無効を記録しである全
ての番地の記憶素子アレイのヒユーズを切断し、全て論
理“1”とすることで、このICカードが無効となった
ことを記録する。
効化を指示するものであった場合、制御信号デコーダ4
はメモリ制御回路5へそれに対応する信号線e1〜an
でその旨通知し、メモリ制御回路5はこれに応答してメ
モリ6内の本ICカードのを効/無効を記録しである全
ての番地の記憶素子アレイのヒユーズを切断し、全て論
理“1”とすることで、このICカードが無効となった
ことを記録する。
なお、入力ポート8はICカードのメモリ6へ初期値を
記録する信号及びメモリ6の内容の出力を指示する信号
を入出力制御回路7を経由してメモリ制御回路5へ伝達
するため端子であり、出力ポート9はメモリ6の内容を
メモリ制御回路5゜入出力制御回路7を経由して外部へ
取出すための端子である。これらを組み合わせることに
より、ICカードのメモリの内容を外部入出力装置より
読取ることができる。
記録する信号及びメモリ6の内容の出力を指示する信号
を入出力制御回路7を経由してメモリ制御回路5へ伝達
するため端子であり、出力ポート9はメモリ6の内容を
メモリ制御回路5゜入出力制御回路7を経由して外部へ
取出すための端子である。これらを組み合わせることに
より、ICカードのメモリの内容を外部入出力装置より
読取ることができる。
第3図は本発明のICカードの構造例を示す。
同図において、lQa、fobはカード17の隣接辺に
取付けられたアンテナ片であり、各アンテナ片l。
取付けられたアンテナ片であり、各アンテナ片l。
a、10bは信号線11a、11bによりカード内蔵の
アンテナ結合器12に接続され、アンテナ結合器12の
出力は信号線13により電気回路部14に接続されてい
る。電気回路部14は第1図に示した電気回路を構成す
る単−或いは複数のICを含むものであり、内部の無線
受信機にアンテナ結合器12の出力が導かれる。また、
その表面には入力ポート8゜出力ポート9が設けられて
いる。15は第1図に図示しなかった電源部であり、電
源供給線16で電気回路部14と接続されている。この
T1.源部15は1個の電池或いは複数の電池から構成
され、記憶素子の内容書替え用に高出力の電池を含ませ
る構成にしても良い。
アンテナ結合器12に接続され、アンテナ結合器12の
出力は信号線13により電気回路部14に接続されてい
る。電気回路部14は第1図に示した電気回路を構成す
る単−或いは複数のICを含むものであり、内部の無線
受信機にアンテナ結合器12の出力が導かれる。また、
その表面には入力ポート8゜出力ポート9が設けられて
いる。15は第1図に図示しなかった電源部であり、電
源供給線16で電気回路部14と接続されている。この
T1.源部15は1個の電池或いは複数の電池から構成
され、記憶素子の内容書替え用に高出力の電池を含ませ
る構成にしても良い。
以上説明したように、本発明のICカードは、無線受信
機と、自認識番号を伴う制御信号の受信時、自己に付与
された情報を半永久的に記憶している素子の一部を無線
電波を通じて送られてくる前記制御信号に応答して書替
える制御回路とを有しているので、ICカードに記録さ
れる情報を遠隔操作で変更することができる。従って、
記憶素子の内容を読取ることで、ICカードの有効性等
を確認でき、従来のように共通データベースへアクセス
する必要をなくすことができる効果がある。
機と、自認識番号を伴う制御信号の受信時、自己に付与
された情報を半永久的に記憶している素子の一部を無線
電波を通じて送られてくる前記制御信号に応答して書替
える制御回路とを有しているので、ICカードに記録さ
れる情報を遠隔操作で変更することができる。従って、
記憶素子の内容を読取ることで、ICカードの有効性等
を確認でき、従来のように共通データベースへアクセス
する必要をなくすことができる効果がある。
第1図は本発明のICカードに内蔵される単−或いは複
数のICにより構成される電気回路の実施例のブロック
図、 第2図は無線により送信されるデータ信号の形式を示す
図および、 第3図は本発明のICカードの構造例を示す図である。 図において、1・・・受信アンテナ、2・・・無線受信
機、3・・・認識番号−数構出回路、4・・・制御信号
デコーダ、5・・・メモリ制御回路、6・・・メモリ、
7・・・入出力制御回路、8・・・入力ポート、9・・
・出力ポート、lQa、10b−アンテナ片、lla、
llb、 1:l=信号線、14・・;電子回路部、
15・・・電源部、16・・・電源供給線、17・・・
カード、21・・・予備信号、22・・・認識信号、2
3・・・制御信号、ar b、 e 1〜lit
n+ l + 1’+j、i’・・・信号線、C・・
・認識番号続出要求出力線、d・・・メモリ読出結果人
力線、r・・・書込読出制御線、g・・・番地指定線、
h・・・データ入出力線。
数のICにより構成される電気回路の実施例のブロック
図、 第2図は無線により送信されるデータ信号の形式を示す
図および、 第3図は本発明のICカードの構造例を示す図である。 図において、1・・・受信アンテナ、2・・・無線受信
機、3・・・認識番号−数構出回路、4・・・制御信号
デコーダ、5・・・メモリ制御回路、6・・・メモリ、
7・・・入出力制御回路、8・・・入力ポート、9・・
・出力ポート、lQa、10b−アンテナ片、lla、
llb、 1:l=信号線、14・・;電子回路部、
15・・・電源部、16・・・電源供給線、17・・・
カード、21・・・予備信号、22・・・認識信号、2
3・・・制御信号、ar b、 e 1〜lit
n+ l + 1’+j、i’・・・信号線、C・・
・認識番号続出要求出力線、d・・・メモリ読出結果人
力線、r・・・書込読出制御線、g・・・番地指定線、
h・・・データ入出力線。
Claims (1)
- 【特許請求の範囲】 自己に付与された情報を半永久的に記憶する記憶素子
を内蔵するICカードにおいて、 自認識番号と後続する制御信号とを受信する無線受信機
及び、 該無線受信機で自認識番号を伴う制御信号を受信したと
き、該制御信号に従い前記記憶素子の内容を書替える制
御回路をカードに内蔵することを特徴とするICカード
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61271562A JPS63126087A (ja) | 1986-11-14 | 1986-11-14 | Icカ−ド |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61271562A JPS63126087A (ja) | 1986-11-14 | 1986-11-14 | Icカ−ド |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63126087A true JPS63126087A (ja) | 1988-05-30 |
Family
ID=17501808
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61271562A Pending JPS63126087A (ja) | 1986-11-14 | 1986-11-14 | Icカ−ド |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63126087A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0341364U (ja) * | 1989-08-28 | 1991-04-19 | ||
WO1994019076A1 (en) * | 1993-02-17 | 1994-09-01 | Kabushiki Kaisha Ace Denken | Game house system utilizing storage medium |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57211679A (en) * | 1981-06-23 | 1982-12-25 | Mitsubishi Heavy Ind Ltd | Ticket for passage |
JPS60205690A (ja) * | 1984-03-29 | 1985-10-17 | Toshiba Corp | 携帯可能媒体 |
JPS61251985A (ja) * | 1985-04-30 | 1986-11-08 | Toshiba Corp | メモリ保護機構 |
-
1986
- 1986-11-14 JP JP61271562A patent/JPS63126087A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57211679A (en) * | 1981-06-23 | 1982-12-25 | Mitsubishi Heavy Ind Ltd | Ticket for passage |
JPS60205690A (ja) * | 1984-03-29 | 1985-10-17 | Toshiba Corp | 携帯可能媒体 |
JPS61251985A (ja) * | 1985-04-30 | 1986-11-08 | Toshiba Corp | メモリ保護機構 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0341364U (ja) * | 1989-08-28 | 1991-04-19 | ||
WO1994019076A1 (en) * | 1993-02-17 | 1994-09-01 | Kabushiki Kaisha Ace Denken | Game house system utilizing storage medium |
US5741184A (en) * | 1993-02-17 | 1998-04-21 | Kabushiki Kaisha Ace Denken | Game hall system utilizing storage media |
US6398648B1 (en) | 1993-02-17 | 2002-06-04 | Ace Denken Kabushiki Kaisha | Game hall system utilizing storage media with adjustment means for stakes |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5864505A (en) | Random access memory with plural simultaneously operable banks | |
JPS63126087A (ja) | Icカ−ド | |
JPH04178791A (ja) | Icカード | |
US5493665A (en) | Portable memory device and method of securing the integrity of stored data therein utilizing a starting address and a stored memory cycle number | |
KR20010074800A (ko) | 직렬 인터페이스와 프로세서 사이에서 데이터를 전송하기위한 인터페이스 회로 및 방법 | |
JPH10269328A (ja) | 通信機能付icカード | |
EP0940767A1 (en) | Ic memory card | |
JPH0496840A (ja) | 半導体ファイルメモリ装置 | |
JPS62203289A (ja) | 複数カ−ドの同時識別システム | |
JPH0120781B2 (ja) | ||
JPS5821734B2 (ja) | ダイレクトメモリアクセス制御方式 | |
SU1679486A1 (ru) | Устройство контрол интерфейса | |
JP2595707B2 (ja) | メモリ装置 | |
JPS6230461B2 (ja) | ||
JPS608970A (ja) | マルチコントロ−ラシステム | |
JPH033058U (ja) | ||
JPH09223203A (ja) | 非接触icカード | |
JPH04258886A (ja) | メモリ回路 | |
JPS6438000U (ja) | ||
JPS63193299U (ja) | ||
JPS6032189A (ja) | メモリへのデ−タ記憶方法 | |
JPH07250102A (ja) | データ伝送回路 | |
JPH0481222B2 (ja) | ||
JPS62204637A (ja) | 移動個体のデ−タ送信装置 | |
JPH0460598A (ja) | Pcm音源システム |