JPS63107400A - 時分割交換機のパス設定方式 - Google Patents

時分割交換機のパス設定方式

Info

Publication number
JPS63107400A
JPS63107400A JP25318786A JP25318786A JPS63107400A JP S63107400 A JPS63107400 A JP S63107400A JP 25318786 A JP25318786 A JP 25318786A JP 25318786 A JP25318786 A JP 25318786A JP S63107400 A JPS63107400 A JP S63107400A
Authority
JP
Japan
Prior art keywords
path
path information
information
read
function part
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP25318786A
Other languages
English (en)
Inventor
Hidekazu Kamata
鎌田 英一
Masakazu Zushi
図師 政和
Hiromi Yoshida
博美 吉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Fujitsu Integrated Microtechnology Ltd
Original Assignee
Fujitsu Ltd
Fujitsu Integrated Microtechnology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd, Fujitsu Integrated Microtechnology Ltd filed Critical Fujitsu Ltd
Priority to JP25318786A priority Critical patent/JPS63107400A/ja
Publication of JPS63107400A publication Critical patent/JPS63107400A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概 要〕 時分割交換機のパス設定手段によってネットワークに設
定されているパスのうちの予め決められたパスにつき、
そのパスのためのパス情報ヲ記憶部から所定周期で読み
出し、パス設定手段をして七記予め決められた設定済パ
スの再設定を繰返し行なう。
(産業上の利用分野〕 本発明は時分割交換機へのパス設定方式に関し、更に詳
しく言えば、交換機ネットワークに設定されているパス
のうちの予め決められたパスに対し反復パス設定処理を
行なうようにした時分割交換機のパス設定方式に関する
通信分野における交換機は、任意の加入者と任意の加入
者とを接続する機能のほかに、特定加入者と特定加入者
とを特定期間或いは不特定期間接続したままにしておく
機能(以下、半固定パス機能という。)を有する。この
後者の機能をディジタル電子交換機に装備した場合、そ
のソフト上の一時的誤りからその機能を維持し得ないこ
とがある。
〔従来の技術〕
従来の時分割交換機においては、第5図に示すように端
末A、B間の通話路を形成する際、制御装置20のパス
接続機能部202より、通話路制御装置16を介して、
ネットワーク14へ、パス情報(接続オーダ)を設定す
る。該パス情報は、パス解放まで主記憶装置18にも格
納される。
〔発明が解決しようとする問題点〕
上述交換バス設定機能はそのパス情報の読出しから交換
パスの設定、解放までのパス設定系がソフト処理になっ
ていることから、そのソフトウェアの一時的乃至偶発的
エラーに起因して誤接続。
誤切断してしまう可能性がある。このような可能性は半
固定パス機能と髄も、例外ではない。半固定パスに生じ
た誤切断、誤接続は定期試験、ユーザの苦情などによる
チェックアウトまで発見されない場合があり、そのサー
ビス性の低下を来す。
本発明は、斯かる問題点に鑑みて創作されたもので、上
述半固定パスの誤切断、誤接続を防止し得る時分割交換
機のパス設定方式を堤供することを目的とする。
〔問題点を解決するための手段〕
第1図は本発明の原理ブロック図を示す。この図に示す
如く、本発明は、所定17;1Mでの読出し動作をη二
せしめる読出し起動手段28と、この起動手段により起
動され半固定のパス情報に基づきパス設定を繰返し行な
うバス情報続出し手段を設けたものである。
〔作 用〕
ネットワークに設定されるパスは記憶部24から読み出
されたパス情報はパス設定手段26に設定される。その
設定されているパスのうらの予め決められたパスについ
ては、そのバス情報が読出し起動手段28の制御の下に
読出し手段22を介して所定周期で読み出され、パス設
定手段26に与えられて設定済バスの再設定を繰返す。
かくして、誤切断、誤接続の防止が図れて交換サービス
性の向上を促す。
〔実施例〕
第2図は本発明の一実施例を示し、第3図は第2図ネッ
トワーク(NW)の詳細構成例を示す。
第2図において、2A、2Bは加入者端末、10A、I
OBは加入者回路、11は多重回路、12は入ハイウェ
イである。14は加入者端末間の交換パスを形成するネ
ットワーク(NW)である。
15は出ハイウェイ、17は分離回路である。そのネッ
トワーク14は第3図に示すように、通話路メモリ (
SPM)141及び制御メモリ (CM)14□を有し
て成る。16はネットワーク14に交換パスを形成させ
る通話路制御装置(これと、後述202とが第1図の2
6に相当する)である。
1・8はパス情報を記憶する主記憶装置(第1図の24
に相当する)である。20は制御装置(CC)で、そこ
には主記憶装置18のバス情報を読み出すパス情報読出
し機能部201、読み出さ6れたバス情報を用いてこれ
に対する接続オーダを編集し、その接続オーダを通話路
制御装置16に渡すパス接続機能部202及びパス情報
読出し機能部20、をして設定済の予め決められたパス
(半固定バス)のためのパス情報の所定周期での読出し
を生せしめるタイミング検出起動部203 (第1図の
28に相当する)ほかがある。
上述のように構成されることにより、ネットワーク14
に設定されているパスのうちの予め決められたパス、例
えば専用回線のためのパスは反復パス設定処理を与えら
れることになり、そのパスは誤切断、誤接続から救済さ
れることになる。第3図に示す如く、加入者端末2A、
2Bからの情報A、Bは各加入者回路10A、10Bを
経て多重回路11を介し°ζ人ハイウェイ12上のタイ
ムスロットTS+、TS+に乗せられてネットワーク1
4に与えられる。それら夕・fムスロットの情報は通話
路メモリ14.の夕・fムスロソ[・対応のアドレスt
s、、ts、に順次に書き込まれる。
一方、これらアドレスjS+、ts、を読み出す制御メ
モリ142の時間的に対応して読み出されるアドレスi
、jには通話路メモリ14.のアドレスtS1.tsl
が従来同様にして書き込まれる。即ぢ上述加入者端末2
人又は2Bからの発呼が生じたときそれに応答して主記
憶装置18からそこに記憶されたバス情報がパス情報読
出し機能部201により読み出され、そのパス情報がパ
ス接続機能部202を介して接続オーダとして通話路制
御装置16へ渡されることによって、制御メモリ142
の時間的に対応して読み出されるアドレスi、jに通話
路メモリ141のアドレスts1+  tSl が書き
込まれる。
かくして、入ハイウエイ12上のタイムスロットTS+
、TS+の情報A、Bは出ハイウエイ15上のタイムス
ロットTS+ 、TSIでは情報B。
Aとして出力される。つまり、交換される(パスが設定
される)。この出ハイウエイ15上のタイムスロットT
Si 、TSIの情報B、Aが分離回路17により分離
されて情11Bは加入者端末へに、又情報Aは加入者端
末Bに与えられる。
そして、上述のようにして設定されているパスのうちの
予め決められたパスは、そのためのパス情報がタイミン
グ検出機能部203の制御の下にパス情報読出し機能部
20.により所定周期で読み出されてパス接続機能部2
02へ与えられるから、反復パス設定処理を与えられる
ことになり、そのパスに対する設定系のソフト処理に誤
りが生じてもその誤りから生ずるパス設定障害は可及的
短時間のうちに修復され得る。
第4図は、本発明における制御フロー図である。
半固定パスの設定側fatlとしては、周期的に起動を
受けると、まず、記憶装置18の半固定パスデータを抽
出しく第4図の■参照)、通話路オーダを編集して、送
出する(第4図の■参照)ことでネットワーク14内の
制御メモリ142の半固定パスに対応したエリアに繰返
し設定されることになる。
従って、通常の呼接続における制御メモリ142の書替
えで、半固定パスに対応したエリアが、誤って書き替え
られたとしても、短時間にて、正規の半固定パスの再設
定により修復可能となる。
〔発明の効果〕
以上述べたように本発明によれば、電子交換機ネットワ
ークに設定されているパスのうちの予め決められたパス
(半固定パス)についてはパス設定処理を反復させるよ
うにしたから、そのパス設定系の誤動作から惹起する障
害(背切1析、誤接続)を防止して交換サービス性の向
上に寄与する。
【図面の簡単な説明】
第1図は本発明の原理ブロック図、 第2図は本発明の一実施例を示す図、 第3図は第2図ネットワークの構成例を示す図、第4図
は本発明における制御フロー図、第5図は従来の時分割
交換機の構成図を示す図である。 第1図及び第2図において、 14はネットワーク、 22は読出し手段(第2図の201相当)、24は記憶
部(第2図の18相当)、 26はパス設定手段(第2図の202.16相当)、 28は読出し制御手段(第2図の203相当)である。 牟桑嫉日目の斥ヨiプロ・シフU¥n 第1図 −m叫の一社施イ列 第2図ネットワーク0石1茂り已 第3闇 鴇朗1−’−S+’7る利稚Pフロー図第4図 従来片ケ省・]電与7L模橘、の溜μ反図第5図

Claims (1)

  1. 【特許請求の範囲】 パス設定手段(26)によりネットワーク(14)にパ
    ス情報対応のパスを設定する時分割交換機において、 所定周期での読出し動作を生ぜしめる読出し起動手段(
    28)と、該起動手段により起動され半固定パス情報に
    基づきパス設定を繰返し行なうためのパス情報読出し手
    段を設けたことを特徴とする時分割交換機のパス設定方
    式。
JP25318786A 1986-10-24 1986-10-24 時分割交換機のパス設定方式 Pending JPS63107400A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25318786A JPS63107400A (ja) 1986-10-24 1986-10-24 時分割交換機のパス設定方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25318786A JPS63107400A (ja) 1986-10-24 1986-10-24 時分割交換機のパス設定方式

Publications (1)

Publication Number Publication Date
JPS63107400A true JPS63107400A (ja) 1988-05-12

Family

ID=17247757

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25318786A Pending JPS63107400A (ja) 1986-10-24 1986-10-24 時分割交換機のパス設定方式

Country Status (1)

Country Link
JP (1) JPS63107400A (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58182987A (ja) * 1982-04-21 1983-10-26 Nec Corp 遠隔制御局のチヤネル割当状態照合方式
JPS60137197A (ja) * 1983-12-26 1985-07-20 Nec Corp 通話路根定接続方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58182987A (ja) * 1982-04-21 1983-10-26 Nec Corp 遠隔制御局のチヤネル割当状態照合方式
JPS60137197A (ja) * 1983-12-26 1985-07-20 Nec Corp 通話路根定接続方式

Similar Documents

Publication Publication Date Title
US5680116A (en) Static routing system
JP2932673B2 (ja) Isdn網を利用した仮想化専用線方式
JPH09331579A (ja) 移動端末へのプログラムダウンロード方法
JPS63107400A (ja) 時分割交換機のパス設定方式
JPS6159941A (ja) マルチドロツプ接続端末制御方式
JP3100464B2 (ja) パケット交換機
JPH07264240A (ja) Pvcバックアップ方式
JPH0514495A (ja) 回線制御部の増設試験方式
JPH05244651A (ja) 交換システムにおける呼情報管理方式
JPS632194B2 (ja)
JP2723266B2 (ja) ファクシミリシステム
KR100326117B1 (ko) 데이타 링크 장애처리방법
JPS58151159A (ja) 複合交換方式
JPH0376449A (ja) ループ型lanにおける回線交換方法
JPH0220940A (ja) データ回線交換機
JPS6317279B2 (ja)
JPS62171298A (ja) Isdn網内のレイア2制御システム
JPH0218627B2 (ja)
JPH01296742A (ja) 時間スイツチ制御方法
JPS63304792A (ja) 端末制御方式
JPH04332241A (ja) Isdnにおける障害時自動切替方式
JPH08279826A (ja) データ分配可能な情報交換方法と装置
JPS6382144A (ja) Pvcの設定方法
JPH04249459A (ja) 遠隔制御交換機
JPS59205862A (ja) 再開処理方式