JPS6284646A - デイジタル加入者線伝送品質の評価試験方式 - Google Patents
デイジタル加入者線伝送品質の評価試験方式Info
- Publication number
- JPS6284646A JPS6284646A JP22378685A JP22378685A JPS6284646A JP S6284646 A JPS6284646 A JP S6284646A JP 22378685 A JP22378685 A JP 22378685A JP 22378685 A JP22378685 A JP 22378685A JP S6284646 A JPS6284646 A JP S6284646A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- data
- subscriber
- bit error
- error rate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Monitoring And Testing Of Exchanges (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔概 要〕
ディジタル加入者線伝送品質の評価試験方式であって、
加入者線集線段をオフラインとして切り離したときでも
試験可能としたものである。
加入者線集線段をオフラインとして切り離したときでも
試験可能としたものである。
本発明は、ディジタル加入者線伝送品質の評価試験方式
に関する。
に関する。
宅内側と交換機側を接続する加入者線路は、一般にアナ
ログ信号を伝送するように形成されている。
ログ信号を伝送するように形成されている。
従って、ディジタル信号を伝送する場合の試験を行うに
際しては、新たに、ビットエラー率測定器を設けると共
に宅内側でデータ折り返しループを形成し、ビットエラ
ー率測定器の発生したディジタル信号と戻って来たディ
ジタル信号を比較する必要がある。
際しては、新たに、ビットエラー率測定器を設けると共
に宅内側でデータ折り返しループを形成し、ビットエラ
ー率測定器の発生したディジタル信号と戻って来たディ
ジタル信号を比較する必要がある。
従来の試験方式は、第3図に示すように、交換機側NW
A’の後段にビットエラー測定器5′を設けていた。
A’の後段にビットエラー測定器5′を設けていた。
図において、1′は端末、2′はNT (Networ
kTermination) 3 ’はD L C(D
igital 5ubscriberLine C1r
cuit) 、4 ’はNW(Network) 5
’はビットエラー測定器である。
kTermination) 3 ’はD L C(D
igital 5ubscriberLine C1r
cuit) 、4 ’はNW(Network) 5
’はビットエラー測定器である。
上記NW4’の後段に設けた測定器5′でディジタル信
号を発生し、この信号がNT2’で折り返して戻って来
ると、この戻って来た信号と最初に発生した信号とを比
較する。
号を発生し、この信号がNT2’で折り返して戻って来
ると、この戻って来た信号と最初に発生した信号とを比
較する。
この方式によって、加入者線の伝送品質の試験を行う。
上述のように、従来は、NW4’の後段に測定器5′を
設け、これにより64 k b/sチャネル系の測定を
行っていた。
設け、これにより64 k b/sチャネル系の測定を
行っていた。
この場合、加入者線が増設されると、それに比例してD
LC3’も増設しなければならない。
LC3’も増設しなければならない。
しかし、この従来技術では、測定器5′を後段に設けた
ためオンライン時にのみDLC3’を増設した状態で試
験を行わねばならない。
ためオンライン時にのみDLC3’を増設した状態で試
験を行わねばならない。
換言すれば、DLC3’の後段の集線段(図示省略)を
切り離したオフライン状態で試験ができないという問題
点があった。
切り離したオフライン状態で試験ができないという問題
点があった。
本発明の目的は、上記問題点を解決しオフライン時にも
ディジタル加入者伝送路の試験を可能にすることにある
。
ディジタル加入者伝送路の試験を可能にすることにある
。
その手段は、第1図に示すように、ディジタル加入者線
の集線段60の後段に測定回路61を設け、制御回路6
2によりこの測定回路61と宅内側ネットワーク間で試
験用データTESTの送受信を行わせ、加入者回路31
・・・3nの伝送品質評価試験を行わせる。
の集線段60の後段に測定回路61を設け、制御回路6
2によりこの測定回路61と宅内側ネットワーク間で試
験用データTESTの送受信を行わせ、加入者回路31
・・・3nの伝送品質評価試験を行わせる。
上記本発明によれば、従来のように交換機ネットワーク
の後段でなく、集線段の後段にビットエラー率測定器を
含む測定回路を設けたので、オフライン時にもディジタ
ル加入者線路の試験を行うことができる。
の後段でなく、集線段の後段にビットエラー率測定器を
含む測定回路を設けたので、オフライン時にもディジタ
ル加入者線路の試験を行うことができる。
以下、本発明を、実施例により添付図面を参照して説明
する。
する。
第2図は、本発明の実施例の構成図である。
第2図の装置は、集線段60の後段の測定回路61、前
段のディジタル加入者回路31・・・3n内に設けた選
択回路312・・・3n2及び制御回路62から成る。
段のディジタル加入者回路31・・・3n内に設けた選
択回路312・・・3n2及び制御回路62から成る。
集綿段60は、加入者側と交換機側との回線を絞る役割
を有する装置であり、タイムスイッチ601、コントロ
ールメモリ (CM)602及び集録制御回路603と
から構成されている。
を有する装置であり、タイムスイッチ601、コントロ
ールメモリ (CM)602及び集録制御回路603と
から構成されている。
測定回路61は、試験用データ抽出回路611、試験用
データ挿入回路612及びビットエラー率測定器613
から構成されている。
データ挿入回路612及びビットエラー率測定器613
から構成されている。
ビットエラー率測定器613は、よく知られているよう
に、ランダムパターン発生器とエラー検出器から成り、
データ挿入回路612はこのランダムデータを回線に送
出し、一方データ抽出回路611は宅内側から折り返さ
れて来たデータを受信する。
に、ランダムパターン発生器とエラー検出器から成り、
データ挿入回路612はこのランダムデータを回線に送
出し、一方データ抽出回路611は宅内側から折り返さ
れて来たデータを受信する。
ディジタル加入者回路31・・・3nはすべて同じ構成
を有し、例えば31についてはHWゼインフェース31
1、選択回路312、加入者制御回路313とから構成
されている。
を有し、例えば31についてはHWゼインフェース31
1、選択回路312、加入者制御回路313とから構成
されている。
HWゼインフェース311は宅内側と交換機側のインタ
フェースを享る。
フェースを享る。
選択回路312は、通常のデータか試験用データかを選
択する回路である。
択する回路である。
加入者制御回路313は、通常のモードかテストモード
かを指定する回路である。
かを指定する回路である。
制御回路62は、試験用のタイムスロットの指定とテス
トモードの指定を行うことにより、上記集線段60、測
定回路6L加入者回路31・・・3nを制御する回路で
ある。
トモードの指定を行うことにより、上記集線段60、測
定回路6L加入者回路31・・・3nを制御する回路で
ある。
上記の構成により、本発明はディジタル加入者線路の伝
送品質評価試験を行うが、その際のタイムスロット(T
S)は通常の通話用としては使用されない制御用のTS
であるTS OとTS 16を用いる。
送品質評価試験を行うが、その際のタイムスロット(T
S)は通常の通話用としては使用されない制御用のTS
であるTS OとTS 16を用いる。
以下、本発明の詳細な説明する。
先ず、制御回路62から、被試験加入者回路、例えば3
1に関し、当該加入者回路31の選択回路312と加入
者制御回路313、集線段60の制御回路603に対し
、切替信号が送出される。
1に関し、当該加入者回路31の選択回路312と加入
者制御回路313、集線段60の制御回路603に対し
、切替信号が送出される。
これにより、ビットエラー率測定器613のランダムパ
ターン発生器からデータ挿入回路612にデータが挿入
される。
ターン発生器からデータ挿入回路612にデータが挿入
される。
被試験加入者回路31用に切り替えられたスイッチ60
1を介して、上記挿入されたパターンデータが当該加入
者回路31に入力される。
1を介して、上記挿入されたパターンデータが当該加入
者回路31に入力される。
選択回路312により試験用の上記パターンデータが選
択され、該データはHWゼインフェース311を介して
、加入者線路に送出されそのN7.21により折り返さ
れて加入者回路31に再入力される。
択され、該データはHWゼインフェース311を介して
、加入者線路に送出されそのN7.21により折り返さ
れて加入者回路31に再入力される。
この折り返されたディジタルデータは、HWゼインフェ
ース311、タイムスイッチ601を介して集線段60
の後段に設けられた測定回路61のデータ抽出回路61
1に入力される。
ース311、タイムスイッチ601を介して集線段60
の後段に設けられた測定回路61のデータ抽出回路61
1に入力される。
データ抽出回路611から抽出された折り返しデータは
、ビットエラー率測定器613に入力される。
、ビットエラー率測定器613に入力される。
入力された折り返しデータは、該測定器613のエラー
検出器により、既述したランダムパターン発生器により
発生したデータと比較照合される。
検出器により、既述したランダムパターン発生器により
発生したデータと比較照合される。
これにより、加入者回路31について、伝送品質評価の
試験が行われる。
試験が行われる。
他の加入者回路32・・・3nについても、同様に、集
線段60の後段に設けた測定回路61により、試験が行
われる。
線段60の後段に設けた測定回路61により、試験が行
われる。
上記本発明によれば、従来のように交換機ネットワーク
の後段でなく、集線段の後段にビットエラー率測定器を
含む測定回路を設けたので、オフライン時にもディジタ
ル加入者線路の試験を行うことができる。
の後段でなく、集線段の後段にビットエラー率測定器を
含む測定回路を設けたので、オフライン時にもディジタ
ル加入者線路の試験を行うことができる。
第1図は本発明の原理図、第2図は本発明の実施例の構
成図、第3図は従来技術の説明図である。 31・・・3n・・・ディジタル加入者回路、60・・
・集線段、 61・・・測定回路、 62・・・制御回路、 311 ・・・3nl ・・・HWゼインフェース、3
12・・・3n2・・・選択回路、 313・・・3n3・・・ディジタル加入者回路の制御
回路、601 ・・・タイムスイッチ、 602・・・コントロールメモリ、 603・・・集線段制御回路、 611・・・データ抽出回路、 612・・・データ挿入回路、 613・・・ビットエラー率測定器。
成図、第3図は従来技術の説明図である。 31・・・3n・・・ディジタル加入者回路、60・・
・集線段、 61・・・測定回路、 62・・・制御回路、 311 ・・・3nl ・・・HWゼインフェース、3
12・・・3n2・・・選択回路、 313・・・3n3・・・ディジタル加入者回路の制御
回路、601 ・・・タイムスイッチ、 602・・・コントロールメモリ、 603・・・集線段制御回路、 611・・・データ抽出回路、 612・・・データ挿入回路、 613・・・ビットエラー率測定器。
Claims (1)
- 【特許請求の範囲】 加入者回路とその後段の集線段を有する交換機側とネッ
トワークを有する宅内側とを接続する加入者線路の伝送
品質を、交換機側で評価試験する方式において、 上記集線段の後段に測定回路を設けると共に集線段と測
定回路間に制御回路を設け、該測定回路を、両方向の多
重化タイムスロットハイウェイ内の2つの未使用の試験
用タイムスロットに対するデータ挿入回路及びデータ抽
出回路並びにビットエラー率測定器により構成し、 かつ上記加入者回路内に2つの通常のタイムスロットデ
ータと上記2つの試験用タイムスロットデータの選択回
路を設け、 上記制御回路から上記加入者回路と測定回路へ送出した
信号により、上記ビットエラー率測定器からデータ挿入
回路を介して挿入されたランダムパターンと宅内側ネッ
トワークで折り返されたデータを上記選択回路で試験用
タイムスロットデータとして選択し、データ抽出回路で
抽出した折り返しデータと上記ランダムパターンとを上
記ビットエラー率測定器でエラー照合することを特徴と
するディジタル加入者線伝送品質の評価試験方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP22378685A JPS6284646A (ja) | 1985-10-09 | 1985-10-09 | デイジタル加入者線伝送品質の評価試験方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP22378685A JPS6284646A (ja) | 1985-10-09 | 1985-10-09 | デイジタル加入者線伝送品質の評価試験方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6284646A true JPS6284646A (ja) | 1987-04-18 |
Family
ID=16803691
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP22378685A Pending JPS6284646A (ja) | 1985-10-09 | 1985-10-09 | デイジタル加入者線伝送品質の評価試験方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6284646A (ja) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS648756A (en) * | 1987-07-01 | 1989-01-12 | Nippon Telegraph & Telephone | System for monitoring digital subscriber line |
JPH03151750A (ja) * | 1989-11-08 | 1991-06-27 | Nippon Telegr & Teleph Corp <Ntt> | 加入者線路特性遠隔測定方法 |
WO1999014921A1 (en) * | 1997-09-15 | 1999-03-25 | Cisco Technologies, Inc. | LOOP INTEGRITY TEST DEVICE AND METHOD FOR DIGITAL SUBSCRIBER LINE (xDSL) COMMUNICATION |
US5999540A (en) * | 1998-12-22 | 1999-12-07 | Cisco Technology, Inc. | Rate adaptive XDSL communication system and method |
US6115226A (en) * | 1998-12-07 | 2000-09-05 | Cisco Technology, Inc. | Apparatus for lightning strike survivability and post-strike operability |
US6161161A (en) * | 1999-01-08 | 2000-12-12 | Cisco Technology, Inc. | System and method for coupling a local bus to a peripheral component interconnect (PCI) bus |
US6181572B1 (en) | 1998-06-19 | 2001-01-30 | Cisco Technology, Inc. | Digital subscriber line (xDSL) modem having a multi-layer electromagnetic shield and method of manufacture |
US6239672B1 (en) | 1998-06-29 | 2001-05-29 | Cisco Technology, Inc. | Wall mount filter for a digital subscriber line (xDSL) network and methods of installation and manufacture |
US6553075B1 (en) | 1999-01-12 | 2003-04-22 | Cisco Technology, Inc. | Method and apparatus for determining crosstalk |
US6658049B1 (en) | 1999-01-12 | 2003-12-02 | Cisco Technology, Inc. | xDSL repeater system and method |
US7020164B1 (en) | 1998-11-30 | 2006-03-28 | Cisco Technology, Inc. | System and method for special signaling with customer premises equipment |
-
1985
- 1985-10-09 JP JP22378685A patent/JPS6284646A/ja active Pending
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS648756A (en) * | 1987-07-01 | 1989-01-12 | Nippon Telegraph & Telephone | System for monitoring digital subscriber line |
JPH03151750A (ja) * | 1989-11-08 | 1991-06-27 | Nippon Telegr & Teleph Corp <Ntt> | 加入者線路特性遠隔測定方法 |
WO1999014921A1 (en) * | 1997-09-15 | 1999-03-25 | Cisco Technologies, Inc. | LOOP INTEGRITY TEST DEVICE AND METHOD FOR DIGITAL SUBSCRIBER LINE (xDSL) COMMUNICATION |
US6181572B1 (en) | 1998-06-19 | 2001-01-30 | Cisco Technology, Inc. | Digital subscriber line (xDSL) modem having a multi-layer electromagnetic shield and method of manufacture |
US6239672B1 (en) | 1998-06-29 | 2001-05-29 | Cisco Technology, Inc. | Wall mount filter for a digital subscriber line (xDSL) network and methods of installation and manufacture |
US7020164B1 (en) | 1998-11-30 | 2006-03-28 | Cisco Technology, Inc. | System and method for special signaling with customer premises equipment |
US6115226A (en) * | 1998-12-07 | 2000-09-05 | Cisco Technology, Inc. | Apparatus for lightning strike survivability and post-strike operability |
US5999540A (en) * | 1998-12-22 | 1999-12-07 | Cisco Technology, Inc. | Rate adaptive XDSL communication system and method |
US6389065B1 (en) | 1998-12-22 | 2002-05-14 | Cisco Technology Inc. | Rate adaptive XDSL communication system and method |
US6161161A (en) * | 1999-01-08 | 2000-12-12 | Cisco Technology, Inc. | System and method for coupling a local bus to a peripheral component interconnect (PCI) bus |
US6553075B1 (en) | 1999-01-12 | 2003-04-22 | Cisco Technology, Inc. | Method and apparatus for determining crosstalk |
US6658049B1 (en) | 1999-01-12 | 2003-12-02 | Cisco Technology, Inc. | xDSL repeater system and method |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5005197A (en) | Method and apparatus as for testing a telephone line interface card | |
JPS6284646A (ja) | デイジタル加入者線伝送品質の評価試験方式 | |
US5163051A (en) | Paired bit error rate tester | |
US5463632A (en) | Testing unit by which communication links can be selected and tested, and method thereof | |
JPS62185424A (ja) | デイジタル回線試験装置 | |
US5793421A (en) | Apparatus for testing ordered type video terminal by using computer and testing method therefor | |
JP2897341B2 (ja) | 伝送路試験方法及びそのシステム | |
JPS6337729A (ja) | 伝送路の折返し試験制御方式 | |
US3864528A (en) | Fault locating system for a digital transmission system | |
JPS60251751A (ja) | デイジタル加入者線試験方式 | |
JP2883410B2 (ja) | 電子交換システムにおける加入者線監視方法および加入者回路 | |
JP3109151B2 (ja) | 交換機および伝送路試験システム | |
JP2548477Y2 (ja) | Ic試験装置 | |
JPH01158862A (ja) | 遠隔試験方式 | |
JPH0951317A (ja) | ループバック試験方法 | |
JPH066364A (ja) | 拡張ボード実装の自動認識方法 | |
JPH04275735A (ja) | 2重化通信システム | |
JPS62236240A (ja) | リモ−トエラ−レイト測定回路 | |
JPS63123238A (ja) | 伝送路の折返し試験制御方式 | |
JPH04145561A (ja) | ネットワーク試験方式 | |
JPH04324723A (ja) | ツイストペア線の検査装置 | |
JPS6156561A (ja) | 通話路部試験方式 | |
JPH02309722A (ja) | 平衡回路網設定方式 | |
JPH11331130A (ja) | ビットエラーレート測定方式 | |
JPS62131688A (ja) | 時分割電子交換機の自己診断装置 |