JPS6281177A - 同期制御回路 - Google Patents

同期制御回路

Info

Publication number
JPS6281177A
JPS6281177A JP60220703A JP22070385A JPS6281177A JP S6281177 A JPS6281177 A JP S6281177A JP 60220703 A JP60220703 A JP 60220703A JP 22070385 A JP22070385 A JP 22070385A JP S6281177 A JPS6281177 A JP S6281177A
Authority
JP
Japan
Prior art keywords
output
horizontal
frequency
synchronizing signal
oscillation circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60220703A
Other languages
English (en)
Inventor
Masahiko Norita
法田 雅彦
Rei Kurokawa
黒川 玲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP60220703A priority Critical patent/JPS6281177A/ja
Publication of JPS6281177A publication Critical patent/JPS6281177A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronizing For Television (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、映像信号に同期したクロック信号を発生する
同期制御回路に関するものである。
従来の技術 第3図に従来例のブロック図を示す。電圧制御発振器3
01によって生成されたクロック出力302が分周器3
03で分周され分周出力304となって水平同期信号3
05と共に位相比較器306に入力されている。位相比
較器306は前記分周出力304と水平同期信号305
0位相差に応じた制御電圧307を発生し前記電圧制御
発振器301に供給される。
以上により、PLL回路を構成し、水平同期信号に同期
したクロック出力を得ている。
発明が解決しようとする問題点 前記従来例で、雑音や特殊な条件下において、水平同期
信号306の欠落や不要なパルスの重畳等が発生した場
合には、位相比較器306は位相の大きなずれと判断し
制御電圧307が大きく変動し、電圧制御発振器301
の出力302の周波数が大きく変動してしまう。これは
デジタル方式の位相比較器を使用した場合に特に顕著で
ある。
第4図に水平同期信号の欠落が生じた場合の各部の波形
図を示す。図のように水平同期信号に欠落が生じた場合
には、デジタル方式の位相比較器306の位相比較出力
は図のように、分周出力の立上りエツジから水平同期信
号の立上りエツジまでの間「■」レベルになり、これを
積分した制御電圧は図のように大きく変動し、電圧制御
発振器301の周波数も大きく変動することになる。
問題点を解決するだめの手段 本発明は前記問題点を解決するため、自動周波数制御(
ムFC)によって水平同期信号に同期して水平周波数で
発振する水平発振回路を設け、この水平発振回路の出力
全水平同期信号のかわりに位相比較器に入力するもので
ある。前記水平発振回路は五FCにより、水平同期信号
の欠落や雑音などによる周波数変化はほとんどない。
作用 本発明は前記の構成により、水平同期信号の欠落や雑音
があったとしても、安定な水平発振回路の出力を位相比
較器に入力しているため、前記従来例に示したような水
平同期信号の欠落や雑音等による電圧制御発振器の大幅
な周波数変動を防ぐことができる。
実施例 本発明の実施例のブロック図を第1図に示す。
水平発振回路1o1はAFCにより水平同期信号102
に同期して発振しておりその出力である水平発振出力1
03は位相比較器104に入力されている。位相比較器
104には電圧制御発振器105の出力であるクロック
出力106を分周器107で分周した分周出力108が
入力されている。水平発振出力1o3と分周出力108
の位相差に応じた制御電圧109が位相比較器104か
ら出力され、電圧制御発振器105に加えられ、PI、
Li構成しており、クロック出力106は水平発振出力
103に同期する。従って、水平発振出力103は水平
同期信号1o2に同期しているので水平同期信号102
に同期したクロック出力106が得られる。第2図に本
実施例の各部の波形図を示す。図に示すように、五FC
によって水平同期信号に同期した水平発振出力が得られ
、PLLによって水平発振出力と分周出力の位相の同期
がとられている。ここで水平同期信号の欠落が生じたと
してもムycによって水平発振出力はほとんど変動せず
、その欠落も生じないので従来例に示したような制御電
圧の大幅な変動も生じない。
発明の効果 以上述べてきたように1本発明によれば、きわめて簡易
な回路構成で、水平同期信号の欠落や雑音等があっても
周波数変動のない発振出力を得ることができ、きわめて
有用である。
【図面の簡単な説明】
第1図は本発明の一実施例における同期制御回路のブロ
ック図、第2図は同回路の各部の波形図、第3図は従来
例における同期制御回路のブロック図、第4図は同回路
の各部波形図である。 101・・・・・・水平発振回路、1o2・・・・・・
水平同期信号、104・・・・・・位相比較器、1o6
・・・・・・電圧制御発振器、1o7・・・・・・分周
器。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名尾 
1511 水平Pyvjj    呂 ボイ亮葬貞オ 分間出オ 有り江比較出力 制a琶声

Claims (1)

    【特許請求の範囲】
  1. 自動周波数制御によって映像信号の水平同期信号に同期
    して発振する水平発振回路と、クロック出力を発生する
    電圧制御発振器と、この電圧制御発振器の出力を分周す
    る分周器と、前記水平発振回路の出力および前記分周器
    の出力を入力信号とする位相比較器とを備え、この位相
    比較器の出力で前記電圧制御発振器を制御することを特
    徴とする同期制御回路。
JP60220703A 1985-10-03 1985-10-03 同期制御回路 Pending JPS6281177A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60220703A JPS6281177A (ja) 1985-10-03 1985-10-03 同期制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60220703A JPS6281177A (ja) 1985-10-03 1985-10-03 同期制御回路

Publications (1)

Publication Number Publication Date
JPS6281177A true JPS6281177A (ja) 1987-04-14

Family

ID=16755169

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60220703A Pending JPS6281177A (ja) 1985-10-03 1985-10-03 同期制御回路

Country Status (1)

Country Link
JP (1) JPS6281177A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01171369A (ja) * 1987-12-25 1989-07-06 Nec Corp 標準周波数発生回路
US5315387A (en) * 1992-01-27 1994-05-24 Mitsubishi Denki Kabushiki Kaisha Horizontal synchronization circuit
US5329367A (en) * 1990-03-26 1994-07-12 Thomson Consumer Electronics, Inc. Horizontal blanking

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01171369A (ja) * 1987-12-25 1989-07-06 Nec Corp 標準周波数発生回路
US5329367A (en) * 1990-03-26 1994-07-12 Thomson Consumer Electronics, Inc. Horizontal blanking
US5315387A (en) * 1992-01-27 1994-05-24 Mitsubishi Denki Kabushiki Kaisha Horizontal synchronization circuit

Similar Documents

Publication Publication Date Title
JPS6281177A (ja) 同期制御回路
JPH0834589B2 (ja) サンプリングクロック発生回路
US6018273A (en) Externally-synchronized voltage-controlled oscillator in phase locked loop
US5867545A (en) Phase-locked loop circuit
JPH0631795Y2 (ja) デイジタル信号同期回路
JP2748746B2 (ja) 位相同期発振器
JPH06276089A (ja) Pll回路
JPH05199498A (ja) クロツク発生回路
JPH0458614A (ja) Pllシンセサイザ
JP3160904B2 (ja) 位相同期発振回路装置
JPH09130237A (ja) Pll回路及び転送データ信号処理装置
JPH04310019A (ja) 位相ロックループ回路
JPH0322706A (ja) Pll装置
JPS6231270A (ja) ビデオカメラの外部同期回路
JPS6382127A (ja) デイジタル電圧制御発振器
JPS63108875A (ja) 映像信号同期装置
JPS5949023A (ja) 同期信号回路
JPS61163411A (ja) 調走制御回路
JPH03113975A (ja) クロック発生回路
JPS63234630A (ja) 位相同期ル−プの同期補償回路
JPH04273618A (ja) Pll回路
JPH02243021A (ja) 発振回路
JPH04284025A (ja) クロック再生回路
JPH08336061A (ja) Pll装置
JPS62185411A (ja) 位相同期回路