JPS6278661A - デ−タ転送装置 - Google Patents

デ−タ転送装置

Info

Publication number
JPS6278661A
JPS6278661A JP21988885A JP21988885A JPS6278661A JP S6278661 A JPS6278661 A JP S6278661A JP 21988885 A JP21988885 A JP 21988885A JP 21988885 A JP21988885 A JP 21988885A JP S6278661 A JPS6278661 A JP S6278661A
Authority
JP
Japan
Prior art keywords
data
test
register
data transfer
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21988885A
Other languages
English (en)
Inventor
Shigemitsu Takada
高田 重光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP21988885A priority Critical patent/JPS6278661A/ja
Publication of JPS6278661A publication Critical patent/JPS6278661A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はデータ転送装置、特にデータの転送をテストす
ることができるデータ転送装置に関する。
〔従来の技術〕
データ処理システムなどを構成する多数の論理装置を互
いに接続してデータの転送を行なうために、一般にデー
タ転送装置が使用さnる。このようなデータ転送装置は
主として主記憶装置と入出力装置とを接続してその間の
データ転送を行なっている。
従来、上記のようなデータ転送装置のデータ転送テスト
はデータ転送装置が所持するデータレジスタにテストデ
ータをあらかじめ格納し、そのテストデータを対手の論
理装置との間で送受して転送動作を確認している。さら
に大葉のテストデータによる転送テストを行なう必要が
ある場合にはテスト用のデータレジスタを設けることも
ある。
しかしながら上記のような転送テストではテストデータ
の個数が限らnl しかもそれらのデータパターンも限
ら扛でしまうので、大量のテストデータによる各種デー
タパターンの組合せテストやデータの送出と受入をそれ
ぞれ個別に確認テストすることがでなないという欠点が
ある。
〔発明が解決しようとする問題点〕
本発明が解決しようとする問題点、換言すれば本発明の
目的は相手の論理装置から転送して入力したテストデー
タを検証する手段を設けることによって上記の欠点を改
善したデータ転送装置を提供することにある。
〔問題点を解決するための手段〕
本発明のデータ転送装置は、主記憶装置、演算装置、入
出力装置などのような複数台の論理装置の間を接続して
データの転送を行なうデータ転送装置において、前記論
理装置と前記データ転送装置との間のデータの転送をテ
ストすることを指示する第一の手段と、前記*理装置と
前記データ転送装置との間を転送するデータの個数を格
納し、前記データを転送するごとに前記データをカウン
トする第二の手段と、前記論理装置に前取ってセットさ
nたテストデータを転送して入力し、前記第二の手段が
保持している前記データの個数の前記テストデータとを
比較する第三の手段と、を有して前記テストデータによ
ってデータ転送動作ののテストを行なうようにして構成
される。
〔実施例〕
以下、本発明によるデータ転送装置について図面を参照
しながら説明する。
第1図は本発明の一実施例を示すブロック図である。同
図においてデータ転送装置10は主記憶装置(図示して
いない。)から続出し信号100を入力し、入出力装置
(図示していない。)へ転送信号103として送出する
。また逆に入出力装置から送出される転送信号103は
書込み信号102として主記憶装置へ送出する。
入力バッファ11は上記の読出し信号100または入力
レジスタ14(後述する。)からの入力データ104を
入力し、そnを転送データ101として送出する。
データレジスタ12は上記の転送データ101を入力し
、それを書込み信号102として送出する。
出力レジスタ13は上記の書込み信号102を入力し、
ドライバDを介して転送信号103を送出する。また入
力レジスタ14は上記の転送信号103をレシーバRを
介して入力し、入力データ104をデータカウントレジ
スタ16は入出力処理装置(図示していない。)が送出
する制御データ105または減数データ107を入力し
て格納し、比較データ106を送出する。また減数カウ
ンタ17は上記の比較データ106を入力し、それを1
#だけ減算して減数データ107として送出する。
モードレジスタ18は上記の制御データ105に従って
比較信号108および制御信号109を送出する。
一致回路15は上記の入力データ104および比較デー
タ106を入力し、比較信号108に従って両者を比較
して一致信号110を送出する。
制御回路19は制御信号109および一致信号110を
入力し、データ転送装置10全体のデータの流nを制御
する。
つぎに上記のようにして構成したデータ転送装置動作に
ついて説明する。
通常の運用においてはモードレジスタ18には制御デー
タ105によって゛運用モードがセットされ、データカ
ウントレジスタ16には転送データ101の個数がセッ
トさnる。そして転送データ101を1個転送するごと
にデータカウントレジスタ16の内容は減数カウンタ1
7を介して1”ずつ減算され、そnが0#になったとき
データ転送動作を終了する。なお主記憶装置から入出力
装置へのデータ転送においては読出し信号100が入力
バッ7ア11、データレジスタ12、出力レジスタ13
およびドライバDを経由して転送信号103として送出
され、また入出力装置か−6= ら主記憶装置へのデータ転送においては転送信号103
がレシーバR1人力レジスタ14、入力バッファ11お
よびデータレジスタ12を経由して書込み信号102と
して送出さ肚る。このとき比較信号108は“運用モー
ドを示しているので、一致回路15は動作しない。
データ転送テストにおいては制御データ105によって
データカウントレジスタ16にテストデータに等しいデ
ータを格納し、またモードレジスタ18を6テストモー
ドにセットする。テストデータは前取って主記憶装置に
格納されており、十nは読出し信号100としてデータ
転送さnて来る。1テストモードにおいては上記の読出
し信号100を入力バッファ11、データレジスタ12
、出力レジスタ13、ドライバD、レシーバRおよび入
力レジスタ14を経由して入力データ104として取込
む。そして一致回路15が比較信号108に従って上記
の入力データ104と比較データ106を比較して転送
されて来たテストデータの検証を行なう。このとき一連
のテストデータを降順にデータ転送して読出し信号10
0として入力す扛ば、減数カウンタ17によってデータ
カウントレジスタ16の内容が11”ずつ減算さnるの
で、上記のテストデータの検証を連続して行なうことが
できる。
〔発明の効果〕
以上、詳細に説明したように本発明のデータ転送装置に
よれば一連の異なるテストデータを連続して検証するこ
とができるので、データ転送テストを異なるデータパタ
ーンを有するテストデータによって実施できるへいう効
果がある。
まだデータ転送テストのためにデータレジスタを設けた
りする必要がないので、データ転送装置の保守を容易に
してその信頼性を向−トさせるという効果本ある。
【図面の簡単な説明】
第1図は本発明によるデータ転送装置の一実施例を示す
ブロック図である。 10・・・・・・データ転送装置、12・−・・・・デ
ータレジスタ、15・・・・−・一致回路、16・・・
・・・データカウントレジスタ、17・・・・・・減数
カウンタ、18・・・・・・モードレジスタ、19・・
・・・・制御回路。

Claims (1)

  1. 【特許請求の範囲】 主記憶装置、演算装置、入出力装置などのような複数台
    の論理装置の間を接続してデータの転送を行なうデータ
    転送装置において、 前記論理装置と前記データ転送装置との間のデータの転
    送をテストすることを指示する第一の手段と、前 前記論理装置と前記データ転送装置との間を転送するデ
    ータの個数を格納し、前記データを転送するごとに前記
    データをカウントする第二の手段と、 前記論理装置に前以ってセットされたテストデータを転
    送して入力し、前記第二の手段が保持している前記デー
    タの個数と前記テストデータとを比較する第三の手段と
    、 を有して前記テストデータによってデータ転送動作のテ
    ストを行なうようにしたことを特徴とするデータ転送装
    置。
JP21988885A 1985-10-01 1985-10-01 デ−タ転送装置 Pending JPS6278661A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21988885A JPS6278661A (ja) 1985-10-01 1985-10-01 デ−タ転送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21988885A JPS6278661A (ja) 1985-10-01 1985-10-01 デ−タ転送装置

Publications (1)

Publication Number Publication Date
JPS6278661A true JPS6278661A (ja) 1987-04-10

Family

ID=16742617

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21988885A Pending JPS6278661A (ja) 1985-10-01 1985-10-01 デ−タ転送装置

Country Status (1)

Country Link
JP (1) JPS6278661A (ja)

Similar Documents

Publication Publication Date Title
US7051194B2 (en) Self-synchronous transfer control circuit and data driven information processing device using the same
JPS6278661A (ja) デ−タ転送装置
JPS6227831A (ja) 演算器チエツク回路
JPS5987537A (ja) 優先度をもつデ−タの制御回路
JPS62147554A (ja) デ−タ転送装置
JPH0210953A (ja) シリアル伝送装置
JPS6278660A (ja) デ−タ転送装置
JP2704062B2 (ja) 情報処理装置
JPH0424740B2 (ja)
JPH02103640A (ja) Cpuを有する装置の試験システム
JPS62100832A (ja) 演算チエツク回路
JPH0564380B2 (ja)
JPS61269738A (ja) デ−タ処理回路
JPH0384638A (ja) 演算装置のテスト回路
JPH01191966A (ja) データ処理システム
JPS5824813B2 (ja) デ−タ処理装置
JPH0475154A (ja) 縦続接続された端末装置のアドレス設定方式
JPH0599987A (ja) テスト回路
JPS63209341A (ja) デ−タ転送方式
JPH02132531A (ja) スキャンパス長可変lsi
JPH01308064A (ja) 集積回路
JPH0821240B2 (ja) Rom内部情報チエツク回路
JPH0339672A (ja) 半導体集積回路
JPS60556A (ja) デ−タ伝送装置
JPH03118652A (ja) 集積回路の制御信号切換装置