JPS6259498A - 時分割交換機の通話路装置 - Google Patents

時分割交換機の通話路装置

Info

Publication number
JPS6259498A
JPS6259498A JP19865485A JP19865485A JPS6259498A JP S6259498 A JPS6259498 A JP S6259498A JP 19865485 A JP19865485 A JP 19865485A JP 19865485 A JP19865485 A JP 19865485A JP S6259498 A JPS6259498 A JP S6259498A
Authority
JP
Japan
Prior art keywords
time
signal
parallel
time division
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP19865485A
Other languages
English (en)
Other versions
JPH0759115B2 (ja
Inventor
Yoshikatsu Uetake
植竹 芳勝
Harutoshi Kameda
亀田 晴俊
Masaharu Okayasu
岡安 正晴
Jinko Saito
斉藤 仁孝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP19865485A priority Critical patent/JPH0759115B2/ja
Publication of JPS6259498A publication Critical patent/JPS6259498A/ja
Publication of JPH0759115B2 publication Critical patent/JPH0759115B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は時分割交換システム、より詳細には、時分割交
換機の通話路装置、とくにその時分割スイッチ装首かも
時分割コネクタ装置に至る信号転送回路に関するもので
ある。
(従来の技術〕 たとえば(財)日本電気通信共済会発行「D70形ロ勅
交換機[I]ハードウェア(1〕]第192〜217頁
(昭和58年)には070形自動交換機の通話路系装ご
として分配段通話路装置が記載されている。この方式の
通話路装置は、時分割通話路(TST)構成のスイッチ
ネットワークに時分割コネクタ装置δを介して外部装置
からの時分割多玉ハイウェイが接続される。
この従来の装ご構成では、時分割ハイウェイスイッチネ
ットワークが2重化され、それぞれが1次詩間スイッチ
、空間スイッチおよび2次時間スイッチで構成されてい
る。時分割コネクタ装置は、2重化されたスイッチ−ネ
ットワークにハイウェイを接続するコネクタ装置であり
、この例ではスイッチネットワークの入側と出側に設け
られている。
時分割コネクタ装置は、ディジタル回期端局装置、信号
装置、監視試験装置などの外部装置と。
スイッチネットワークとに対してインタフェースを有す
る。時分割コネクタ装置では、外部装置からの直列ハイ
ウェイに含まれる各種信号および音声情報をスイッチネ
ットワークに適した形にするため、フレーム位相同期や
T1.磁的レベル変換および直並列変換を行なう、これ
らの操作を経てタイムスロットが両系のスイッチネット
ワーク内の1次時間スイッチに送出される。
この従来例ではたとえば、1群18本の直列ハイウェイ
が1つの時分割コネクタ装置に収容され。
これがビット並列のハイウェイデータに変換されて両系
のスイフチネ・ントワークの1次時間スイッチに送出さ
れる。
各スイッチネットワークでは、TST構成の通話路でこ
のハイウェイデータの時間交換および空間交換を行なう
。つまり、1次および2次時間スイッチにて並列ハイウ
ェイデータについてタイムスロットの入換え全行ない、
また、空間スイッチでは、タイムスロット単位で複数の
多重化されたハイウェイ間で入換えを行なう。
スイッチネットワークの出側では、この入換えが行なわ
れたハイウェイデータが時分割コネクタ装置に送られる
。したがって時分割コネクタ装置では、両系のスイッチ
ネットワークからハイウェイデータを受けることになる
スイッチネットワークの出側の時分割コネクタ装置では
、両系のスイッチネットワークから受けたハイウェイデ
ータの一方、すなわちアクティブ側を選択して並直列変
換を行ない、これを受信する外部装置に適した形に変換
して外部装置に送出する。
他の従来例ではたとえば、1群16木の直列ハイウェイ
が8ハイウエイずつ2群に分割されて2つの時分割コネ
クタ装置に収容され、これがビット並列のハイウェイデ
ータに変換されて両系のスイッチネットワークに送出さ
れる。
各スイッチネットワークでは、2つの時分割コネクタ装
置からそれぞれ受けた8ハイウエイのデータを多重化し
てスイッチネットワークに送る。スイッチネットワーク
では、TST構成の通話路でこのハイウェイデータの時
間交換および空間交換を行なう。
スイッチネットワークの出側では、この多重化された形
のハイウェイデータが2つの時分割コネクタ装置にそれ
ぞれ送られる。したがって各時分割コネクタ装置では、
両系のスイッチネットワークから多重化されたハイウェ
イデータを受けることになる。
スイッチネットワークの出側の2つの時分割コネクタ装
置ではそれぞれ1両系のスイッチネットワークから受け
たハイウェイデータの一方、すなわちアクティブ側を選
択し、多重化されているタイムスロットのうちのいずれ
か一方の群を抽出して並直列変換を行ない、これを受信
する外部装置に適した形に変換して外部装置に送出す葛
(発明が解決しようとする問題点) しかしこれらのいずれの従来の方式でも、2次時間スイ
ッチから出側の時分割コネクタ装置への信)送出用の装
置間接続は、信号の本数が多く、したがって信号送受信
のためのインタフェース回路も膨大なものとなっていた
。したがって、コンパクトな構成の通話路装置を提供で
きないという問題があった。
本発明はこのような従来技術の欠点を解消し、比較的コ
ンパクトな構成の時分割交換機の通話路装置を提供する
ことを目的とする。
(問題点を解決するための手段) 本発明は上述の問題点を解決するために、ハイウェイ相
互間で交換を行なう時分割スイッチ装置と、並夕1多f
f1laT (自然数)を自然数nで除したTin個の
タイムスロットがそれぞれ収容され、時分割スイッチ装
置の時間スイッチと外部との間でハイウェイをインタフ
ェースするn個の時分割コネクタ装置とを有し1時分割
スイッチ装置の時間スイッチは、n個の時分割コネクタ
装置に対応するハイウェイデータが並列にT多重された
第1の信号で交換を行なう時分割交換機の通話路装置に
おいて、時分割スイッチ装dは、交換が行なわれた第1
の信号から時分割コネクタ装置に対応したTin個のタ
イムスロットを抽出する分離手段と、この分離手段に接
続され、抽出したタイムスロットの信号をそのm(自然
数)倍のビット速度を有する第2の信号に変換して時分
割スイッチ装置に送出する第1の速度変換手段とを有し
、時分割コネクタ装置は、第2の信号を受信してこれを
1/mイごのビット速度の信号に変換する第2の速度変
換手段を有する時分割交換機の通話路装置を提供する。
(作 用〕 本発明によれば、時分割スイッチ装置の時間スイッチか
らn個の時分割コネクタ装置社に並列ハイウェイデータ
信号を送出する際、Tin個のタイムスロットを抽出し
てハイウェイデータ信号の多重化を解き、ビット速度を
m倍にして並列転送ビット数を減らす速度変換を行なう
0時分割コネクタ装置では、このm倍のビット速度の信
号を受けてl/11の速度の信号に戻し、並直列変換し
直列ハイウェイデータ信号として出側のハイウェイに送
出する。これにより、時分割スイッチ装置から時分割コ
ネクタ装置へ送出される並列信号の並列転送ビット数が
減少する。
(実施例) 次に添付図面を参照して本発明の実施例を詳細に説明す
る。
第1図を参照すると、本発明の特定の実施例は、入側の
時分割コネクタ装置TDCRLおよびTDCRH,2重
化された時分割スイッチ装;θTSTOおよびTST 
1、ならびに出側の時分割コネクタ装着TDGSLおよ
びTOC3Hからなる。
入側の時分割コネクタ装置TDCRLおよびTDCRH
には、本実施例ではディジタル同期端局装置、信号装置
、監視試験装置などの外部装置から久方される1群16
木の直夕哩ハイウェイHWIO−HWI 15を2分割
した8本のハイウェイが収容可能である。時分割コネク
タ装mTDcRLおよびTDCR)Iは、直並列変換部
SPを有し1時分割コネクタ装21 T[1CRLの直
並列変換部SPにはハイウェイHWIO〜HWI7が、
また同TOCRHの直並列変換部SPにはハイウェイH
Wr8〜)IW115がそれぞれ収容される。これから
れかるように入側の時分割コネクタ装置TDCRLおよ
びTDCRHは、2重化されたスイッチ装m TSTO
およびTST1ニハイウエイHWIO〜HWI7および
HWI8〜HWI 15を接続することによって、外部
装置とのインタフェースをとる1重化された接続装置で
ある。
これらのハイウェイHWIO〜HW115はそれぞれ。
■ハイウェイが64タイムスロツト、■タイムスロット
が64ビツトで構成された伝送速度32メガビット/秒
(Nbps)の直列ハイウェイである。各直並列変換部
SPは、この直列64ビツトのハイウェイデータ)IW
O〜HW?またはHW8〜HW15をタイムスロツ) 
(TS)ごとに並列64ビツトのハイウェイデータに変
換する回路である。変換された結果の/\イウエイデー
タは、第2図(a)に示すように、並列64ビツト、伝
送速度4MbpS、512タイムスロット多重のフレー
ムフォーマットを有する。
直並列変換部SPの出力は、2つの複式の1吹降間スイ
ッチインタフェースP、TSWIFOおよびP、TSW
IFlを通して、2玉化された時分割スイッチ装置aT
sToおよび丁ST 1の対応する入側時分割コネクタ
インタフェースTDC:RIFLまたはTDCRIFH
に、図示のように交絡接続されている。
時分割コネクタ装置 TDCRLおよびTDCR)Iで
は、外部装置からの直列ハイウェイに含まれる各種信号
および音声情報をスイッチ装fi TSTOおよびTS
T 1に適した形にするため、フレーム位相同期や電気
的レベル変換および符号変換を行なう。これらの操作を
経てタイムスロットが両系の時分割スイッチ装置 TS
TOおよびTST 1に送出される。
時分割スイッチ装置TSTOおよびTST lの入側時
分割コネクタインタフェースTDfll:RIFLおよ
びTDCRIFHの各出力はマルチプレクサMIXに接
続され、マルチプレクサMUXは、再入側時分割コネク
タインタフェースTDCRIFLおよびTDCRIFH
からの並列ハイウェイデータを多重化する回路である。
その多重化した結果の信号を第2図(b)に示す。
これかられかるように多重化されたハイウェイデータは
、再入側時分割コネクタインタフェースTDCRrFL
およびT[lGRIFHからのハイウェイデータが交互
に多重化された伝送速度8にbpsの1024タイムス
ロツト多屯のフレームフォーマットを有する。
時分割スイッチ装置TSTOおよびTST 1は、時分
割通話路(TST)構成のスイッチ装置であり、全体で
to系およびtl系に2重化されている。各県はそれぞ
れ、マルチプレクサMUXの出力側に順に、1次時間ス
イッチP、TSW、空間スイッチHSWおよび2次時間
スイッチS、TSWが図示のように接続されて構成され
ている。
1次時間スイッチP、TS讐および2次時間スイッチS
、TSWは、8Mbps、 1024タイムスロツト多
重化されたハイウェイデータについてタイムスロットの
入換えを行なう時間スイッチである。また、空間スイッ
チHSWは、タイムスロット単位で複数の多重化ハイウ
ェイ間で入換えを行なう空間分割交換ネットワークであ
る。これらのスイッチ装置によって、入側の並列64ビ
ツトハイウエイを出側の並列64ビツトハイウエイに交
換する通常の時間交換および空間交換を行なう交換ネッ
トワークが構成されている。交換が行なわれたハイウェ
イデータのフレームフォーマットを第2図(C)に示す
これは同(b)に示すマルチプレクサMUXの出力側に
おけるフォーマットと同一である。
2次時間スイッチS、TSWの出側にはデマルチプレク
サDMUXが接続され、これは、マルチプレクサMUX
にてハイウェイデータに対して行なわれた多重化を解く
分離回路である一0分離されたハイウェイデータのフレ
ームフォーマットを第2図(d)に示す、これは同(a
)に示す時分割コネクタ装置TDCRLおよびTDCR
Hの直並列変換部SPの出力側におけるフォーマットと
同じであり、並列64ビツト、伝送速度4Hbps、 
512タイムスロット多重の構成である。
デマルチプレクサDMUXは2つの出力を有し、それら
は、出側の時分割コネクタ装置T[1CSLおよびTD
fll:SHに対応して2つの速度変換回路4M8Mに
接続されている。速度変換回路4M8Mは本実施例では
、入力のハイウェイデータのビット速度を2倍にし、ビ
ット幅を半分に変換する速度変換回路である。変換後の
フレームフォーマットを第2図(e)に示すように、入
力の並列64ビツトのうち下位32ビツトがL側のタイ
ムスロットに、また上位32ビットがU側のタイムスロ
ットに収容される。すなわち、このフレームフォーマッ
トは、並列32ビツト、伝送速度8Mbpsの512タ
イムスロットx2多重化構成である。
各速度変換回路4M8111の出力は、それぞれ対応す
る出側時分割コネクタインタフェースTDCSIFLま
たはTDOSIFHを通して出側時分割コネクタ装置T
DC5LまたはTDCSHの対応する2次時間スイッチ
インタフェース5TSWIFOまたは5TSWIFIに
、図示のように交絡接続されている。2次時間スイッチ
インタフェース5TSWIFOおよび5TSWIFIの
出力はそれぞれ、速度変換回路8M4Mに接続されてい
る。
速度変換回路8M4Mは本実施例では、入力のハイウェ
イデータのビット速度を半分にし、ビット幅を2倍に変
換する速度変換回路である。変換後のフレームフォーマ
ットは、第2図(f)に示すように、デマルチプレクサ
NUXの出力側におけるフォーマット、すなわち同(d
)と同じであり、並列64ビツト、伝送速度Ulbps
、 512タイムスロット多重の構成である。
出側の時分割コネクタ装置TDCSLおよびTDCSH
の2つの速度変換回路8M4)lの出力は、ネットワー
クセレクタNWSELに接続されている。ネットワーク
セレクタNWSELは、アクティブ系のハイウェイデー
タを選択する選択回路である。その出力は並直列変換部
PSに入力される。
並直列変換部PSは、タイムスロットごとにハイウェイ
の順に多重化された並列64ビツト、512多王のハイ
ウェイデータ信号を64のタイムスロットで構成された
伝送速度32Mbpsの直列8ハイウエイに変換する回
路である0時分割コネクタ装置TDC3Lの並直列変化
部PSには出ハイウェイHWOO〜HWO7が、また時
分割コネクタ装置 TDOSHの並直列変化部PSには
出ハイウェイHWO8〜HWO15が収容されている。
出側の時分割コネクタ装′j!1TDCSLおよびTD
C:SHはこうして、時分割スイッチ装置TSTOまた
はTST 1から受けたタイムスロットについて、これ
を受信する外部装置に適した形に変換して外部装置に送
出するものである。
動作を説明する。まず本実施例の時分割コネクタ装置 
TDCRLおよびTDCRHはそれぞれ、エハイウエイ
が84タイムスロツト、1タイムスロツトカ64ビツト
で構成された伝送速度32Mbpsの直列ハイウX−イ
HWIO〜HWI7、またはHWI8〜H1liT 1
5を各直着タリ変換部SPによってタイムスロットごと
に、並列64ビー2ト、伝送速度4Mbps、 512
タイムスロツトuffのフレームフォーマットを有スる
ハイウェイデータに変換する(第2図(a)〕。
時分割コネクタ装置TDCRLおよびTIIGRHで直
並列変換された並列多重ハイウェイデータは。
両系の時分割スイッチ装置TsTQおよびTS’T I
のマルチプレクサMUXに送出される。マルチプレクサ
MUXは、再入側時分割コネクタインタフェースTDC
:RIFL オJ:びTDCRIFHカラノ並列ハイウ
ェイデータを多重化する(第2図(b))。多重化され
たハイウェイデータは、両人側時分割コネクタイ7り:
7.−スTDCRIFL t−+、J−ヒTDcRIF
Hカラ(7)ハイウェイデータが交互に多重化され、伝
送速度8Mbpsの1024タイムスロツト多重のフレ
ームフォーマットを有する。
多重化されたハイウェイデータは1吹降間スイッチρ、
 TSWに送出される。時分割スイッチ装置TSTOオ
ヨU TSTI −c ハ、1次詩間スイー/ チP、
TSW、空間スイッチHSW Jよび2吹降間スイッチ
S、TSWからなるTST形通話路で通常の時間交換お
よび空間交換が行なわれる。
こうして交換が行なわれた並列多重ハイウェイデータは
2吹降間スイッチS、TSWからデマルチプレクサDM
UXに出力される。そのフレームフォーマットは第2f
fl(c)に示すとおりであり、これは同(b)に示す
マルチプレクサMIXの出方側におけるフォーマットと
同一である。
デマルチプレクサD)IUXでは、マルチプレクサMU
Xにてハイウェイデータに対して行なわれた多重化を解
く(第2図(d))。分離後のフォーマットは、同(a
)に示す時分割コネクタ装置TDCRLおよびTDCR
Hの直並列変換部SPの出方側におけるフォーマットと
同じであり、並列84ビツト、伝送速度4にbps、 
512タイムスロット多重の構成である。
デマルチプレクサDMUXの出力は2つの速度変換回路
4M8Mに入力され、速度変換回路4M8Mは、入力の
ハイウェイデータをビット速度を2倍にし、ビット幅を
半分にする(第2図(e) ) 、入力の並列84ビツ
トのうち下位32ビツトがL側のタイムスロットに、ま
た上位32ビツトがU側のタイムスロットに収容される
。このフレームフォーマットは、並列32ビツト、伝送
速度8Mbpsの512タイムスロットx2多重化構成
になる。
時分割スイッチ装置TSTOの両速度変換回路4M8M
の出力は、それぞれ対応する出側時分割コネクタインタ
フェースTDC:5IFLおよびTDCSIFH、なら
びに出側時分割コネクタ装置 TDC:SLおよびTl
IC3Hの対応する2吹降間スイッチインタフェースS
丁5WIFOを通して速度変換回路8M414に送出さ
れる。同様に1時分割スイッチ装置TST 1の両速度
変換回路4M8Mの出力は、それぞれ対応する出側時分
割コネクタインタフェースTDC:5IFLおよびTD
C:5IFH,ならびに出側時分割コネクタ装置TDC
SLおよびTDC:SHの対応する2次時間スイッチイ
ンタフェース5TSWIFI tl−通して速度変換回
路8M4Mに送出される。
時分割コネクタ装置TDGSLおよびTOOSHの速度
変換回路8M4Mは、入力のハイウェイデータをビット
速度を半分にし、ビット幅を2倍にする(第2図(f)
)。このフォーマットは、デマルチプレクサMUXの出
力側におけるフォーマット、すなわち同(d)と同じで
あり、並列64ビツト、伝送速度4Mbps、 512
タイムスロット多重の構成となる。
出側の時分割コネクタ装2t TDCSLおよびTDC
SHのそれぞれにおける2つの速度変換回路8に4Mの
出力は、ネットワークセレクタNWSELでアクティブ
系についてのみ選択され、並直列変換部PSに入力され
る。
時分割コネクタ装置TDCSLおよびTDGSHの各並
直列変換部PSは、タイムスロットごとにハイウェイの
順に多重化された並列64ビツト、512多玉のハイウ
ェイデータ信号を64のタイムスロットで構成された伝
送速度32Mbpsの直列8ハイウエイに変換する0時
分割コネクタ装置TDC:SLの並直列変化部PSは出
ハイウェイHWOO〜HWO7に、また時分割コネクタ
装21TDc:SH(7)並直列変化部PSは出ハイウ
ェイHWO8〜HWO15にこの直列ハイウェイデータ
を送出する。
このように本実施例では、時分割スイッチ装置TSTO
またはTST 1から出側の2つの時分割コネクタ装H
TDGSLおよびTDCS)Iに並列ハイウェイデータ
信号を送出する際、2群のハイウェイHWO〜HW7お
よびHW8〜HW15についての多重化を解き、しかも
ビット速度を2倍にして並列転送ビット数を半分にする
速度変換を行なっている。これによって、2吹降間スイ
ッチS、TSWから時分割コネクタ装HTDCSLおよ
びTDCSHへ送出される並列信号の並列転送ビット数
が半減する。したがって装置間信号本数が減少し、信号
送受信用インタフェース回路が小型化され、コンパクト
な装置が構成される。
このように時分割スイッチ装置TSTOおよびTST 
1と出側の2つの時分割コネクタ装置TDCSLおよび
TDC:SHの間の接続が簡略であることは、2重化装
置である2吹降間スイッチS、TSWと1重化装置であ
る時分割コネクタ装置を同一のユニー2トすなわち装置
単位で構成することを可能としている。そのようにした
場合は、装置間の信号本数がさらに半減する。また、2
重化装置と1重化装置を同一のユニットに搭載すること
により、時分割コネクタ装置対応で増設を行なうことが
でき、増設性のよい経済的なシステムを構成することが
できる。
たとえば第3図に示す従来方式の装置では、2吹降間ス
イッチS、TSWの出力が直接、2つの出側時分割コネ
クタインタフェースTDC:5IFLおよびTDCSI
FHに複式に接続されている。したがって、2吹降間ス
イッチS、TSWを出たハイウェイデータは、7JSZ
図(b)に示すフレームフォーマットで。
すなわち再入側時分割コネクタインタフェースTDGR
IFLおよびTDC:RIF)lからのハイウェイデー
タが交互に多重化された伝送速度8Mbpsの1024
タイムスロツト多重のフレームフォーマットを有したま
ま、出側時分割コネクタ装置TDC:SLまたはTDC
:SHの対応する2次時間スイッチインタフェース5T
SWIFOまたはSTS臀IFIを通してネットワーク
セレクタN5ELに入力される。
ネットワークセレクタN5ELは、アクティブ系の信号
を選択し、並直列変換部PSへこの並列64ビツト、伝
送速度8Nbpsの1024多重ハイウェイデータから
出ハイウェイHW00〜HWO7または)111108
〜HWO15のタイムスロットを抽出して並直列変換し
、84のタイムスロットで構成された伝送速度32Mb
psの直列8ハイウエイとして出力する。
第3図に示す従来方式では、他の部分は第1図に示した
本発明の実施例と同じであり、第1図と同じ構成要素は
同一の参照符号で示されている。
第4図に示す他の従来方式では、1群の入ハイウェイH
WIO〜HW115が1つの入側時分割コネクタ装置δ
TOCRに収容され、これに対応する1群の出ハイウェ
イHWOO〜HWO15が1つの出側時分割コネクタ装
置TDCSに収容されている。これは、前述の(財)日
本電気通信共済会発行「D7070形自動交換flハー
ドウェア(1)」第192〜217頁(昭和58年)に
記載の070形自動交換機の通話路系装置としての分配
段通話路装置におけるスイッチング単位を84Kbps
から512Kbpsに拡張させたものに相当し、かつ直
並列変換部SP及び並直列変換部PSを時分割コネクタ
装atocR,TDC:Sに移したものである。
この方式では、1重化装置である入側時分割コネクタ装
置 TOCRから2重化装置である2つの時分割スイッ
チ装置TSTOおよびTST 1に複式に、直並列変換
された並列64ビツトのハイウェイデータが伝送速度8
Mbpsで送出される。そのフォーマットは第5図に示
すように、タイムスロー2トごとにハイウェイHWO〜
HW15の願に多重化されている。このハイウェイデー
タ信号は、8にフレーム単位で管理され、1024多セ
された信号である。
時分割スイッチ装g!1TSTOおよびTST 1では
、これを時間交換、空間交換および時間交換し、両系と
も出側の時分割コネクタ装置TDC3にこれを送出する
。出側の時分割コネクタ装置TDC:Sでは、ネットワ
ークセレクタN5ELでアクティブ系の信号を選択して
並直列変換を行なう。並直列変換部PSでは、タイムス
ロットごとにハイウェイの順で多重化された並列64ビ
ツトのデータを、84のタイムスロットで構成された伝
送速度直列32Mbpsの16ハイウエイの信号に変換
して出ハイウェイHWOO〜HWOI5に送出する。
しかしこれらの両従来方式では、2吹降間スイッチS、
TSWから出側の時分割コネクタ装置TDOS、または
同TDCSLもしくはTlIC5Hへの信号送出用の装
置間接続の信号本数が多く、したがって信号送受信のた
めのインタフェース回路も膨大なものとなっていた。こ
れに比較して本発明の実施例では、前述のように、2吹
降間スイッチS、TSlllから時分1コネクタ装置T
DCSLおよびTDC:SHへ送出される並列信号の並
列転送ビット数が大幅に減少している。したがって装置
間信号本数が減少し、信号送受信用インタフェース回路
が小型化され、コンパクトな装置が構成される。
なお、ここで説明した実施例は本発明を説明するための
ものであって、本発明は必ずしもこれに    □限定
されるものではなく、本発明の精神を逸脱することなく
当業者が可能な変形および修正は本発明の範囲に含まれ
る。たとえば、実施例におけるハイウェイの多重数や装
置数は単なる例示にすぎず、当業者は他の数に修正する
ことは容易である。
(発明の効果) このように本発明によれば、冗長化された複数の時分割
スイッチ装置から出側の複数群のハイウェイ用の複数の
時分割コネクタ装置に並列ハイウェイデータ信号を送出
する際、複数群のハイウェイについてのデータ信号の多
重化を解き、しかもビット速度を高速にして並列転送ビ
ット数を減らす速度変換を行なうように構成されている
このような構成により、時間スイッチから時分割コネク
タ装置へ送出される並列信号の並列転送ビット数が減少
する。したがって装置間信号本数が少なく、信号送受信
用インタフェース回路が小型であり、コンパクトな構成
の時分割交換機の通話路装置が提供される。
【図面の簡単な説明】
第1図は本発明による時分割交換機の通話路装置の特定
の実施例を示す機能ブロック図、752図は、第1図に
示す実施例の装置の各部に現われるハイウェイデータ信
号のフレームフォーマットの例を示す図、 第3図および第4図は、従来の時分割交換機の通話路装
置の例を示す機能ブロック図、第5図は、第4図に示す
従来例の装置に用いられるハイウェイデータ信号のフレ
ームフォーマットの例を示す図である。 主要部分の符号の説明 4M8M、8M4M、 、速度変換回路DMUX、  
、 、 、デマルチプレクサH5W、、 、 、 、空
間スイッチ XUX、、 、 、 、マルチプレクサN5EL、 、
 、 、ネットワークセレクタps、、、、、並直列変
換部 P、TS讐、、、、1吹降間スイッチ SP、、、、、直並列変換部 S、TSW、 、 、 、 2吹降間スイッチTDGR
L、TDCRH,入側時分割コネクタ装置TDfll:
SL 、TDC3H,出側時分割コネクタ装置TSTO
,TST1. 、時分割スイッチ装置特許出願人 沖電
気工業株式会社 代 理 人 香取 孝雄 丸山 隆夫

Claims (1)

  1. 【特許請求の範囲】 1、ハイウェイ相互間で交換を行なう時分割スイッチ装
    置と、 並列多重数T(自然数)を自然数nで除したT/n個の
    タイムスロットがそれぞれ収容され、前記時分割スイッ
    チ装置の時間スイッチと外部との間でハイウェイをイン
    タフェースするn個の時分割コネクタ装置とを有し、 前記時分割スイッチ装置の時間スイッチは、該n個の時
    分割コネクタ装置に対応するハイウェイデータが並列に
    T多重された第1の信号で交換を行なう時分割交換機の
    通話路装置において、前記時分割スイッチ装置は、交換
    が行なわれた第1の信号から前記時分割コネクタ装置に
    対応したT/n個のタイムスロットを抽出する分離手段
    と、 該分離手段に接続され、該抽出したタイムスロットの信
    号をそのm(自然数)倍のビット速度を有する第2の信
    号に変換して前記時分割スイッチ装置に送出する第1の
    速度変換手段とを有し、 前記時分割コネクタ装置は、第2の信号を受信してこれ
    を1/m倍のビット速度の信号に変換する第2の速度変
    換手段を有することを特徴とする時分割交換機の通話路
    装置。 2、特許請求の範囲第1項記載の通話路装置において、 前記時分割スイッチ装置は2重化され、 前記時分割コネクタ装置は、該2重化された時分割スイ
    ッチ装置の時間スイッチの両系から第2の信号を受け、 該両系からの第2の信号に対応する信号を択一的に選択
    する選択手段を含むことを特徴とする通話路装置。 3、特許請求の範囲第2項記載の通話路装置において、 前記自然数nは2であり、 前記2重化された時分割スイッチ装置の時間スイッチの
    それぞれは、前記2個の時分割コネクタ装置のうちの対
    応するものと同じ装置単位に搭載されていることを特徴
    とする通話路装置。
JP19865485A 1985-09-10 1985-09-10 時分割交換機の通話路装置 Expired - Lifetime JPH0759115B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19865485A JPH0759115B2 (ja) 1985-09-10 1985-09-10 時分割交換機の通話路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19865485A JPH0759115B2 (ja) 1985-09-10 1985-09-10 時分割交換機の通話路装置

Publications (2)

Publication Number Publication Date
JPS6259498A true JPS6259498A (ja) 1987-03-16
JPH0759115B2 JPH0759115B2 (ja) 1995-06-21

Family

ID=16394815

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19865485A Expired - Lifetime JPH0759115B2 (ja) 1985-09-10 1985-09-10 時分割交換機の通話路装置

Country Status (1)

Country Link
JP (1) JPH0759115B2 (ja)

Also Published As

Publication number Publication date
JPH0759115B2 (ja) 1995-06-21

Similar Documents

Publication Publication Date Title
JPS62189895A (ja) 狭帯域チヤネルを持つ通信網を通じて広帯域通信施設を確立するための方法と装置
JPS6247397B2 (ja)
JPH05114892A (ja) 光インタフエース方式
JPS6259498A (ja) 時分割交換機の通話路装置
US5539726A (en) Back-up system for partially backing up information signals
JPH0683175B2 (ja) フレキシブルマルチプレクサ
JPS61239736A (ja) ビツトスチ−ル方式
JP2000253472A (ja) 電気通信ネットワーク用のスイッチング・システム
JPS6318900A (ja) バ−スト多重端局装置
KR100246998B1 (ko) 교환시스템에서시분할스위치장치
KR0171760B1 (ko) 디지털 전전자교환기의 cdl과 ssw의 통합구조
JPS6244000A (ja) 時分割交換機の通話路装置
JP2962922B2 (ja) 会議通話システム
JP2687705B2 (ja) ディジタル伝送方式
JP3986188B2 (ja) 構内交換機間データ・音声通信方法、並びに構内交換機
JP2590684B2 (ja) 加入者線多重化装置および方式
JP3772465B2 (ja) ディジタル回線接続システム
JPS5950641A (ja) 多重デ−タ群単位交換方式
JPS61150597A (ja) デイジタル加入者多重化方式
JPH04258043A (ja) 端局装置の多重分離部と再生中継部の共用方式
JPH0685847A (ja) ハイブリッドlan
JPS6139737A (ja) 送信受信監視回路
JPH11355232A (ja) 時分割多重交換回路および時分割交換方法
CA2276605A1 (en) Method and apparatus to interconnect two or more cross-connects into a single pcm network
JPS61269490A (ja) 交換方式