JPS6252623A - キ−ボ−ド - Google Patents
キ−ボ−ドInfo
- Publication number
- JPS6252623A JPS6252623A JP60190933A JP19093385A JPS6252623A JP S6252623 A JPS6252623 A JP S6252623A JP 60190933 A JP60190933 A JP 60190933A JP 19093385 A JP19093385 A JP 19093385A JP S6252623 A JPS6252623 A JP S6252623A
- Authority
- JP
- Japan
- Prior art keywords
- output
- circuit
- code
- keyboard
- carriage return
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Input From Keyboards Or The Like (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は情報処理システムのデータ人力機器に関し、特
にキー押下によるデータ人力機器のキーボードに関する
。
にキー押下によるデータ人力機器のキーボードに関する
。
従来、この種のキーボードは第3図に示すように、けん
盤9と、このけん盤の押下されたキーに対応するコード
を発生するコード発生回路10と、発生されたコードを
上位装置に出力する出力回路11とから構成されていた
。
盤9と、このけん盤の押下されたキーに対応するコード
を発生するコード発生回路10と、発生されたコードを
上位装置に出力する出力回路11とから構成されていた
。
上述した従来のキーボードは、けん盤9において押下さ
れたキーに対応するコードをコード発生回路10によっ
て発生し、出力回路11により上位装置に出力する構造
になっている為、キーボードから上位装置、例えばホス
トコンビコータへの伝送経路中で電文中に生じた誤りに
基づく誤動作を検出する為に、キーボードとホストコン
ピュータ間の全ての部分について誤動作検出用の機構を
設けなければならないという欠点があった。
れたキーに対応するコードをコード発生回路10によっ
て発生し、出力回路11により上位装置に出力する構造
になっている為、キーボードから上位装置、例えばホス
トコンビコータへの伝送経路中で電文中に生じた誤りに
基づく誤動作を検出する為に、キーボードとホストコン
ピュータ間の全ての部分について誤動作検出用の機構を
設けなければならないという欠点があった。
本発明の目的は、上記のような誤動作検出用の機構を設
ける必要のないキーボードを提供することにある。
ける必要のないキーボードを提供することにある。
本発明は、けん盤と、このけん盤において押下されたキ
ーに対応するコードを発生するコード発生回路と、出力
回路とを備えるキーボードにおいて、前記コード発生回
路の出力を基に冗長符号を発生する冗長符号発生回路と
、前記コード発生回路の出力中の電文の最終コードを検
出するキャリッジリターン検出回路と、前記キャリッジ
リターン検出回路が最終コードを検出していない間は前
記コード発生回路の出力を前記出力回路への出力とし、
前記キャリッジリターン検出回路が最終コードを検出し
たときに、前記冗長符号発生回路の出力を前記コード発
生回路の出力に付加して前記出力回路への出力とする制
御回路とを備えることを特徴としている。
ーに対応するコードを発生するコード発生回路と、出力
回路とを備えるキーボードにおいて、前記コード発生回
路の出力を基に冗長符号を発生する冗長符号発生回路と
、前記コード発生回路の出力中の電文の最終コードを検
出するキャリッジリターン検出回路と、前記キャリッジ
リターン検出回路が最終コードを検出していない間は前
記コード発生回路の出力を前記出力回路への出力とし、
前記キャリッジリターン検出回路が最終コードを検出し
たときに、前記冗長符号発生回路の出力を前記コード発
生回路の出力に付加して前記出力回路への出力とする制
御回路とを備えることを特徴としている。
次に本発明の実施例について図面を参照して説明する。
第1図は本発明の一実施例のブロック図である。
このキーボードはけん盤1と、コード発生回路2と、冗
長符号発生回路3と、キャリッジリターン検出回路4と
、制御回路5と、出力回路6とを備えている。けん盤1
は第2図に示すように、オペレータが押下するキー7と
、キー押下を検出する接点と、ケース8から構成され、
図示のような外観をしている。コード発生回路2.冗長
符号発生回路3.キャリッジリターン検出回路4.制御
回路5.出力回路6は、けん盤1の内部に置かれている
。コード発生回路2は、けん盤1のキーが押下された場
合、そのキーに対応するコード(文字の種類などを8ビ
ツトの0.1パターンで表したもの)を発生する。冗長
符号発生回路3は、コード発生回路2からキーの押下に
対応して順次出力されるコードを人力してエラーチェッ
ク用のコード(本実施例の場合は、8ビツトの各ビット
毎のパリティ)を発生する。キャリッジリターン検出回
路4は、コード発生回路2の出力がキャリッジリターン
コード(本実施例の場合は一回の電文のけん盤入力動作
の終了を表す)である場合に、その旨を示す信号を制御
回路5に出力する。制御回路5は、キャリッジリターン
検出回路4の出力がキャリッジリターンでないことを示
している場合、コード発生回路2の出力を出力回路6へ
の出力とし、キャリッジリターン検出回路4の出力がキ
ャリッジリターンであることを示した場合、冗長符号発
生回路3の出力を出力回路6の出力に付加して出力とす
ると共に、冗長符号発生回路3に対し、冗長符号計算の
リセット要求を行う。
長符号発生回路3と、キャリッジリターン検出回路4と
、制御回路5と、出力回路6とを備えている。けん盤1
は第2図に示すように、オペレータが押下するキー7と
、キー押下を検出する接点と、ケース8から構成され、
図示のような外観をしている。コード発生回路2.冗長
符号発生回路3.キャリッジリターン検出回路4.制御
回路5.出力回路6は、けん盤1の内部に置かれている
。コード発生回路2は、けん盤1のキーが押下された場
合、そのキーに対応するコード(文字の種類などを8ビ
ツトの0.1パターンで表したもの)を発生する。冗長
符号発生回路3は、コード発生回路2からキーの押下に
対応して順次出力されるコードを人力してエラーチェッ
ク用のコード(本実施例の場合は、8ビツトの各ビット
毎のパリティ)を発生する。キャリッジリターン検出回
路4は、コード発生回路2の出力がキャリッジリターン
コード(本実施例の場合は一回の電文のけん盤入力動作
の終了を表す)である場合に、その旨を示す信号を制御
回路5に出力する。制御回路5は、キャリッジリターン
検出回路4の出力がキャリッジリターンでないことを示
している場合、コード発生回路2の出力を出力回路6へ
の出力とし、キャリッジリターン検出回路4の出力がキ
ャリッジリターンであることを示した場合、冗長符号発
生回路3の出力を出力回路6の出力に付加して出力とす
ると共に、冗長符号発生回路3に対し、冗長符号計算の
リセット要求を行う。
出力回路6では、制御回路5からの信号をキーボードと
上位装置間のインタフェース信号に変換し、上位装置、
例えばホストコンピュータに出力する。
上位装置間のインタフェース信号に変換し、上位装置、
例えばホストコンピュータに出力する。
以上説明したように本発明は、キーボード人力時に各電
文の最後に冗長符号を付加しているので、キーボードか
ら上位装置への伝送経路上で電文中に生じた誤りを上位
装置で検出できる効果がある。
文の最後に冗長符号を付加しているので、キーボードか
ら上位装置への伝送経路上で電文中に生じた誤りを上位
装置で検出できる効果がある。
第1図は本発明の一実施例を示すブロック図、第2図は
第1図の実施例で用いるけん盤の外観図、 第3図は従来の技術によるキーボードのブロック図であ
る。 1.9 ・・・ けん盤 2.10 ・・・ コード発生回路 3 ・・・・・・・・・ 冗長符号発生回路4 ・・・
・・・・・・ キャリッジリターン検出回路5 ・・・
・・・・・・ 制御回路 6.11 ・・・ 出力回路 7 ・・・・・・・・・ キー 8 ・・・・・・・・・ ケース 代理人 弁理士 岩 佐 義 幸 第1図 1けL盤 8ケース 第2図 第3図
第1図の実施例で用いるけん盤の外観図、 第3図は従来の技術によるキーボードのブロック図であ
る。 1.9 ・・・ けん盤 2.10 ・・・ コード発生回路 3 ・・・・・・・・・ 冗長符号発生回路4 ・・・
・・・・・・ キャリッジリターン検出回路5 ・・・
・・・・・・ 制御回路 6.11 ・・・ 出力回路 7 ・・・・・・・・・ キー 8 ・・・・・・・・・ ケース 代理人 弁理士 岩 佐 義 幸 第1図 1けL盤 8ケース 第2図 第3図
Claims (1)
- (1)けん盤と、このけん盤において押下されたキーに
対応するコードを発生するコード発生回路と、出力回路
とを備えるキーボードにおいて、前記コード発生回路の
出力を基に冗長符号を発生する冗長符号発生回路と、前
記コード発生回路の出力中の電文の最終コードを検出す
るキャリッジリターン検出回路と、前記キャリッジリタ
ーン検出回路が最終コードを検出していない間は前記コ
ード発生回路の出力を前記出力回路への出力とし、前記
キャリッジリターン検出回路が最終コードを検出したと
きに、前記冗長符号発生回路の出力を前記コード発生回
路の出力に付加して前記出力回路への出力とする制御回
路とを備えることを特徴とするキーボード。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60190933A JPS6252623A (ja) | 1985-08-31 | 1985-08-31 | キ−ボ−ド |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60190933A JPS6252623A (ja) | 1985-08-31 | 1985-08-31 | キ−ボ−ド |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6252623A true JPS6252623A (ja) | 1987-03-07 |
Family
ID=16266098
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60190933A Pending JPS6252623A (ja) | 1985-08-31 | 1985-08-31 | キ−ボ−ド |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6252623A (ja) |
-
1985
- 1985-08-31 JP JP60190933A patent/JPS6252623A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900000095B1 (ko) | 키이보오드의 키이출력 방법 | |
EP0286906B1 (en) | Method for character code generation | |
JPS6252623A (ja) | キ−ボ−ド | |
JPH0511327B2 (ja) | ||
US3482215A (en) | System for reversibly connecting a plurality of data processing equipments | |
JPS6043525B2 (ja) | キ−ボ−ド装置 | |
US7201325B1 (en) | Microprocessor card including a hard-wired communication circuit | |
JPH06214898A (ja) | 入力装置 | |
SU734648A1 (ru) | Устройство дл ввода информации | |
JP3017362B2 (ja) | データ処理装置 | |
JPH0784814A (ja) | 計算機の誤り検出装置 | |
JP2740446B2 (ja) | 1キーシフタブルキーボード装置 | |
JPS5785152A (en) | Operation diagnostic system of digital computer | |
JPS61292728A (ja) | キ−ボ−ド | |
JPH0224184A (ja) | プリンタ装置 | |
JPS58211240A (ja) | キ−ボ−ドエンコ−ダ | |
JPH0381170B2 (ja) | ||
JPS63149717A (ja) | 押下キ−の検出方式 | |
JPS6340952A (ja) | インタフエ−ス変換装置 | |
JPS6010466B2 (ja) | メツセ−ジ伝送方式 | |
JPH01305439A (ja) | データ処理装置 | |
JPH1050004A (ja) | 磁気ディスク制御装置 | |
JPS6042496B2 (ja) | パリテイエラ−処理方式 | |
JPH02181815A (ja) | キーコードを生成するマウス入力装置 | |
JPS57162039A (en) | Fault detecting system |