JPS62293412A - 電源制御方式 - Google Patents

電源制御方式

Info

Publication number
JPS62293412A
JPS62293412A JP61137540A JP13754086A JPS62293412A JP S62293412 A JPS62293412 A JP S62293412A JP 61137540 A JP61137540 A JP 61137540A JP 13754086 A JP13754086 A JP 13754086A JP S62293412 A JPS62293412 A JP S62293412A
Authority
JP
Japan
Prior art keywords
peripheral
power source
power
source control
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61137540A
Other languages
English (en)
Inventor
Takayuki Hishinuma
菱沼 孝之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61137540A priority Critical patent/JPS62293412A/ja
Publication of JPS62293412A publication Critical patent/JPS62293412A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 3、発明の詳細な説明 (腫業上の利用分野) 不発明は、情報処理システムにおける周辺装置の電源制
御方式に関する。
(従来の技術) 従来、この種の電源制御方式は、システムに1台または
複数含の電源制御装置があり、その電源制御装置が中央
処理装置、周辺処理装置および周辺装置の電源のON 
/ OF Fを制御していた。
(発明が屏決しようとする問題点) しかじ上述した便米の電源制御方式では、亀源制伺裟t
がシステム内の全装置の電源制御を行なっているので、
′電源制御部が1ケ所に集中し、大規模システムではa
源制御装置が大きくなり、電源制御装置より全装置に苅
してケーブルを施設する必妄もあるのでケーブルの童も
多くなっていた。
また、周辺処理装置とその周辺処理装置に接続されてい
る周辺vi、直との集まりの単位(サブシステム)での
電源の制@Iを行なうには、周辺処理装置および周辺装
置を1台ずつvt電源制御装置り匍]−@lする必要が
あった。
本発明の目的は情報処理システムにおいて、周辺装置の
多い大規模システムに適した電源制御方式を提供するこ
とにある。
(問題点を解決するための手段) 前記目的を達成するために本発明による電源制御方式は
オン操作によって第1を源制仰信号を出力する電源制御
装置と、前記第1を源制御信号により電源が投入される
中央処理装置の制御を受けており、周辺装置電源制御部
を有し、前記第1を源制御信号により電源が投入さ几る
とともに前記周辺装置電源制御部二91以上の信号線に
第2電源制御信号を送出する周辺処理装置と、前記1以
上の信号線にそれぞれ接続されており、前記第2を源制
御信号により電源が投入される1以上の周辺装置とから
構成されている。
(実 施 例) 次に、本発明につい1図面を参照して説明する。
第1図は不発明による電源制御方式の一実施例を示すブ
ロック図である。
不実施例の電源制御方式は、中央処理装置11と、その
中央処理装置にデータ線11によって接続されておジ、
周辺装置5,6,7.8,9゜10からのデータの処理
、制御および周辺装置の電源制御を行なう周辺処理装置
3,4と、周辺装置5,6,7,8,9.10と、中央
処理装置および周辺処理装置の電源制御を行なう電源制
御信号2とから構成され℃いる。
中央処理装置1および周辺処理装置3,4は、電源制御
信号2より電源制御信号13によって1!源の0N10
FFの制菌を受ける。その電源制御信号を受けた周辺処
理装置3.4は、それぞれに接続されている周辺装置5
,6.7および周辺装置8,9.10の電源の0N10
FF’の制@Jを行なう。
第2図は本発明による電源制御方式を構成する周辺処理
装置の一実施例を示すブロック図である。
不実施例の周辺処理装置21は、データの処理を行なう
処理部22と電源部24と、周辺装置電源制御部23と
から構成されている。
処理部22からのデータおよび制御信号28と、周辺装
置電源制御部からの電源制御信号29は、同一の信号線
27で周辺装置へ送られる。
システム立上げ時に、システム全体の電源をONにする
には、″fJL源制御装置2よりシステム全体の電源=
iONにする操作を行なうことにより、電源制仇線13
を経℃、中央処理装置1および周辺処理装置3.4の電
源をONにする。
また周辺処理装置3は信号線12を通して周辺装置i1
5,6.7の電源をONにする。周辺処理装置4も同様
に周辺装置8,9.10の゛電源をONにする。システ
ム全体の電源をOFFにすることも同様な動作となる。
システム内の全装置の電源がONになつ℃いるとき、周
辺処f!J装置3および周辺装置5.6゜7(サブシス
テム)の電源をOFI’にするには、屯源制n装!t2
よV)周辺処理装置3の電源をOF Fにする操作全行
なう。周辺処理装置3は、電源制御信号2からの信g1
3によって電源がOFFされるとともに、周辺装置5,
6.7に対して電源OFFの信号29を送出する。この
信号29を受けだ周辺装置5,6.7は、電源をOFF
にされる。
次に周辺裟1ftlOだけを電源OFFにする場合には
、電源制御装置2より周辺装置10の電源をOFFにす
る操作を行なう。′電源制御装置2より、周辺装置10
の電源をOFFにする信g13′jt受けた周辺処理装
置4は、周辺装置10に対してのみ電源OF Fの信号
29を送出する。これを受けた周辺¥、置10ば、電源
がOFFとなる。
(発明の効果) 以上、説明したように本発明は、周辺処理装置に周辺装
置の電源制御信号を内戚することにより、サブシステム
単位に電源制御を行なうことを可能とする。周辺装置に
対して、電源制御装置からのit電源御信号用の専用ケ
ーブルが不用となり、ケーブル童を減らすことができる
周辺装置の増設においても、電源部の装置に機器を追加
する必要がなくなり、;ンパクトな大きさにすることが
できる。
また、縮退運転時に、周辺処理装置の電源がOFFにな
っているにもかかわらず、邑該周辺処理装置に接続され
ている周辺装置の電源がONになっているというよ5な
状態は回避でき、省エネルギーの効果もある。
【図面の簡単な説明】
第1図は不発明による電源制御方式の実施例を示すブロ
ック図である。 第2図は第1図の構成要素である周辺処理装置の詳aを
示すブロック図である。 1・・・中央処理fe置  2・・・電源側#装置復3
.4・・・周辺処理装置 5.6,7,8,9.10・It!6辺feti11c
11.25・・・データ線 12.27・・・信号線

Claims (1)

    【特許請求の範囲】
  1. オン操作によって第1電源制御信号を出力する電源制御
    装置と、前記第1電源制御信号により電源が投入される
    中央処理装置の制御を受けており、周辺装置電源制御部
    を有し、前記第1電源制御信号により電源が投入される
    とともに前記周辺装置電源制御部より1以上の信号線に
    第2電源制御信号を送出する周辺処理装置と、前記1以
    上の信号線にそれぞれ接続されており、前記第2電源制
    御信号により電源が投入される1以上の周辺装置とから
    構成されたことを特徴とする電源制御方式。
JP61137540A 1986-06-13 1986-06-13 電源制御方式 Pending JPS62293412A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61137540A JPS62293412A (ja) 1986-06-13 1986-06-13 電源制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61137540A JPS62293412A (ja) 1986-06-13 1986-06-13 電源制御方式

Publications (1)

Publication Number Publication Date
JPS62293412A true JPS62293412A (ja) 1987-12-21

Family

ID=15201073

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61137540A Pending JPS62293412A (ja) 1986-06-13 1986-06-13 電源制御方式

Country Status (1)

Country Link
JP (1) JPS62293412A (ja)

Similar Documents

Publication Publication Date Title
JPS59200327A (ja) 周辺装置の制御方式
DE69332748D1 (de) Leistungssteuerungssystem für Rechner
ES487173A1 (es) Un controlador de entrada-salida en un sistema de tratamien-to de datos
AU585076B2 (en) Interrupt handling in a multiprocessor computing system
ATE39581T1 (de) Mikrorechner-datenverarbeitungssysteme welche die bussteuerung durch peripherieprozessoren erlaubt.
JPS62293412A (ja) 電源制御方式
JPS57136203A (en) Process control system
JPS56153422A (en) Data processor
JPS6433656A (en) Control system for transfer of data
JPH0145657B2 (ja)
JPS5720862A (en) Signal process arithmetic processor
JPS5491156A (en) Data processing system
JPS54145447A (en) Input-output control system
JPS63182725A (ja) 電源シ−ケンス制御方式
JPH0532974B2 (ja)
JPH0738776A (ja) 映像信号処理回路
JPS55121518A (en) Controller for power supply of electronic computer
JPH04167043A (ja) 携帯型電子機器
JPH0341542A (ja) 周辺制御装置
EP0278263A3 (en) Multiple bus dma controller
JPS5474655A (en) System control unit
EP0330110A3 (en) Direct memory access controller
JPH0895895A (ja) 情報処理装置におけるシリアルポートi/o機器の制御装置
JPS61228553A (ja) デ−タ処理装置
JPS6253118A (ja) 電源制御方式