JPS6227757A - 計数積算装置 - Google Patents

計数積算装置

Info

Publication number
JPS6227757A
JPS6227757A JP60168016A JP16801685A JPS6227757A JP S6227757 A JPS6227757 A JP S6227757A JP 60168016 A JP60168016 A JP 60168016A JP 16801685 A JP16801685 A JP 16801685A JP S6227757 A JPS6227757 A JP S6227757A
Authority
JP
Japan
Prior art keywords
data
total counter
power
counter number
electrically rewritable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60168016A
Other languages
English (en)
Inventor
Naohiko Matsuo
直彦 松尾
Hitoshi Izukura
均 出倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP60168016A priority Critical patent/JPS6227757A/ja
Publication of JPS6227757A publication Critical patent/JPS6227757A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Control Or Security For Electrophotography (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の技術分野] 本発明は、たとえば電源が投入されていないときでも記
憶内容を維持しなければならないトータルカウンタ数の
データを記憶する記憶回路を備えた複写装置の計数積算
装置に関する。
[発明の技術的背景] 近年、実行済みの複写回数を累計した値を信号として記
憶する記憶回路を備えた複写装置が開発されている。
この記憶回路はトータルカウンタと呼ばれ、たとえば電
気的に書換えが可能なROMにより通電時および投入さ
れていないときに累計した値を保持している。
そしてこの記憶回路に書込まれたカウント数はメインテ
ナンスの時期の判断やコピーコストの算出等に利用され
る。
このような従来の複写装置の計数積算装置において、ト
ータルカウンタ数のデータを記憶する記憶回路に電気的
に書換えが可能なROMを用いたタイプのものは、トー
タルカウンタ数のデータを記憶するメモリ各組が同一の
RAMセルと不揮発性セルとからなる電気的に書換えが
可能なROMと、スイッチ、センサ等の検出信号を入力
して高圧トランス、モータ等の制御を行いI10ボート
、インターフェイス等とバスを介して信号のやりとりを
行い、さらに電気的に書換えが可能なROMの制御を行
う制御装置(CPU)とを備えている。
そしてこの装置は、電源をONとしたときCPUが準備
状態となり、その後動作状態となり複写可能となる。そ
して複写されたときCPUがRECA[Lパルスを出力
し、このRECALLパルスが電気的に書換えが可能な
ROMのRAMセルおよび不揮発性セルに入力され、不
揮発性セルに記・@されていた現在までのトータルカウ
ンタ数のデータがRAMセルに入力される。
ざらに1複写ごとにRAMセルに記憶された現在までの
トータルカウンタ数のデータがこのCPUに入力され、
1復写ごとにトータルカウンタ数のデータがカウントア
ツプされ、そのつとRAMセルのデータが書換えられて
いる。
二方不揮発性セルに記憶されていたトータルカウンタ数
のデータがCPUに入力され、CPUでRAMセルのト
ータルカウンタ数のデータと不揮発性セルのトータルカ
ウンタ数のデータとを比較して異なるとき、CPtJか
ら:;1Oi(Lパルスが電気的に書換えが可能なRO
MのRAMセルおよび不揮発性セルに入力され、RAM
セルに記憶されたデータが不揮発性セルに入力され、デ
ータが書換えられる。
つまり、1複写ごとにカウントアツプされたトータルカ
ウンタ数のデータが不揮発性セルに入力され、不揮発性
セルに記憶されるデータがカウントアツプされたトータ
ルカウンタ数のデータに書換えられている。
[背景技術の問題点] しかしながら電気的に書換えが可能なROMの不揮発性
セルに記憶されたトータルカウンタ数のデータが1複写
ごとにカウントアツプされたトータルカウンタ数のデー
タで書換えられるため、書゛換回数が非常多くなり、電
気的に書換えが可能なROMの寿命が非常に短いものと
なり、電気的に書換えが可能なROMの交換をしばしば
行わなければならず、メインテナンスの必要頻度が高い
ものとなっていた。
[発明の目的] 本発明はかかる事情に対処してなされたもので、トータ
ルカウンタ数のデータを記憶する電気的に書換えが可能
なROMの寿命を向上ざぜることにより、この電気的に
書換えが可能なROMの交換頻度を低減させることので
きる計数積算装置を提供することを目的としている。
[発明の概要コ すなわち本発明の計数積算装置は、計数装置と、電源切
断時にも前記計数装置のトータルカウンタ数のデータを
記憶する不揮発性セルを備えた電気的に書換えが可能な
ROMと、カウントされたとき前記電気的に書換えが可
能なROMに記憶されたトータルカウンタ数のデータを
カウントアツプされたトータルカウンタ数のデータで書
換える制御装置とからなる計数積算装置において、電源
切断を検出して電源切断信号を出力する電源切断検出装
置を設けるとともに、前記電気的に書換えが可能なRO
Mのメモリ領域が、カウントアツプされたトータルカウ
ンタ数のデータを記憶するカウンタ領域と電源投入直後
の初期値トータルカウンタ数のデータを記憶する初期値
カウンタ領域とを有し、前記制御装置が、前記電源切断
検出装置の前記電源切断信号を入力したときのみ前記カ
ウン夕領域に記憶された前記力[クンドアツブされたト
ータルカウンタ数のデータと前記初期値カウンタ領域に
記憶された前記電源投入直後の初期値トータルカウンタ
数のデータとを比較し、カウントアツプされた1〜−タ
ルカウンタ数のデータと初期値トータルカウンタ数のデ
ータとが異なるとぎのみ前記電気的に書換えが可能なR
OMの不揮発性Cルに記憶された前記電源投入直後の初
期値トータルカウンタ数のデータを前記カウントアツプ
されたトータルカウンタ数のデータで書換えるようにし
たことにより、トータルカウンタ数のデータを記憶する
電気的に書換えが可能なROMの寿命を向上させ、交換
頻度を低減させるようにしたものである。
[発明の実施例] 以下、本発明の実施例の詳細を図面に基づいて説明する
第1図は本発明の一実施例を説明するためのブロック図
、第2図および第3図はこの実施例の電気的に書換えが
可能なROMを説明するための図、第4図はこの実施例
の動作を説明するための流れ図である。
この実施例の複写装置の計数積算装置は、第1図に示す
ように、トータルカウンタ数のデータを記憶する電気的
に書換えが可能なROM1と、スイッチ、センサ等の検
出信号を入力して高圧トランス、モータ等の制御を行い
、I10ボート、インターフェイス等とバスを介して信
号のやりとりを行い、さらに電気的に書換えが可能なR
OMIの制御を行う制御装置(CPLI)2と、電源O
FFを横用し電源OFF信号を出力する電源OFF検出
装置(図示せず)とからなる。
よだ電気的に書換えが可能なROMは、第2図に示すよ
うに、メモリ容量が同一のRAMセル1aと、不揮発性
セル1bとからなり、CPU2により出力された5TO
REパルスを入力することにより、RAMセル1aの記
憶内マ′)′がすべて不揮発性セル1bに転送され、ま
たRLにALLパルスを入力することにより不揮発性セ
ル1bの記憶内容がすべてRAMセル1aに転送される
ような構造となっている。
ざらに電気的に書換えが可能なROMIのメモリ領域は
、第3図に示すように、ロケーションLAとロケーショ
ンLBとに別れていて、ロケーションLAには1複写ご
とにカウントアツプされたトータルカウンタ数のデータ
、ロケーションLBには電源投入直後の初期値トータル
カウンタ数のデータがそれぞれ記憶されるようになって
いる。
このように構成された本実施例の複写装置の計数積算装
置の動作を第4図に示す流れ図に基づいて説明する。
まずこの装置は電源をONとしたときCPU2が準備状
態となりその後動作状態となり複写可能となるが、準備
状態のときCPtJ2がRECALLパルスを出力し、
このRECALLパルスが電気的に書換えが可能なRO
MIのRAMセル1aおよび不揮発性セル1bに入力さ
れ、ロケーションLAの不揮発性セル1bに記憶されて
いた現在までのトータルカウンタ数のデータがロケーシ
ョンLAのRAMセル1aに入力され、ざらにロケーシ
ョンLBのRAMセル1aに入力され記憶される。
その後動作状態となり1複写ごとにロケーションLAの
RAMセル1aに記憶された現在までのトータルカウン
タ数のデータがこのCPU2に入力され、1複写ごとに
トータルカウンタ数のデータにカウントアツプされその
つとロケーションLAのRAMセル1aのデータが書換
えられていく。
そしてその後電源をOFFとしたとき(第4図−a) 
、電源OFF検出装置が電源OFFの状態を検出して電
源OFF信号を出力しCPU2に入力される。
ざらに電l0FF信号を入力したCPU2でロケーショ
ンLAのRAMセル1aに記憶されたカウントアツプさ
れたトータルカウンタ数のデータとロケーション1Bの
RA M tル1aに記憶された電源投入直後の初期値
トータルカウンタ数のデータとを比較しく第4−b) 
、カウントアツプされトータルカウンタ数のデータと初
期値トータルカウンタ数のデータとが異なるときCPU
2がら5TOREパルスが出力され(第4図−〇 ) 
、STOREパルスが電気的に書換えが可能なROM1
のRAMセル1aおよび不揮発性セル1bに入力される
そして5TOREパルスが入力された電気的に書換えが
可能なROM1のロケーションLAのRAMセル]aに
記憶されたカウントアツプされたトータルカウンタ数の
データがロケーションLAの不揮発性セル1bに入力さ
れデータが書換えられる。
したがって電源OFF時のみカウントアツプされたトー
タルカウンタ数のデータが不揮発性セル]bに入力され
、不揮発性セル1bに記憶されるデータがカウントアツ
プされたトータルカウンタ数のデータに書換えられるた
め、書換え回数が非常に少なくなり、電気的に書換えが
可能なROM1の寿命が非常に長くなる。
[発明の効果] 以上説明したように本発明の計数積算装置によれば、電
源切断時のみカウントアツプされたトータルカウンタ数
のデータを電気的に書換えが可能なROMの不揮発性セ
ルで書換えているため、電気的に書換えが可能なROM
の不揮発性セルの書換回数が非常に少なくなり、電気的
に書換えが可能なROMの寿命が向上し、電気的に書換
えが可能なROMの交換頻度を低減させることができる
【図面の簡単な説明】 第1図は本発明の一実施例を説明するためのブロック図
、第2図および第3図はこの実施例の電気的に書換えが
可能なROMを説明するだめの図、第4図はこの実施例
の動作を説明するための流れ図である。 1・・・・・・・・・電気的に書換えが可能なROM1
a・・・・・・RAMセル 1b・・・・・・不揮発性セル 2・・・・・・・・・CPU 出願人     株式会社 東芝 代理人弁理士  須 山 佐 − 第1図 第2図 第3図 傳4図

Claims (2)

    【特許請求の範囲】
  1. (1)計数装置と、通電時および電源切断時に前記計数
    装置のトータルカウンタ数のデータを記憶する不揮発性
    セルを備えた電気的に書換えが可能なROMと、カウン
    トされたとき前記ROMに記憶されたトータルカウンタ
    数のデータをカウントアップされたトータルカウンタ数
    のデータで書換える制御装置とからなる計数積算装置に
    おいて、電源切断を検出して電源切断信号を出力する電
    源切断検出装置を設けるとともに、前記電気的に書換え
    が可能なROMのメモリ領域が、カウントアップされた
    トータルカウンタ数のデータを記憶するカウンタ領域と
    電源投入直後の初期値トータルカウンタ数のデータを記
    憶する初期値カウンタ領域とを有し、前記制御装置が、
    前記電源切断検出装置の前記電源切断信号を入力したと
    きのみ前記カウンタ領域に記憶された前記カウントアッ
    プされたトータルカウンタ数のデータと前記初期値カウ
    ンタ領域に記憶された前記電源投入直後の初期値トータ
    ルカウンタ数のデータとを比較し、カウントアップされ
    たトータルカウンタ数のデータと初期値トータルカウン
    タ数のデータとが異なるときのみ前記電気的に書換えが
    可能なROMの不揮発性セルに記憶された前記電源投入
    直後の初期値トータルカウンタ数のデータを前記カウン
    トアップされたトータルカウンタ数のデータで書換える
    ようにしたことを特徴とする計数積算装置。
  2. (2)複写装置の計数積算装置である特許請求の範囲第
    1項記載の計数積算装置。
JP60168016A 1985-07-30 1985-07-30 計数積算装置 Pending JPS6227757A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60168016A JPS6227757A (ja) 1985-07-30 1985-07-30 計数積算装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60168016A JPS6227757A (ja) 1985-07-30 1985-07-30 計数積算装置

Publications (1)

Publication Number Publication Date
JPS6227757A true JPS6227757A (ja) 1987-02-05

Family

ID=15860241

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60168016A Pending JPS6227757A (ja) 1985-07-30 1985-07-30 計数積算装置

Country Status (1)

Country Link
JP (1) JPS6227757A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4774544A (en) * 1986-02-28 1988-09-27 Casio Computer Co., Ltd. Counter apparatus for an image forming apparatus for counting and managing the number of image forming operations
JPH05249769A (ja) * 1992-03-06 1993-09-28 Sharp Corp 複写機のメモリシステム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4774544A (en) * 1986-02-28 1988-09-27 Casio Computer Co., Ltd. Counter apparatus for an image forming apparatus for counting and managing the number of image forming operations
JPH05249769A (ja) * 1992-03-06 1993-09-28 Sharp Corp 複写機のメモリシステム

Similar Documents

Publication Publication Date Title
JP2540004B2 (ja) 電池モニタ及びセル極性逆転保護回路を有する電池作動コンピュ―タ
KR900008610B1 (ko) 전지의 전압 검출회로를 구비한 정보처리장치
JPS6227757A (ja) 計数積算装置
JPS5911998B2 (ja) デ−タチエツク方式
JPH03203525A (ja) 電池の充放電制御方式
CN1321479C (zh) 二次电池充电方法和装置
JPS6227759A (ja) 計数積算装置
US5343436A (en) Electronic apparatus having backup power source
US3971919A (en) Programmable billing system
US5231592A (en) Counter
JPH04359872A (ja) バッテリーパック
JPS567154A (en) Double system
JP5807495B2 (ja) 通信データロガー装置
CN103009817A (zh) 耗材芯片及其数据补救方法、耗材容器、成像设备
JPS6227758A (ja) 計数積算装置
JPS58168119A (ja) 電源瞬断判定方式
JPH01144315A (ja) 停電検知方式
JPH0619800A (ja) E2romへのデータ書き込み方法
JPS57182860A (en) Data processing device
KR100191822B1 (ko) 밧데리 종류 판별/충전 장치, 그 방법 및 이를 사용한 전자 시스템
JPH1145133A (ja) 携帯情報処理端末の電池残量検出システム及びその制御プログラムを格納した記録媒体
SU752497A1 (ru) Устройство дл контрол пам ти
JPS5870496A (ja) メモリ装置のチエツク方法
JPH05274223A (ja) キャッシュメモリ
KR101041791B1 (ko) 스마트 배터리에서의 잔량 검출방법