JPS62249512A - スイツチトキヤパシタ回路 - Google Patents
スイツチトキヤパシタ回路Info
- Publication number
- JPS62249512A JPS62249512A JP9362086A JP9362086A JPS62249512A JP S62249512 A JPS62249512 A JP S62249512A JP 9362086 A JP9362086 A JP 9362086A JP 9362086 A JP9362086 A JP 9362086A JP S62249512 A JPS62249512 A JP S62249512A
- Authority
- JP
- Japan
- Prior art keywords
- switched capacitor
- operational amplifier
- inversional
- input
- ampl
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 21
- 230000003321 amplification Effects 0.000 claims abstract description 11
- 238000003199 nucleic acid amplification method Methods 0.000 claims abstract description 11
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
Landscapes
- Filters That Use Time-Delay Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は演算増幅器、スイッチ及び容量素子とで構成さ
れるスイッチトキャパシタ回路に関する。
れるスイッチトキャパシタ回路に関する。
従来のスイッチトキャパシタ回路では、その構成素子で
ある演算増幅器の増幅率は一般K 10000倍以上と
非常に大きいものが用いられ、スイッチトキャパシタ回
路の特性への演算増幅器の増幅率の影響は無視できる程
度のものであった。
ある演算増幅器の増幅率は一般K 10000倍以上と
非常に大きいものが用いられ、スイッチトキャパシタ回
路の特性への演算増幅器の増幅率の影響は無視できる程
度のものであった。
第2図は従来のスイッチトキャパシタ積分器の一例を示
すものであり、容量素子Co’の一端を入力端子INと
接地とに切換えるスイッチsw1’と、容量素子Co’
の他端を演算増幅器Amp l ’の反転入力と接地と
に切換えるスイッチsw2’とを含み、演算増幅器Am
p l ’ の非反転入力は接地され、反転入力と出
力との間には容量素子Cf’が接続されている。ここで
演算増幅器の増幅率は無限大、もしくは非常に大きい値
、例えば10000倍以上である。このとき、第2図に
示す従来のスイッチトキャパシタ積分器の伝達関数は次
式で与えられる。
すものであり、容量素子Co’の一端を入力端子INと
接地とに切換えるスイッチsw1’と、容量素子Co’
の他端を演算増幅器Amp l ’の反転入力と接地と
に切換えるスイッチsw2’とを含み、演算増幅器Am
p l ’ の非反転入力は接地され、反転入力と出
力との間には容量素子Cf’が接続されている。ここで
演算増幅器の増幅率は無限大、もしくは非常に大きい値
、例えば10000倍以上である。このとき、第2図に
示す従来のスイッチトキャパシタ積分器の伝達関数は次
式で与えられる。
従りて第2図に示すスイッチトキャパシタ積分器の特性
は容量素子Co′、Cf′の比で決定される。
は容量素子Co′、Cf′の比で決定される。
上述した従来のスイッチトキャパシタ積分器の特性は、
容量素子の比で決定されるため、所望の特性を得るため
に、しばしばこの比C’i/Coの値が大きくなり、例
えば50程度必要となる事があり、−′方、LSIの設
計上、容量素子の最小化には限界があり、c’1 をQ
、5pF としても、COは25pFと大きくなシ、
チップ面積では0.05−程度必要となり、チップの占
有面積が大きくなるという欠点がある。
容量素子の比で決定されるため、所望の特性を得るため
に、しばしばこの比C’i/Coの値が大きくなり、例
えば50程度必要となる事があり、−′方、LSIの設
計上、容量素子の最小化には限界があり、c’1 をQ
、5pF としても、COは25pFと大きくなシ、
チップ面積では0.05−程度必要となり、チップの占
有面積が大きくなるという欠点がある。
本発明のスイッチトキャパシタ回路は、演算増幅器、ス
イッチ、及び容量素子とで構成されるスイッテトキャパ
シタ回路において、一部又は全部の演算増幅器に増幅率
1倍の反転演算増幅器を用いたことを特徴とする。
イッチ、及び容量素子とで構成されるスイッテトキャパ
シタ回路において、一部又は全部の演算増幅器に増幅率
1倍の反転演算増幅器を用いたことを特徴とする。
次に本発明について図面を参照して説明する。
第1図は本発明の一実施例のスイッチトキャパシタ積分
器であり、容量素子coの一端を入力端子INと接地と
く切換えるスイッチSWIと、容量素子Coの他端を反
転演算増幅器Amplの反転入力と接地とく切換えるス
イッチSW2を含み、反転演算増幅器Amplの非反転
入力は接地され、反転入力と出力との間には容量素子C
fが接続されている。ここで反転演算増幅器Amp1の
増幅率は1倍である。かかるスイッチトキャパシタ積分
器の伝達関数は次式で与えられる。
器であり、容量素子coの一端を入力端子INと接地と
く切換えるスイッチSWIと、容量素子Coの他端を反
転演算増幅器Amplの反転入力と接地とく切換えるス
イッチSW2を含み、反転演算増幅器Amplの非反転
入力は接地され、反転入力と出力との間には容量素子C
fが接続されている。ここで反転演算増幅器Amp1の
増幅率は1倍である。かかるスイッチトキャパシタ積分
器の伝達関数は次式で与えられる。
α= Cf/C。
従って、第1図に示すスイッチト積分器と第2図に示す
スイッチト積分器との特性が等しいとすれば次式が成立
する。
スイッチト積分器との特性が等しいとすれば次式が成立
する。
従って最小容量coとCo′が等しいとするとCfとC
f’の関係は次式で与えられる。
f’の関係は次式で与えられる。
Cf= (Cf’−1)/2 (4)
(4)式から最小容量を同じと考えれば同じ特性を得る
のに必要な容量Cfは容量Cf’K”対し1/2以下と
なりチップ面積は小さくなる。例えば前述の例を用いれ
ばC′fが25pFとなるのに対しCfは12pFとな
り小さくなる。
(4)式から最小容量を同じと考えれば同じ特性を得る
のに必要な容量Cfは容量Cf’K”対し1/2以下と
なりチップ面積は小さくなる。例えば前述の例を用いれ
ばC′fが25pFとなるのに対しCfは12pFとな
り小さくなる。
以上説明したように本発明のスイッチトキャパシタ回路
は、演算増幅器に増幅率1倍の反転増幅器を用いること
により従来のスイッチトキャパシタ回路に比べ、容量素
子値総和を小さくする事ができ、集積回路で構成する場
合にチップの占有面積を小さくすることができる効果が
ある。
は、演算増幅器に増幅率1倍の反転増幅器を用いること
により従来のスイッチトキャパシタ回路に比べ、容量素
子値総和を小さくする事ができ、集積回路で構成する場
合にチップの占有面積を小さくすることができる効果が
ある。
第1図は本発明の一実施例のスイッチトキャパシタ回路
の回路図、第2図は従来のスイッチトキャパシタ回路の
回路図である。 Co 、co*Cf tCf H・・・++容量、SW
I 、 swl ′。 SW2.SW2’ =−スイッチ、Amp l−・−増
幅率1倍の反転演算増幅器、Ampl−・・・・・演算
増幅器、IN・・・・・・入力端子、OUT・・・・・
・出力端子。
の回路図、第2図は従来のスイッチトキャパシタ回路の
回路図である。 Co 、co*Cf tCf H・・・++容量、SW
I 、 swl ′。 SW2.SW2’ =−スイッチ、Amp l−・−増
幅率1倍の反転演算増幅器、Ampl−・・・・・演算
増幅器、IN・・・・・・入力端子、OUT・・・・・
・出力端子。
Claims (1)
- 演算増幅器、スイッチ及び容量素子とで構成されるスイ
ッチトキャパシタ回路に於いて、一部又は全部の演算増
幅器に増幅率1倍の反転演算増幅器を用いたことを特徴
とするスイッチトキャパシタ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9362086A JPS62249512A (ja) | 1986-04-22 | 1986-04-22 | スイツチトキヤパシタ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9362086A JPS62249512A (ja) | 1986-04-22 | 1986-04-22 | スイツチトキヤパシタ回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62249512A true JPS62249512A (ja) | 1987-10-30 |
Family
ID=14087363
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9362086A Pending JPS62249512A (ja) | 1986-04-22 | 1986-04-22 | スイツチトキヤパシタ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62249512A (ja) |
-
1986
- 1986-04-22 JP JP9362086A patent/JPS62249512A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4894620A (en) | Switched-capacitor circuit with large time constant | |
EP1794882B1 (en) | Programmable low noise amplifier and method | |
JPH0720042B2 (ja) | 同調可能なアクテイブ・フイルタ | |
JPH11261764A (ja) | 可変ゲイン増幅装置 | |
EP0158646B1 (en) | Switched capacitor circuits | |
JP2007053794A (ja) | 制御可能なフィルタ装置 | |
US7180939B2 (en) | Active filter circuit with dynamically modifiable internal gain | |
US3500223A (en) | Variable gain amplifier circuits | |
JPS62249512A (ja) | スイツチトキヤパシタ回路 | |
US6876255B2 (en) | Linear amplifier using non-linear CMOS capacitors | |
JPS63278406A (ja) | 集積回路用高精度増幅回路 | |
JP2795656B2 (ja) | ローパスフィルタ | |
JPH04148388A (ja) | 時定数可変形の微分器 | |
US4559498A (en) | Symmetrical integrator and application of said integrator to an electric filter | |
JP2000077976A (ja) | アクティブ電子フィルタ回路 | |
KR890001279A (ko) | 차동출력을 갖는 차동증폭기 | |
US4684832A (en) | Analog circuit improvement in a digital integrated circuit technology | |
JPS62254510A (ja) | スイツチトキヤパシタ回路 | |
JPS61170113A (ja) | 2次アクテイブ位相等価器 | |
JPH01258188A (ja) | 加算器 | |
KR940012818A (ko) | 필터회로 | |
US3027520A (en) | Switching circuit | |
JP3301989B2 (ja) | アクティブフィルタ回路 | |
JPS59115610A (ja) | 半導体フイルタ回路 | |
JPS5896420A (ja) | 半導体スイツチ回路 |