JPS62195696A - デイスプレイ装置 - Google Patents

デイスプレイ装置

Info

Publication number
JPS62195696A
JPS62195696A JP61037810A JP3781086A JPS62195696A JP S62195696 A JPS62195696 A JP S62195696A JP 61037810 A JP61037810 A JP 61037810A JP 3781086 A JP3781086 A JP 3781086A JP S62195696 A JPS62195696 A JP S62195696A
Authority
JP
Japan
Prior art keywords
binary
circuit
control circuit
memory
expansion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61037810A
Other languages
English (en)
Inventor
村井 好信
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61037810A priority Critical patent/JPS62195696A/ja
Publication of JPS62195696A publication Critical patent/JPS62195696A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Image Processing (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、画像圧縮・伸長機能を備えだディスプレイ装
置に関する0 〔従来の技術〕 従来、この種のディスプレイ装置は、第4図のプロ、り
図に示すとおり構成されている0この装置にイメージ画
面を表示するには、画像圧縮したイメージ情報を外部メ
モリ2に蓄積し、必要に応じ制御回路1の指示によりイ
メージ情報を読出し、キャッシュメモリ7に書込み、圧
縮伸長演算回路6によりイメージ情報の伸長を行い、そ
の結果を7レームメモリ4へ書込みCRT制御回路3か
らの読出しタイミング信号によりフレームメモリ4Km
!込んだイメージデータを続出し、D−Aコン、バーク
5により映像信号13を出力していた。
〔発明が解決しようとする問題点〕
上述した従来装置においては、第3図の従来処理タイム
チャートに示すとおり外部メモリ読出し、伸長演算、フ
レームメモリ書込みの各処理を直列に実行せねばならず
表示速度が遅くなるという欠点があった。
また、第2図に示すとおシ同−画面上に写真などの多値
イメージ画と文書などの二値イメージ画を同時に表示す
るためには多値イメージ画用と二値イメージ画用にフレ
ームメモリと圧縮伸長回路6を設けなければならず回路
構成が大きくなりコストアップになるという欠点があり
、た0本発明の目的は、上記欠点を解決し、表示速匿が
速く、かつ回路構成が簡単なディスプレイ装置を提供す
ることにある。
〔問題点を解決するだめの手段〕
本発明のディスプレイ装置の構成は、上位装置の命令お
よび画像データを授受する制御回路と、前記上位装置か
らの前記画像データを格納する外部メモリと、前記外部
メモリの前記画像データを一時貯える複数のキャッシュ
メモリと、これらキャッシュメモリのアドレスの選択を
する複数のキャラクーメモリアドレスセレクタ回路と、
前記制御回路の指令信号により前記各キャッシュメモリ
内の前記画像データの二値および多値データについて圧
縮伸長を並列に行う複数の二値・多値画像圧縮伸長回路
と、これら圧縮伸長されたデータのアドレスの選択をす
るフレームアドレスセレクタ回路と、このフレームアド
レスセレクタ回路を同期信号とマツチするよう制御する
CRT制御回路と、前記二値・多値画像圧縮伸長回路か
ら表示部への出力データを一時記憶するフレームメモリ
と、このフレームメモリからの出力データを映像信号に
変換するD−Aコンバータとを備え、前記複数の二値・
多値画像圧縮伸長回路によって2値イメージ画及び多値
イメージ画を表示画面上の任意の位置へ同時に表示でき
ることを特徴とする。
〔実施例〕
次に、本発明について図面を参照して説叫する。
第1図は本発明のディスプレイ装置の一実施例を示すブ
ロック図、第3図は第1図のディスプレイ装置の動作を
従来のディスプレイ装置と対比して示すタイムチャート
である。
第1図において、1は制御回路、2は外部メモリ、3は
C凡T制御回路、4はフレームメモリ、5はD−Aコン
バータ、7′はキャッシュメモリ、8はフレームアドレ
スセレクタ回路、9′はキャッシュメモリアドレスセレ
クタ回路、10は二値・多値画像圧縮伸長回路、13は
映像信号である。
これらの動作は、まず外部メモリ2からイメージ情報を
読出し複数あるキャッシュメモリ7′の一つへ書込む。
このイメージ情報は二値でも多値でも良いがキャッシュ
メモリ上の予め定めたアドレスへ書込むようにする。次
に、キャッシュメモリ7′へ書込んだイメージ情報を画
面に表示するため制御回路】から二値・多値画像圧縮伸
長回路10へ動作開始指示を出すとキャラクーメモリの
内容が二値イメージ情報か多値イメージ情報かを自動的
に判断し必要な伸長演算を行いその結果をフレームメモ
リ4へ書込みCRT制御回路3からの読出しタイミング
信号によシフレームメ七り4に書込んだイメージデータ
を読出し、D−Aコンバータ5により映像信号13を出
力する。
また、圧縮伸長演算回路lOとキャッシュメモ1ノア′
を複数個設けることにより外部メモリ読出し、伸長演算
、フレーム書込みの各処理を並列実行し、第2図のよう
に、二値および多値イメージ画像を複数個同時に表示で
きる。
この二値・多値画像圧縮伸長回路10は、マイクロコン
ピュータで構成され、二値の場合はMH(Modifi
ed Huffman )符号により圧縮伸長を行い、
多値の場合はアダプティブブロック符号化方式により圧
縮伸長を行う。
このMH符号はメイク−アップ(make −up )
符号とターミネーティング(Terminating 
)符号の組合せで表埃したものでメイクアップ符号は6
4の倍数のランレングスを表し、ターミネーティング符
号はO〜63までのランレングスを表す。
0〜63までランレングスはターミネーティング符号の
みで表わされ、64以上のランレングスはメイクアップ
符号の後にターミネーティング符号を続けた形で表わす
。表1にMH符号の一部を示す。
表I  MH符号 尚詳しくは「テレビジ、ン画像工学ハンドプ、り」昭和
59年4月10日発行第1版3刷を参照。
多値の場合はアダプティブブロック符号化方式を使用す
る0 画像をNXN画素の大きさの部分画像(ブロック)に分
割し、この中の各画素の輝度値をxij(i、j=1・
・・・・・N)で表わすと復号後の対応する画素の輝度
値yijは(1)式で表現される0yij=ao<6i
j + alφi j  ・=・・=・(1)ここで またN、はXij≦XT であるような画素数N、はN
1=N2−N。
以上がプロ、り符号化の原理であシ、式(2)〜(4)
が符号化処理を示し、式(1)が復号処理を表わしてい
る。詳しくは電子通信学会・技術研究報告「カラーブロ
ック符号化用復号装置の試作と試験結果」電子デバイス
(ED83−29)1983年6月23日を参照。
〔発明の効果〕
以上説胃したように本発明は、まったく独立に動作可能
な二値・多値画像圧縮伸長回路10と圧縮伸長演算用の
キヤ、クエメモリ7′を複数設けることにより、表示速
度が速くなるという利点があり、二値・多値画像圧線伸
長回路】0によシ二埴・多値両方のイメージ情報を処理
することができるため、二値画像と多値画像処理用の7
レームメモリ4、圧縮伸長回路6及び外部回路な別々に
設ける必要がなく回路構成が簡単になシ、コストダウン
できるという効果がある。
【図面の簡単な説明】
第1図は本発明のディスプレイ装置の一実施例のブロッ
ク図、第2図は本発明のディスプレー1装置上に表示し
た一例を示す説明図、第3図は従来のディスプレイ装置
と本発明のディスプレイ装置の動作を示すタイムチャー
ト、第4図は従来のディスプレイ装置の一例のブロック
図である。 1・・・・・・制御回路、2・・・・・・外部メモリ、
3・・・・・・CR,T制御回路、4・・・・・・7レ
ームメモリ、5 ・・・・D−人コンバータ、6・・・
・・圧縮伸長演算回路、7゜7′・・・・・・キヤ、シ
、メそり、8・川・フレームアドレスセレクタ回路、9
.9′m・・キヤ、クエメモリアドレス七Vクタ回路、
10・・・・・・二値・多値画第4図

Claims (1)

    【特許請求の範囲】
  1. 上位装置の命令及び画像データを授受する制御回路と、
    前記上位装置からの前記画像データを格納する外部メモ
    リと、前記外部メモリの前記画像データを一時貯える複
    数のキャッシュメモリと、これらキャッシュメモリのア
    ドレスの選択をする複数のキャッシュメモリアドレスセ
    レクタ回路と、前記制御回路の指令信号により前記各キ
    ャッシュメモリ内の前記画像データの二値および多値デ
    ータについて圧縮伸長を並列に行う複数の二値・多値画
    像圧縮伸長回路と、これら圧縮伸長されたデータのアド
    レスの選択をするフレームアドレスセレクタ回路と、こ
    のフレームアドレスセレクタ回路を同期信号とマッチす
    るよう制御するCRT制御回路と、前記二値・多値画像
    圧縮伸長回路から表示部への出力データを一時記憶する
    フレームメモリと、このフレームメモリからの出力デー
    タを映像信号に変換するD−Aコンバータとを備え、前
    記複数の二値・多値画像圧縮伸長回路によって2値イメ
    ージ画及び多値イメージ画を表示画面上の任意の位置へ
    同時に表示できることを特徴とするディスプレイ装置。
JP61037810A 1986-02-21 1986-02-21 デイスプレイ装置 Pending JPS62195696A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61037810A JPS62195696A (ja) 1986-02-21 1986-02-21 デイスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61037810A JPS62195696A (ja) 1986-02-21 1986-02-21 デイスプレイ装置

Publications (1)

Publication Number Publication Date
JPS62195696A true JPS62195696A (ja) 1987-08-28

Family

ID=12507867

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61037810A Pending JPS62195696A (ja) 1986-02-21 1986-02-21 デイスプレイ装置

Country Status (1)

Country Link
JP (1) JPS62195696A (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5737968A (en) * 1980-08-13 1982-03-02 Nippon Telegr & Teleph Corp <Ntt> Outputting system for graphic form
JPS6039687A (ja) * 1983-08-11 1985-03-01 三菱電機株式会社 イメ−ジデイスプレイ装置
JPS60151789A (ja) * 1984-01-19 1985-08-09 Hitachi Ltd 多機能画像処理プロセツサ
JPS60156178A (ja) * 1984-01-25 1985-08-16 Hironobu Inoue 画像処理装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5737968A (en) * 1980-08-13 1982-03-02 Nippon Telegr & Teleph Corp <Ntt> Outputting system for graphic form
JPS6039687A (ja) * 1983-08-11 1985-03-01 三菱電機株式会社 イメ−ジデイスプレイ装置
JPS60151789A (ja) * 1984-01-19 1985-08-09 Hitachi Ltd 多機能画像処理プロセツサ
JPS60156178A (ja) * 1984-01-25 1985-08-16 Hironobu Inoue 画像処理装置

Similar Documents

Publication Publication Date Title
US5515077A (en) Image processing system
JPS5941194B2 (ja) ラスタ・デイスプレイ装置用リフレツシユ・システム
US7421130B2 (en) Method and apparatus for storing image data using an MCU buffer
KR960013023A (ko) 디지탈 텔레비전 수신기
US6640019B2 (en) Image processing apparatus capable of decoding, raster scan converting, and varying data at high speed, and method and computer readable storage medium for the same
US5309528A (en) Image digitizer including pixel engine
JPS62195696A (ja) デイスプレイ装置
JPH0334777A (ja) 画像信号符号化装置、画像信号復号化装置および画像信号表示装置
US5905821A (en) Compression/expansion circuit having transfer means and storage means with address management of the storage means
JPH10341437A (ja) 画像処理方法及び装置
JP3333336B2 (ja) 符号化/復号化装置
US6297831B1 (en) Image generator using display memory
JPH0488749A (ja) 画像処理装置
JP2798025B2 (ja) 動画像符号化方法及び装置
JPH04329764A (ja) 圧縮データ転送装置
JPS5856872B2 (ja) 拡大文字パタ−ン符号化器
JPH08202324A (ja) 画像データ記憶制御装置
JPS62243075A (ja) 画像デ−タ転送装置
JP2736194B2 (ja) ファクシミリ装置
JP3431925B2 (ja) 画像表示制御装置及びその方法
JPS59196660A (ja) 画像デ−タ変換装置
JPH0541809A (ja) 画像圧縮符号化復号化装置
JPH0497390A (ja) 表示装置
JPH0311145B2 (ja)
JPH05304611A (ja) カラーイメージデータの圧縮・伸張方式