JPS62159505A - Fm復調回路 - Google Patents
Fm復調回路Info
- Publication number
- JPS62159505A JPS62159505A JP163486A JP163486A JPS62159505A JP S62159505 A JPS62159505 A JP S62159505A JP 163486 A JP163486 A JP 163486A JP 163486 A JP163486 A JP 163486A JP S62159505 A JPS62159505 A JP S62159505A
- Authority
- JP
- Japan
- Prior art keywords
- loop
- input
- wave
- voltage
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、周波数変調(FM)波を復調するFM復調回
路に関し、とくに低入力の受信電界において使用される
位相ロックドループ(PLL)形のFM復調回路に関す
る。
路に関し、とくに低入力の受信電界において使用される
位相ロックドループ(PLL)形のFM復調回路に関す
る。
従来のPLL形FM復調回路は、第2図のブロック図に
示されるように、入力のFM波と電圧制御発振器3の出
力との位相差が、位相比較器lによって検出され、この
検出出力がループフィルタ2人にて帯域外の雑音を除去
されて、FM波の復調出力として送出されている。
示されるように、入力のFM波と電圧制御発振器3の出
力との位相差が、位相比較器lによって検出され、この
検出出力がループフィルタ2人にて帯域外の雑音を除去
されて、FM波の復調出力として送出されている。
そしてこの復調出力が、電圧制御発振器3の入力に負帰
還されることKより、電圧制御発振器3の出力周波数は
、入力のFM波に一致し位相同期状態となる。
還されることKより、電圧制御発振器3の出力周波数は
、入力のFM波に一致し位相同期状態となる。
PLL形のFM復調回路は、通常のFM復調回路よりも
低い入力受信電界まで使用可能であり、FM伝送におけ
るスレショールドが改善される利点がある。
低い入力受信電界まで使用可能であり、FM伝送におけ
るスレショールドが改善される利点がある。
本発明は、上述の従来例を改良して、PLL形FM復調
回路におけるループ特性の最適化を図るものであり、具
体的には入力FM波の電力に応じて、ループ利得ならび
にループ帯域幅を変化するようにして、位相同期ループ
の同期はずれが減少するようにするなどを目的とする。
回路におけるループ特性の最適化を図るものであり、具
体的には入力FM波の電力に応じて、ループ利得ならび
にループ帯域幅を変化するようにして、位相同期ループ
の同期はずれが減少するようにするなどを目的とする。
本発明によるFM復調回路は、入力するFM波と電圧制
御発振器の出力との位相差を検出して出力する位相比較
器と、該位相比較器の出力から雑期検波し、この検波出
力を前記電圧制御形ループフィルタに送出する同期検波
器とからなるため、入力FM波の電力に応じてループ利
得ならびにループ帯域幅を変化することができる。
御発振器の出力との位相差を検出して出力する位相比較
器と、該位相比較器の出力から雑期検波し、この検波出
力を前記電圧制御形ループフィルタに送出する同期検波
器とからなるため、入力FM波の電力に応じてループ利
得ならびにループ帯域幅を変化することができる。
以下に本発明を、その実施例について図面を参照して説
明する。
明する。
第1図は本発明による一実施例を示すブロック図で、位
相比較器1は、入力するFM波と電圧制御発振器3から
の出力とを比較して、両者の位相差に比例した電圧を出
力する。
相比較器1は、入力するFM波と電圧制御発振器3から
の出力とを比較して、両者の位相差に比例した電圧を出
力する。
電圧制御形のループフィルタ2は、バラクタやトランジ
スタ等の電圧可変素子によりて構成され、位相比較器1
からの出力電圧を入力し、帯域外の雑音を除去してFM
の復調波として出力する。
スタ等の電圧可変素子によりて構成され、位相比較器1
からの出力電圧を入力し、帯域外の雑音を除去してFM
の復調波として出力する。
ループフィルタ2の復調出力は、′電圧制御発振器30
制御電圧として使用され、この結果、電圧制御発振器3
の出力周波数は、入力されるFM波の周波数に一致する
。すなわち位相同期ループが構成されている。言い換え
ると、電圧制御発振器30制御電圧は、入力FM波の周
波数偏移に比例しているため、FMの復調出力として取
り出される。
制御電圧として使用され、この結果、電圧制御発振器3
の出力周波数は、入力されるFM波の周波数に一致する
。すなわち位相同期ループが構成されている。言い換え
ると、電圧制御発振器30制御電圧は、入力FM波の周
波数偏移に比例しているため、FMの復調出力として取
り出される。
90°移相器4は、電圧制御発振器3の出力を90°移
相して出力する。コサイン検波器5は、掛算器あるいは
ミキサ等からなり、入力FM波ならびに90″移相器か
らの出力をそれぞれ入力して同期検波し、検波出力の電
圧を制御電圧として電圧制御形ループフィルタ2に加え
る。
相して出力する。コサイン検波器5は、掛算器あるいは
ミキサ等からなり、入力FM波ならびに90″移相器か
らの出力をそれぞれ入力して同期検波し、検波出力の電
圧を制御電圧として電圧制御形ループフィルタ2に加え
る。
位相比較器lは、ふたつの入力の位相差が90’のとき
に同期状態となるから、電圧制御発振器3の出力を、9
0°移相器4により90°移相して入力OFM波と同相
にし、こののちコサイン検波器5に加える。したがって
、コサイン検波器5の出力電圧は、入力FM波の電力に
比例したものになる。
に同期状態となるから、電圧制御発振器3の出力を、9
0°移相器4により90°移相して入力OFM波と同相
にし、こののちコサイン検波器5に加える。したがって
、コサイン検波器5の出力電圧は、入力FM波の電力に
比例したものになる。
上述のようになる第1図の実施例は、コサイン検波器5
からの制御電圧によって、入力FM波の電力が低い場合
は、ループフィルタ2の利得を下げると共に通過帯域を
狭(し、逆に入力FM波の電力が高い場合には、ループ
フィルタ2の利得を上げると共に通過帯域を広くするよ
うに1この制御電圧を加えることができるため、入力F
M波の電力の変化に応じて、位相同期ループのループ利
得ならびにループ帯域幅を、最適化することができる。
からの制御電圧によって、入力FM波の電力が低い場合
は、ループフィルタ2の利得を下げると共に通過帯域を
狭(し、逆に入力FM波の電力が高い場合には、ループ
フィルタ2の利得を上げると共に通過帯域を広くするよ
うに1この制御電圧を加えることができるため、入力F
M波の電力の変化に応じて、位相同期ループのループ利
得ならびにループ帯域幅を、最適化することができる。
加えて、コサイン検波器5の出力によってループフィル
タ2をオープン制御するため、位相同期ループのフィー
ドバック系に与える影響が少なく安定する利点がある。
タ2をオープン制御するため、位相同期ループのフィー
ドバック系に与える影響が少なく安定する利点がある。
なお、90°移相器4ならびにコサイン検波器5は、同
期検波器6を構成しており、この同期検波器6は、雑音
を含んだ受信入力波から入力FM波のみを検知すること
になつて、PLL形FM復調回路のスレショールド以下
の低受信入力時でも検知可能である。
期検波器6を構成しており、この同期検波器6は、雑音
を含んだ受信入力波から入力FM波のみを検知すること
になつて、PLL形FM復調回路のスレショールド以下
の低受信入力時でも検知可能である。
以上説明したように本発明は、通常のPLL形FM復調
回路のループフィルタを電圧制御形ループフィルタに置
換え、90°移相器およびコサイン検波器を加えること
によって、入力FM波の電力に応じてループ利得ならび
にループ帯域幅を変化させることができるため、位相同
期ループの雑音による同期はずれを減少させる効果があ
る。
回路のループフィルタを電圧制御形ループフィルタに置
換え、90°移相器およびコサイン検波器を加えること
によって、入力FM波の電力に応じてループ利得ならび
にループ帯域幅を変化させることができるため、位相同
期ループの雑音による同期はずれを減少させる効果があ
る。
第1図は本発明による一実施例を示すブロック図、第2
図は従来例を示すブロック図である。 1・・・・・・・・・位相比較器 2・・・・・・・・・(電圧制御形)ループフィルタ3
・・・・・・・・・電圧制御発振器 4・・・・・・・・・90“移相 器 5・・・・・・・・・コサイン検波器 6・・・・・・・・・同 期 検 波 器。
図は従来例を示すブロック図である。 1・・・・・・・・・位相比較器 2・・・・・・・・・(電圧制御形)ループフィルタ3
・・・・・・・・・電圧制御発振器 4・・・・・・・・・90“移相 器 5・・・・・・・・・コサイン検波器 6・・・・・・・・・同 期 検 波 器。
Claims (1)
- 【特許請求の範囲】 入力するFM波と電圧制御発振器の出力との位相差を検
出して出力する位相比較器と、 該位相比較器の出力から雑音を除去して、前記電圧制御
発振器へ出力する電圧制御形ループフィルタと、 前記電圧制御発振器の出力と前記入力するFM波とを同
期検波し、この検波出力を前記電圧制御形ループフィル
タに送出する同期検波器と、からなるFM復調回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP163486A JPS62159505A (ja) | 1986-01-07 | 1986-01-07 | Fm復調回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP163486A JPS62159505A (ja) | 1986-01-07 | 1986-01-07 | Fm復調回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62159505A true JPS62159505A (ja) | 1987-07-15 |
Family
ID=11506958
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP163486A Pending JPS62159505A (ja) | 1986-01-07 | 1986-01-07 | Fm復調回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62159505A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4400819A1 (de) * | 1993-01-13 | 1994-07-14 | Nec Corp | Demodulatorschaltung und Demodulationsverfahren |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5193103A (en) * | 1975-02-13 | 1976-08-16 | Fueizu rotsukudo ruupukairo | |
JPS52142412A (en) * | 1976-05-21 | 1977-11-28 | Victor Co Of Japan Ltd | Noise reducing method of demodulated signal from demodulator of angular modulation wave signal |
-
1986
- 1986-01-07 JP JP163486A patent/JPS62159505A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5193103A (en) * | 1975-02-13 | 1976-08-16 | Fueizu rotsukudo ruupukairo | |
JPS52142412A (en) * | 1976-05-21 | 1977-11-28 | Victor Co Of Japan Ltd | Noise reducing method of demodulated signal from demodulator of angular modulation wave signal |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4400819A1 (de) * | 1993-01-13 | 1994-07-14 | Nec Corp | Demodulatorschaltung und Demodulationsverfahren |
US5455536A (en) * | 1993-01-13 | 1995-10-03 | Nec Corporation | Demodulator circuit and demodulating method employing bit error rate monitor |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4091410A (en) | Frequency and phase lock loop synchronous detecting system having a pair of phase lock conditions | |
JP4329975B2 (ja) | 復調器回路 | |
JPS623621B2 (ja) | ||
US4628270A (en) | Frequency-agile synchronous demodulator | |
GB1335333A (en) | Receiver for suppressed carrier modulated signals | |
JPS5919652B2 (ja) | コヒ−レント周波数ダイバ−シチ受信方式 | |
JPS62159505A (ja) | Fm復調回路 | |
CN101106556A (zh) | 调频译码芯片、立体声译码系统与方法 | |
EP0497801B1 (en) | A phase locked loop for producing a reference carrier for a coherent detector | |
FI74177C (fi) | Pilottondemodulator foer stereotelevisionsmottagning. | |
JPS6225543A (ja) | 局部発振器の周波数安定化方式 | |
JP3074293B2 (ja) | 受信機 | |
JPH0379888B2 (ja) | ||
JPS6089155A (ja) | 位相同期方式 | |
JP2002508612A (ja) | 復調器回路 | |
JPH06291645A (ja) | 周波数シンセサイザ | |
JPH1098378A (ja) | Pll回路 | |
SU1381729A1 (ru) | Демодул тор фазотелеграфных сигналов | |
JPS61131681A (ja) | 搬送波再生回路 | |
JPS6351406B2 (ja) | ||
JPH01177720A (ja) | 受信機 | |
JPS609204A (ja) | テレビジヨン信号の検波回路 | |
JPS63299505A (ja) | 受信装置 | |
JPS6190520A (ja) | 周波数同期回路 | |
JPS5937715A (ja) | 位相同期復調回路 |