JPS621369A - フアクシミリ装置のシエ−デイング補正回路 - Google Patents
フアクシミリ装置のシエ−デイング補正回路Info
- Publication number
- JPS621369A JPS621369A JP60140741A JP14074185A JPS621369A JP S621369 A JPS621369 A JP S621369A JP 60140741 A JP60140741 A JP 60140741A JP 14074185 A JP14074185 A JP 14074185A JP S621369 A JPS621369 A JP S621369A
- Authority
- JP
- Japan
- Prior art keywords
- output
- amplifier
- converter
- line memory
- original
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Facsimile Image Signal Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明はファクシミリ装置のシェーディング補正回路に
関し、特に電気的にシェーディング補正を行うシェーデ
ィング補正回路に関するものである。
関し、特に電気的にシェーディング補正を行うシェーデ
ィング補正回路に関するものである。
従来の技術
従来、この種のファクシミリ装置Oシェーディング補正
は、標準となる一様な面で反射し、光電変換素子に入射
する光量が一様になるよりに、光路系K1枚の板おるい
は複数の板を並べる構造が採られ、前者の場合には板に
カーブを持皮せ、後者の場合には複数の板を光路へ出し
入れすることによって調整していた。
は、標準となる一様な面で反射し、光電変換素子に入射
する光量が一様になるよりに、光路系K1枚の板おるい
は複数の板を並べる構造が採られ、前者の場合には板に
カーブを持皮せ、後者の場合には複数の板を光路へ出し
入れすることによって調整していた。
すなわち、第2図はこの従来の一例を機能的に示してお
り、螢光灯光源19と標準走査面1との間の光路21に
金属板からなるシェーディング板20を出し入れして、
走査面lの走査ライン22上の反射光の光量が一様にな
るようKv4整してい九〇 したがって、このような従来の機械的なシェルディング
補正方式では、完全なり4整が困難である場合が多く、
そのため1:4!Iに多くの時間を要してい友。ま九シ
ェーディング板金取9つける機構も必要でめった。さら
に、この方式は基本的に光路を遮って光量を一様にする
ものでおるから、光源の光量に対して充電変換部に達す
る光量の割合がるという欠点がめった。
り、螢光灯光源19と標準走査面1との間の光路21に
金属板からなるシェーディング板20を出し入れして、
走査面lの走査ライン22上の反射光の光量が一様にな
るようKv4整してい九〇 したがって、このような従来の機械的なシェルディング
補正方式では、完全なり4整が困難である場合が多く、
そのため1:4!Iに多くの時間を要してい友。ま九シ
ェーディング板金取9つける機構も必要でめった。さら
に、この方式は基本的に光路を遮って光量を一様にする
ものでおるから、光源の光量に対して充電変換部に達す
る光量の割合がるという欠点がめった。
発明が解決しようとする問題点
本発明の目的は、上記の欠点、すなわちシェーディング
板を光路系に入れる補正方法でF′i′n1度の高いシ
ェーディング補正が得に〈<、また光量分布の経時変化
の影響を受けるという問題点を解決した電気的なファク
シミリ装置のシェーディング補正回路を提供することに
bる〇 問題点を解決するための手段 本発明は上述の問題点を解決するtめに、送信原稿を読
み取り画信号を順次出力する光電変換部と、この光電変
換部の出力信号の振@を対応する対数電圧に変換する対
数を増@器と、この対数増幅器の出力電圧とシェーディ
ング補正用基準電圧か補正量電圧かを選択する第1の選
択回路によって選択された電圧との差を償算する差動増
@器と、この差動増幅器の出力を対応する逆対数に変換
する逆対数増幅器と、この逆対数増幅器の出力か差動増
幅器の出力かのいずれか一方を選択する第2の選択回路
と、この第2の選択回路によって選択され比信号を所定
のダイナミックレンジでディジタル信号に変換するA/
Dコンバータと、このんつコンバータの出力先を選択す
るセレクタと、このセレクタの出力データ全出力され九
項番に対応する番地に蓄積し出力するラインメモリと、
番地を発生させるアドレスカクンタと、ラインメモリの
出力を所定のダイナミックレンジで、アナログ信号に変
換するD/Aコンバータと、このD/Aコンバータの出
力電圧か基準電圧かのいすnか1つを選択して先の差動
増幅器に入力する第1の選択回路と、基準電圧を出力す
る電源と、上記各回路の制御機能をもつコントローラと
からなる構成を採用するものでろる。
板を光路系に入れる補正方法でF′i′n1度の高いシ
ェーディング補正が得に〈<、また光量分布の経時変化
の影響を受けるという問題点を解決した電気的なファク
シミリ装置のシェーディング補正回路を提供することに
bる〇 問題点を解決するための手段 本発明は上述の問題点を解決するtめに、送信原稿を読
み取り画信号を順次出力する光電変換部と、この光電変
換部の出力信号の振@を対応する対数電圧に変換する対
数を増@器と、この対数増幅器の出力電圧とシェーディ
ング補正用基準電圧か補正量電圧かを選択する第1の選
択回路によって選択された電圧との差を償算する差動増
@器と、この差動増幅器の出力を対応する逆対数に変換
する逆対数増幅器と、この逆対数増幅器の出力か差動増
幅器の出力かのいずれか一方を選択する第2の選択回路
と、この第2の選択回路によって選択され比信号を所定
のダイナミックレンジでディジタル信号に変換するA/
Dコンバータと、このんつコンバータの出力先を選択す
るセレクタと、このセレクタの出力データ全出力され九
項番に対応する番地に蓄積し出力するラインメモリと、
番地を発生させるアドレスカクンタと、ラインメモリの
出力を所定のダイナミックレンジで、アナログ信号に変
換するD/Aコンバータと、このD/Aコンバータの出
力電圧か基準電圧かのいすnか1つを選択して先の差動
増幅器に入力する第1の選択回路と、基準電圧を出力す
る電源と、上記各回路の制御機能をもつコントローラと
からなる構成を採用するものでろる。
作用
本発明は上述のように構成したので、まずi稿を走査す
る前に、コントローラが第1の選択回路を基準電源側に
、第2の選択回路を差動増幅器側に切り替え、セレクタ
の出力をライ/メモリ側に切り替えて、標準となる一様
な明るさをもつ標準走査面によって反射し次光を光電変
換部が読み取り、対数増幅器を経て基準電源の対数電圧
値との差を差動増幅器で演算した後圧、λ/Dコンバー
タにおいてディジタル信号に変換して、セレクタを通し
てラインメモリに順次1ラインにわたって蓄積する。
る前に、コントローラが第1の選択回路を基準電源側に
、第2の選択回路を差動増幅器側に切り替え、セレクタ
の出力をライ/メモリ側に切り替えて、標準となる一様
な明るさをもつ標準走査面によって反射し次光を光電変
換部が読み取り、対数増幅器を経て基準電源の対数電圧
値との差を差動増幅器で演算した後圧、λ/Dコンバー
タにおいてディジタル信号に変換して、セレクタを通し
てラインメモリに順次1ラインにわたって蓄積する。
次に、実原稿を走査する時には、コントローラが81の
選択回路をD/Aコンバータ、すなわちラインメモリ側
に、また第2の選択回路を逆対数増幅器側に、さらにセ
レクタの出力を出力端子側に切シ替える。原稿の走査を
開始すると同時に光電変換部の出力と同期するように、
アドレスカウンタ全起動し%lライン毎にラインメモリ
のデータが繰り返して出力され、D/A−ンバータを経
て差動増1i器に入力する。したがって対数増幅器から
の原稿情報との差が演算され、さらに逆対数イ 増幅器によって、シェーへング補正された信号とナリ、
λ/Dコノバータおよびセレクタを経て出力端子から出
力される。
選択回路をD/Aコンバータ、すなわちラインメモリ側
に、また第2の選択回路を逆対数増幅器側に、さらにセ
レクタの出力を出力端子側に切シ替える。原稿の走査を
開始すると同時に光電変換部の出力と同期するように、
アドレスカウンタ全起動し%lライン毎にラインメモリ
のデータが繰り返して出力され、D/A−ンバータを経
て差動増1i器に入力する。したがって対数増幅器から
の原稿情報との差が演算され、さらに逆対数イ 増幅器によって、シェーへング補正された信号とナリ、
λ/Dコノバータおよびセレクタを経て出力端子から出
力される。
実施例
次に本発明の実施例について図面を参照して説明する。
本発明の一実施例をブロック回路図で示す第1図を参照
すると、本発明のファクシミリ装置のシェーディング補
正回路は、シェーディングの補正を行う之めの所定の一
様な濃度を有する標準走査面1と、この走差面1からの
反射光を集光するレンズ2と、レンズ2で集光された光
の量に応じ比電圧を発生する光電変換部3と、入力信号
の振幅に対応する対数値の電圧を発生する対数増巾器4
と、2つO入力電圧の差に比例し几出力を出す差動増幅
器5と、入力電圧の逆対数値の電圧を出力する逆対数増
幅器6と、入力されたアナログ信号を所定のダイナミッ
クレンジのディジタルデータニ変換するA/Dコンバー
タ7と、λ/Dコンバータ7の出力先を切り替えるセレ
クタ8と、んΦコンバータフでディジタル化さn7’?
−1ライン分の画データを蓄積するツインメモリ9と、
2イ/メモリ9のアドレスを発生するアドレスカウンタ
10と、ラインメモリ9に蓄積されたディジタルデータ
を所定のダイナミックレ/ジOアナログ信号に変換する
D/λコンバータ11と、シェーディング補正のための
基準電圧を発生する基準電源13と、本回路の動作を制
御するコントローラ12と、コントローtXZの制御信
号によって導通するアナログスイッチ14.15および
16.17からなる第1の選択回路および第2の選択回
路とからなっている。
すると、本発明のファクシミリ装置のシェーディング補
正回路は、シェーディングの補正を行う之めの所定の一
様な濃度を有する標準走査面1と、この走差面1からの
反射光を集光するレンズ2と、レンズ2で集光された光
の量に応じ比電圧を発生する光電変換部3と、入力信号
の振幅に対応する対数値の電圧を発生する対数増巾器4
と、2つO入力電圧の差に比例し几出力を出す差動増幅
器5と、入力電圧の逆対数値の電圧を出力する逆対数増
幅器6と、入力されたアナログ信号を所定のダイナミッ
クレンジのディジタルデータニ変換するA/Dコンバー
タ7と、λ/Dコンバータ7の出力先を切り替えるセレ
クタ8と、んΦコンバータフでディジタル化さn7’?
−1ライン分の画データを蓄積するツインメモリ9と、
2イ/メモリ9のアドレスを発生するアドレスカウンタ
10と、ラインメモリ9に蓄積されたディジタルデータ
を所定のダイナミックレ/ジOアナログ信号に変換する
D/λコンバータ11と、シェーディング補正のための
基準電圧を発生する基準電源13と、本回路の動作を制
御するコントローラ12と、コントローtXZの制御信
号によって導通するアナログスイッチ14.15および
16.17からなる第1の選択回路および第2の選択回
路とからなっている。
原稿の走査t−開始する直前にコントローラ12は、ア
ナログスイッチ14.16を導通させ、アナログスイッ
チl 5 、17i非導通とし、セレクタ8の出力先を
ラインメモリ9に切り変える。標準走査面1によって反
射し次光は、レンズ2で光電変換部3へ集光され、同光
電変換部3からは光源のシェーディングに応じたシェー
ディング波形が出力さnる。この出力電圧入は、対数増
幅器4によって対応する対数電圧7ogA に変換さ
n。
ナログスイッチ14.16を導通させ、アナログスイッ
チl 5 、17i非導通とし、セレクタ8の出力先を
ラインメモリ9に切り変える。標準走査面1によって反
射し次光は、レンズ2で光電変換部3へ集光され、同光
電変換部3からは光源のシェーディングに応じたシェー
ディング波形が出力さnる。この出力電圧入は、対数増
幅器4によって対応する対数電圧7ogA に変換さ
n。
シェーディングの基準電源13の電圧1ogB と共
に差動増幅器5に入力され、この差動増幅器5Q出力側
から logA −1ozB (1)なる出力
が得られる。この出力i!A/Dコンバータ7によって
所定のダイナミックレンジで所定のビット数のディジタ
ルデータに変換され、アドレスカウンタl0ICよって
1足され定ラインメモリ9のアドレスに置火蓄積さnる
。以上のようにして、1ラインにわたって式(1)で与
えられる値のディジタルデータをラインメモリ9に蓄積
する。
に差動増幅器5に入力され、この差動増幅器5Q出力側
から logA −1ozB (1)なる出力
が得られる。この出力i!A/Dコンバータ7によって
所定のダイナミックレンジで所定のビット数のディジタ
ルデータに変換され、アドレスカウンタl0ICよって
1足され定ラインメモリ9のアドレスに置火蓄積さnる
。以上のようにして、1ラインにわたって式(1)で与
えられる値のディジタルデータをラインメモリ9に蓄積
する。
原稿の走査が開始さnるに当って、コントローラ12は
、アナログスイッチ14.16を非導通とし、アナログ
スイッチ15.17e導通させ、セレクタ8の出力先を
出力端子18に切り替える。
、アナログスイッチ14.16を非導通とし、アナログ
スイッチ15.17e導通させ、セレクタ8の出力先を
出力端子18に切り替える。
次に原稿の走査が開始されると、コントローラ12F′
iアドレスカウンタ10i起動し、式(1]で与えらn
る1ラインにわ九るデータを光電変換部3の出力と同期
するようにラインメモリ9より各2イ/毎に繰り返し出
力する。ラインメモリ9の出力はD/Aコンバータ11
で所定のダイナミックレンジでアナログ信号に変換され
、対数増幅器4から出力される原稿情報1ozk’ と
同期して、差動増幅器5に入力さn%同同幅幅器5出力
には、久式で与えらnる信号が出力される。
iアドレスカウンタ10i起動し、式(1]で与えらn
る1ラインにわ九るデータを光電変換部3の出力と同期
するようにラインメモリ9より各2イ/毎に繰り返し出
力する。ラインメモリ9の出力はD/Aコンバータ11
で所定のダイナミックレンジでアナログ信号に変換され
、対数増幅器4から出力される原稿情報1ozk’ と
同期して、差動増幅器5に入力さn%同同幅幅器5出力
には、久式で与えらnる信号が出力される。
上記式(2)で与えられる信号を逆対数増幅器6に入力
すると、その出力に下式で与えられる信号が出力される
。
すると、その出力に下式で与えられる信号が出力される
。
これは所定のシェーディング電圧Bに対して補正された
値となる。
値となる。
以上のようにして、ライン毎にシェーディング幅
補正され良信号が逆対数¥6より出力され、アナログス
ィッチ17全通してA/Dコンバータ7に入力され、こ
の出力はセレクタ8によって選択さn比出力端子18に
順次出力される。
ィッチ17全通してA/Dコンバータ7に入力され、こ
の出力はセレクタ8によって選択さn比出力端子18に
順次出力される。
発明の効果
以上に説明し之よ5に、本発明にょnば、電気的補正回
路を使用することにより、光路系に一切の補正構造物を
含まず、螢光灯などの光源の光量の経時変化Vcまっ几
く影響さnず、′n度の高いシェーディング補正を実現
できるという効果がるる。
路を使用することにより、光路系に一切の補正構造物を
含まず、螢光灯などの光源の光量の経時変化Vcまっ几
く影響さnず、′n度の高いシェーディング補正を実現
できるという効果がるる。
第1図は本発明の一冥施例を示すブロック図、第2図は
従来の機絨的シェーディング方法の一例の機能図でろる
。 1・・・・・・標準走査面ま几は原稿、2・・・・・・
レンズ、3・・・・・・光電変換部、4・・・・・・対
数増幅器、5・・・・・・差動4幅器、6・・・・・・
逆対数増幅器、7・・・・・・A/Dコンバーメ、8・
・・・・・セレクタ、9−・・・・・ラインメモリ、1
0・・・・・・アトレスカクンタ、11・・・・・・D
/Aコンバータ、12・−・・・・コントローラ、13
・山・・MSシェーディング電圧、14.15・山・・
アナログスイッチ〔第1の選択回路)、16.17・山
−アナログスイッチ(第2の選択回路〕、18・山・・
出力端子、19・・・・・・光源、20・・・・・・シ
ェーディング板、21・・・・・・光路、22・山・・
走査ライン。
従来の機絨的シェーディング方法の一例の機能図でろる
。 1・・・・・・標準走査面ま几は原稿、2・・・・・・
レンズ、3・・・・・・光電変換部、4・・・・・・対
数増幅器、5・・・・・・差動4幅器、6・・・・・・
逆対数増幅器、7・・・・・・A/Dコンバーメ、8・
・・・・・セレクタ、9−・・・・・ラインメモリ、1
0・・・・・・アトレスカクンタ、11・・・・・・D
/Aコンバータ、12・−・・・・コントローラ、13
・山・・MSシェーディング電圧、14.15・山・・
アナログスイッチ〔第1の選択回路)、16.17・山
−アナログスイッチ(第2の選択回路〕、18・山・・
出力端子、19・・・・・・光源、20・・・・・・シ
ェーディング板、21・・・・・・光路、22・山・・
走査ライン。
Claims (1)
- 少なくとも送信原稿を照射する光源と、前記送信原稿か
らの反射光を集光するレンズと、このレンズにより集光
された光量に応じた電圧を発生する光電変換部と、この
光電変換部を制御するコントローラとを有するファクシ
ミリ装置において、前記光電変換部の出力振幅を対数値
に変換する対数増幅器と、この対数増幅器の出力と後述
する第1の選択回路からの所定の基準電圧と比較して引
き算を行う差動増幅器と、この差動増幅器の出力を逆対
数に変換する逆対数増幅器と、この逆対数増幅器の出力
と前記差動増幅器の出力とのいずれか一方を選択する第
2の選択回路と、この第2の選択回路の出力信号を所定
のダイナミックレンジでディジタル信号に変換するA/
Dコンバータと、このA/Dコンバータの出力先を選択
するセレクタと、このセレクタの出力データを順次対応
するアドレスに蓄積するラインメモリと、前記アドレス
を発生させるアドレスカウンタと、前記ラインメモリの
出力を所定のダイナミックレンジでアナログ信号に変換
するD/Aコンバータと前記D/Aコンバータの出力と
基準電圧とを切替えて差動増幅器の所定の入力電圧とす
る第1の選択回路と、前記基準電圧を出力する電源とを
備え、前記コントローラに本回路の制御機能を追加して
備えてなり、まず原稿走査前にシェーディング補正の標
準となる一様な明度をもつ走査面を読み取った時の前記
光電変換部の出力から1ラインにわたっての画素単位ご
とにシェーディング補正量を演算して前記ラインメモリ
に蓄積し、次いで実原稿走査時に各ラインごとに前記ラ
インメモリの補正量を取り出して、原稿読取出力に対し
シェーディング補正を行うことを特徴とするファクシミ
リ装置のシェーディング補正回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60140741A JPS621369A (ja) | 1985-06-27 | 1985-06-27 | フアクシミリ装置のシエ−デイング補正回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60140741A JPS621369A (ja) | 1985-06-27 | 1985-06-27 | フアクシミリ装置のシエ−デイング補正回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS621369A true JPS621369A (ja) | 1987-01-07 |
Family
ID=15275634
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60140741A Pending JPS621369A (ja) | 1985-06-27 | 1985-06-27 | フアクシミリ装置のシエ−デイング補正回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS621369A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02189073A (ja) * | 1989-01-17 | 1990-07-25 | Fuji Xerox Co Ltd | 画像読取装置の画像データ調整方式 |
US5280368A (en) * | 1992-11-02 | 1994-01-18 | Xerox Corporation | Fixed full width array scan head calibration apparatus |
-
1985
- 1985-06-27 JP JP60140741A patent/JPS621369A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02189073A (ja) * | 1989-01-17 | 1990-07-25 | Fuji Xerox Co Ltd | 画像読取装置の画像データ調整方式 |
US5280368A (en) * | 1992-11-02 | 1994-01-18 | Xerox Corporation | Fixed full width array scan head calibration apparatus |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0150329B1 (en) | Video data signal digitization and correction system | |
US4745488A (en) | Image reader | |
US4814877A (en) | Image reading apparatus provided with correction for shadings in image data | |
JP2817932B2 (ja) | 画像読取装置 | |
JPS621369A (ja) | フアクシミリ装置のシエ−デイング補正回路 | |
EP0459484B1 (en) | Automatic focusing system with phase difference detecting unit employing correlation operating circuit | |
EP0506031A1 (en) | Illumination flicker correction for video cameras | |
JPS6096955A (ja) | シエ−デイング補正装置 | |
JPH02254867A (ja) | 画像読取装置 | |
JPH06164912A (ja) | 画像読取装置 | |
JPS6243265A (ja) | シエ−デイング補正回路 | |
JPH0439828B2 (ja) | ||
JP2760427B2 (ja) | カラー画像読取装置 | |
JPH01117571A (ja) | 光学走査装置 | |
JPH0671309B2 (ja) | イメージセンサの出力補正方法 | |
JPH04371073A (ja) | 画像読取装置 | |
JPS5894273A (ja) | コントラスト補正回路 | |
JPS63301673A (ja) | 画像読取信号の補正装置 | |
JP2644734B2 (ja) | 画像読み取り装置 | |
JPH03171966A (ja) | 画像読取装置 | |
JPH0399581A (ja) | 原稿読取装置 | |
JPH01183955A (ja) | 読み取り装置 | |
JPH03155278A (ja) | 画像読取装置 | |
JPH02254863A (ja) | 画像読み取り装置 | |
JPH01147963A (ja) | 画像読取り装置 |