JPS62129649U - - Google Patents

Info

Publication number
JPS62129649U
JPS62129649U JP1502086U JP1502086U JPS62129649U JP S62129649 U JPS62129649 U JP S62129649U JP 1502086 U JP1502086 U JP 1502086U JP 1502086 U JP1502086 U JP 1502086U JP S62129649 U JPS62129649 U JP S62129649U
Authority
JP
Japan
Prior art keywords
processing device
processing
disk
command
control device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1502086U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1502086U priority Critical patent/JPS62129649U/ja
Publication of JPS62129649U publication Critical patent/JPS62129649U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)
  • Multi Processors (AREA)

Description

【図面の簡単な説明】
第1図は本考案を実施した二重化処理装置の構
成ブロツク図、第2図a,bは本考案の二重化処
理装置の動作を表わすフローチヤートである。 1a,1b……処理装置、2……デイスク制御
装置、21a,21b……インターフエイス回路
、22a,22b……バス制御回路、23……処
理回路、23……第1のコマンド処理部、23
b……第2のコマンド処理部、3……デイスク装
置、SB……システム・バス、DB……データ転
送バス、Ba,Bb……バス。

Claims (1)

  1. 【実用新案登録請求の範囲】 少なくとも2台の処理装置と、これら2台の処
    理装置からクロスコールされるクロスコール制御
    機能を有したデイスク制御装置と、このデイスク
    制御装置によつて制御されるデイスク装置とを備
    える二重化処理装置において、 前記デイスク制御装置に通信コマンドを設定し
    、前記デイスク制御装置に、一方の処理装置から
    発信されるデイスク・アクセス禁止コマンドを受
    信してアクセス動作禁止信号を他方の処理装置へ
    発信する第1のコマンド処理部と、前記一方の処
    理装置から発信されるデイスク・アクセス禁止解
    除コマンドを受信してアクセス動作禁止解除信号
    を前記他方の処理装置へ発信する第2のコマンド
    処理部とを設けたことを特徴とする二重化処理装
    置。
JP1502086U 1986-02-04 1986-02-04 Pending JPS62129649U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1502086U JPS62129649U (ja) 1986-02-04 1986-02-04

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1502086U JPS62129649U (ja) 1986-02-04 1986-02-04

Publications (1)

Publication Number Publication Date
JPS62129649U true JPS62129649U (ja) 1987-08-17

Family

ID=30805559

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1502086U Pending JPS62129649U (ja) 1986-02-04 1986-02-04

Country Status (1)

Country Link
JP (1) JPS62129649U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59136828A (ja) * 1983-01-26 1984-08-06 Hitachi Ltd 多重アクセス制御方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59136828A (ja) * 1983-01-26 1984-08-06 Hitachi Ltd 多重アクセス制御方法

Similar Documents

Publication Publication Date Title
JPS62129649U (ja)
CA2003571A1 (en) Communication command control system between cpus
JPS62169851U (ja)
JPH0334148U (ja)
JPS5949240U (ja) 多重化制御システム
JPS5811383U (ja) 伝送装置
JPS60172996U (ja) リモ−トコントロ−ル式のブラインド装置
JPS58177053A (ja) デ−タ通信システム
JPH0359756U (ja)
JPH0754504B2 (ja) 双方向バスのデ−タ転送制御方法
JPS62192448U (ja)
JPH01139646U (ja)
CA2036066A1 (en) Bus control system
JPS57111725A (en) Data transmission control system
JPS63178939U (ja)
JPH0176643U (ja)
JPS6142152U (ja) 遠隔集中制御システム
JPS6055463A (ja) マルチプロセツサシステム
JPS635501U (ja)
JPS60174381U (ja) ワイヤレスリモ−トコントロ−ル装置
JPS6451334U (ja)
JPH0191955U (ja)
JPS60116758U (ja) デ−タ転送制御装置
JPS61171339U (ja)
JPS6392956U (ja)