JPS6212224A - タイミング抽出回路 - Google Patents
タイミング抽出回路Info
- Publication number
- JPS6212224A JPS6212224A JP60152024A JP15202485A JPS6212224A JP S6212224 A JPS6212224 A JP S6212224A JP 60152024 A JP60152024 A JP 60152024A JP 15202485 A JP15202485 A JP 15202485A JP S6212224 A JPS6212224 A JP S6212224A
- Authority
- JP
- Japan
- Prior art keywords
- output
- circuit
- controlled oscillator
- cmi
- timing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はタイミング抽出回路に関し、特にCMI符号化
された入力信号からタイミング情報(クロック信号)を
抽出するタイミング抽出回路に関する。
された入力信号からタイミング情報(クロック信号)を
抽出するタイミング抽出回路に関する。
CMI (Coded Mark Inversio
n)符号は、連続した“0″及び“1“の発生を防止す
るように構成され九直流平衡が良くタイミング情報の消
失しない2値NRZ (non−return to
zero )伝送符号であり、原情報信号の所要帯域幅
の2倍の伝送帯域幅が必要となるにもかかわらず、タイ
ミング情報が常時伝送され受信側で容易にクロック信号
を再生できる利点があることから、伝送帯域に余裕のあ
る光伝送路や中小容量のディジタル伝送方式で近年広く
使用されるようになっている。
n)符号は、連続した“0″及び“1“の発生を防止す
るように構成され九直流平衡が良くタイミング情報の消
失しない2値NRZ (non−return to
zero )伝送符号であり、原情報信号の所要帯域幅
の2倍の伝送帯域幅が必要となるにもかかわらず、タイ
ミング情報が常時伝送され受信側で容易にクロック信号
を再生できる利点があることから、伝送帯域に余裕のあ
る光伝送路や中小容量のディジタル伝送方式で近年広く
使用されるようになっている。
受信側でこのCMI符号からクロック信号を再生するた
めには、従来、入力信号を同調回路を通すことによって
伝送されてきたクロック信号の周波数スペクトル成分を
抽出する方法が一般に用いられている。
めには、従来、入力信号を同調回路を通すことによって
伝送されてきたクロック信号の周波数スペクトル成分を
抽出する方法が一般に用いられている。
この方法は簡単ではあるが同調回路としてLC回路を含
むため、クロック周波数が変わると部品の変更または回
路の調整が必要であり、IC化にも適さないという欠点
がある。又、原情報信号のビットレートが高くなると同
調回路のQが高くとれないため、クロック信号周波数成
分のみの分離が完全でなく位相ジッタが多くなる欠点が
ある。
むため、クロック周波数が変わると部品の変更または回
路の調整が必要であり、IC化にも適さないという欠点
がある。又、原情報信号のビットレートが高くなると同
調回路のQが高くとれないため、クロック信号周波数成
分のみの分離が完全でなく位相ジッタが多くなる欠点が
ある。
本発明の目的は、上述の欠点を除去し、LC同調回路を
使用せずIC化が容易で、且つ位相ジッタの少ない安定
なりロック信号を抽出できるタイミング抽出回路を提供
することである。
使用せずIC化が容易で、且つ位相ジッタの少ない安定
なりロック信号を抽出できるタイミング抽出回路を提供
することである。
本発明のタイミング抽出回路は、CMI符号のクロック
周波数を発振できる電圧制御発振器と、この電圧制御発
振器の出力でCMI符号化された入力信号をサンプリン
グするフリップフロップ回路と、このフリップフロップ
回路の出力に接続された低域フィルタとを備え、この低
域フィルタの出力で前記電圧制御発振器を制御するよう
に構成されている。
周波数を発振できる電圧制御発振器と、この電圧制御発
振器の出力でCMI符号化された入力信号をサンプリン
グするフリップフロップ回路と、このフリップフロップ
回路の出力に接続された低域フィルタとを備え、この低
域フィルタの出力で前記電圧制御発振器を制御するよう
に構成されている。
次に図面を参照して本発明の詳細な説明する。
第1図は本発明の詳細な説明するための基本構成のブロ
ック図で、CMI符号のクロック周波数f0を発振でき
る電圧制御発振器(VCO)1と、入力端子りに加えら
れるCMI符号化された入力信号をタイミング端子Cに
加えられるVCOIの出力でサンプリングするフリップ
フロップ回路(FF)2と、このFF2の出力端子Qに
接続された低域フィルタ(LPP>3とを備え、このL
PP3の出力でVCOlを制御するように構成されてい
る。
ック図で、CMI符号のクロック周波数f0を発振でき
る電圧制御発振器(VCO)1と、入力端子りに加えら
れるCMI符号化された入力信号をタイミング端子Cに
加えられるVCOIの出力でサンプリングするフリップ
フロップ回路(FF)2と、このFF2の出力端子Qに
接続された低域フィルタ(LPP>3とを備え、このL
PP3の出力でVCOlを制御するように構成されてい
る。
第2図はCMI符号の一構成例を示す波形図であり、情
報ビット(原情報信号)の“0“を2倍のビットレート
の二つの符号“0,1”に対応させ、情報ビット#1”
を“1.1”又は°o、o’のいずれかに対応させて交
互に送出するように構成された2値NRZ符号である。
報ビット(原情報信号)の“0“を2倍のビットレート
の二つの符号“0,1”に対応させ、情報ビット#1”
を“1.1”又は°o、o’のいずれかに対応させて交
互に送出するように構成された2値NRZ符号である。
。この符号では入力のない(情報ビットが“O″の連続
)ときにも情報ビットレートのクロック周波数情報が伝
送されるので、受信側で常にクロック信号を再生できタ
イミング情報が失われることがない。
)ときにも情報ビットレートのクロック周波数情報が伝
送されるので、受信側で常にクロック信号を再生できタ
イミング情報が失われることがない。
第2図に示すように、CMI符号化された信号では情報
ビットのタイムスロットTの中間点t6における符号の
変化は必ず立上1O−1)であって立下り(1−0)は
発生しない、従って、第1図に示すようにFF2のタイ
ミング端子CにVCOlの出力を供給したとき、VCO
Iの、出力の位相(出力が負から正となる時間)がタイ
ムスロッ)Tの中間点1cよシも進んでいてサンプリン
グの時点が第2図のtlとなると、情報ビットの“O″
に対するFF2の出力は”1″となシ、逆に% ta
よシも遅れていてサンプリングの時点がt2となるとF
F2の出力は“0”となる。従って、FF:1l)Q出
力をLPP3を介してVcOlに加え、FF2のQ出力
が11”のとき(LPP3の出力が大となったとき)は
VCOIの周波数を低くする(位相を遅らせる)ように
、 “0″のとき(LPP3の出力が小さくなったとき
)はVCOIの周波数を高くする(位相を進める)よう
に制御すれば、FF2のQ出力の“1”と“0“との割
合が同じとなるように、すなわちサンプリング時点が1
eとなるようにVCOIの出力の位相が制御される。な
お、情報ビットが“1”の場合は16点には立上りも立
下りも現れないため制御情報には影響がない。各タイム
スロットの境界点tbでは符号の変化は立上シと立下シ
の双方が発生するが、規則性がないためVCOIの出力
位相がtbにロックされることはない。この方法におい
ては、VCOIの位相ジッタはLPP3の特性により決
定されるので、クロック周波数が高くなっても位相ジッ
タが劣化することはない。
ビットのタイムスロットTの中間点t6における符号の
変化は必ず立上1O−1)であって立下り(1−0)は
発生しない、従って、第1図に示すようにFF2のタイ
ミング端子CにVCOlの出力を供給したとき、VCO
Iの、出力の位相(出力が負から正となる時間)がタイ
ムスロッ)Tの中間点1cよシも進んでいてサンプリン
グの時点が第2図のtlとなると、情報ビットの“O″
に対するFF2の出力は”1″となシ、逆に% ta
よシも遅れていてサンプリングの時点がt2となるとF
F2の出力は“0”となる。従って、FF:1l)Q出
力をLPP3を介してVcOlに加え、FF2のQ出力
が11”のとき(LPP3の出力が大となったとき)は
VCOIの周波数を低くする(位相を遅らせる)ように
、 “0″のとき(LPP3の出力が小さくなったとき
)はVCOIの周波数を高くする(位相を進める)よう
に制御すれば、FF2のQ出力の“1”と“0“との割
合が同じとなるように、すなわちサンプリング時点が1
eとなるようにVCOIの出力の位相が制御される。な
お、情報ビットが“1”の場合は16点には立上りも立
下りも現れないため制御情報には影響がない。各タイム
スロットの境界点tbでは符号の変化は立上シと立下シ
の双方が発生するが、規則性がないためVCOIの出力
位相がtbにロックされることはない。この方法におい
ては、VCOIの位相ジッタはLPP3の特性により決
定されるので、クロック周波数が高くなっても位相ジッ
タが劣化することはない。
上述の説明はCMI符号の波形が完全でVCOlの出力
正弦波の振幅が十分大きいものとして行ったが、波形が
完全でなくてもほぼ同様の動作を行うことは容易に理解
することができる。
正弦波の振幅が十分大きいものとして行ったが、波形が
完全でなくてもほぼ同様の動作を行うことは容易に理解
することができる。
〔実施例〕
第3図は本発明の一実施例のブロック図であり、本発明
のタイミング抽出回路を用いたCMI符号の復号器の一
部を示している。第3図において、VCOI、FF2.
LPP3と遅延M路(DL)4が第1図と同様なタイミ
ング抽出回路を構成し、DL4の出力101の位相が入
力信号100のりイムスロットTの中間点1eとなるよ
うにVCO1が制御される。FF5及びFF6は入力信
号100の分岐信号を、FF2のタイミング信号101
よりもT / 4だけ位相の遅れたタイミング信号(D
L7の出力)102及びT/4だけ位相の進んだタイミ
ング信号(DL8の出力)103でそれぞれサンプリン
グする復号回路である。この回路によれば、DL7.D
L8の遅延時間をDL4の遅延時間に対して正しく選定
しておけば、自動的に最適のサンプリング時間に調整さ
れる。
のタイミング抽出回路を用いたCMI符号の復号器の一
部を示している。第3図において、VCOI、FF2.
LPP3と遅延M路(DL)4が第1図と同様なタイミ
ング抽出回路を構成し、DL4の出力101の位相が入
力信号100のりイムスロットTの中間点1eとなるよ
うにVCO1が制御される。FF5及びFF6は入力信
号100の分岐信号を、FF2のタイミング信号101
よりもT / 4だけ位相の遅れたタイミング信号(D
L7の出力)102及びT/4だけ位相の進んだタイミ
ング信号(DL8の出力)103でそれぞれサンプリン
グする復号回路である。この回路によれば、DL7.D
L8の遅延時間をDL4の遅延時間に対して正しく選定
しておけば、自動的に最適のサンプリング時間に調整さ
れる。
以上詳細に説明したように、本発明のタイミング抽出回
路によれば、LC回路を使用せずクロック信号を安定に
抽出することができ、クロック周波数の変更に対しても
容易に対応でき、IC化も容易となる効果がある。
路によれば、LC回路を使用せずクロック信号を安定に
抽出することができ、クロック周波数の変更に対しても
容易に対応でき、IC化も容易となる効果がある。
□
第1図は本発明の基本構成のブロック図、第2図はCM
I符号の一構成例を示す波形図、第3図は本発明の一実
施例のブロック図である。 1・・・・・・電圧制御発振器(VCO)、2,5.6
・・・・・・7リツプフロツプ回路(FF)、3・・・
・・・低域フィルタ(LPF)、4,7.8・・・・・
・遅延線路(DL)。
I符号の一構成例を示す波形図、第3図は本発明の一実
施例のブロック図である。 1・・・・・・電圧制御発振器(VCO)、2,5.6
・・・・・・7リツプフロツプ回路(FF)、3・・・
・・・低域フィルタ(LPF)、4,7.8・・・・・
・遅延線路(DL)。
Claims (1)
- CMI符号のクロック周波数を発振できる電圧制御発振
器と、この電圧制御発振器の出力でCMI符号化された
入力信号をサンプリングするフリップフロップ回路と、
このフリップフロップ回路の出力に接続された低域フィ
ルタとを備え、この低域フィルタの出力で前記電圧制御
発振器を制御するように構成されたことを特徴とするタ
イミング抽出回路。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60152024A JPS6212224A (ja) | 1985-07-09 | 1985-07-09 | タイミング抽出回路 |
DE8686305243T DE3685616T2 (de) | 1985-07-09 | 1986-07-07 | Phasenverriegelte taktregenerierschaltung fuer digitale uebertragungssysteme. |
US06/882,163 US4823363A (en) | 1985-07-09 | 1986-07-07 | Phase-locked clock regeneration circuit for digital transmission systems |
EP86305243A EP0209306B1 (en) | 1985-07-09 | 1986-07-07 | Phase-locked clock regeneration circuit for digital transmission systems |
AU59845/86A AU596803B2 (en) | 1985-07-09 | 1986-07-08 | Phase-locked clock regeneration circuit for digital transmission systems |
CA000513280A CA1296398C (en) | 1985-07-09 | 1986-07-08 | Phase-locked clock regeneration circuit for digital transmission systems |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60152024A JPS6212224A (ja) | 1985-07-09 | 1985-07-09 | タイミング抽出回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6212224A true JPS6212224A (ja) | 1987-01-21 |
JPH0535937B2 JPH0535937B2 (ja) | 1993-05-27 |
Family
ID=15531391
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60152024A Granted JPS6212224A (ja) | 1985-07-09 | 1985-07-09 | タイミング抽出回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6212224A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010010148A (ja) * | 2009-10-13 | 2010-01-14 | Panasonic Corp | スイッチ入力装置 |
-
1985
- 1985-07-09 JP JP60152024A patent/JPS6212224A/ja active Granted
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010010148A (ja) * | 2009-10-13 | 2010-01-14 | Panasonic Corp | スイッチ入力装置 |
Also Published As
Publication number | Publication date |
---|---|
JPH0535937B2 (ja) | 1993-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5905759A (en) | Data decoding circuit, voltage-controlled oscillation circuit, data decoding system and electronic equipment | |
JPH04505239A (ja) | デジタル通信システムにおけるクロック回復方法及び装置 | |
US4823363A (en) | Phase-locked clock regeneration circuit for digital transmission systems | |
JPS6227470B2 (ja) | ||
JPS61208318A (ja) | マンチエスタ符号化データのためのデコーダ | |
JPS60182833A (ja) | リング形式データ通信回路網におけるクロツク回復装置 | |
US4752942A (en) | Method and circuitry for extracting clock signal from received biphase modulated signal | |
JP3351407B2 (ja) | 光受信器用cdr回路 | |
JPH036698B2 (ja) | ||
US4837782A (en) | CMI decoder | |
US4153814A (en) | Transition coding method for synchronous binary information and encoder and decoder employing the method | |
AU647240B2 (en) | Clock regeneration circuit | |
US4847874A (en) | Clock recovery system for digital data | |
JPS6212224A (ja) | タイミング抽出回路 | |
JPS637050A (ja) | 高速タイミング抽出回路 | |
JPS6212241A (ja) | デイジタル伝送方式 | |
AU2001225168B2 (en) | Method and system for data and timing recovery in a bi-phase coded data signal | |
JP3008659B2 (ja) | Cmi符号信号のクロック抽出回路 | |
WO2000022499A2 (en) | Method for transferring information | |
JP3088433B2 (ja) | Msk復調装置 | |
JPS63104525A (ja) | デイジタル変復調回路 | |
JPS62230242A (ja) | ノンリタ−ンゼロデ−タ受信回路 | |
JPH08335932A (ja) | 局間クロック同期回路 | |
JPS6117382B2 (ja) | ||
JP3440666B2 (ja) | クロック抽出回路及び復号化回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |