JPS62114459U - - Google Patents
Info
- Publication number
- JPS62114459U JPS62114459U JP101186U JP101186U JPS62114459U JP S62114459 U JPS62114459 U JP S62114459U JP 101186 U JP101186 U JP 101186U JP 101186 U JP101186 U JP 101186U JP S62114459 U JPS62114459 U JP S62114459U
- Authority
- JP
- Japan
- Prior art keywords
- substrate
- mos
- conductivity type
- diffused resistors
- type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims description 8
- 238000009792 diffusion process Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Description
第1図は本考案にかかるスイツチ回路の一実施
例の構成断面図、第2図は第1図の等価回路図、
第3図はスイツチ回路の従来例の構成断面図、第
4図は第3図の等価回路図である。 1……基板、Q1,Q2……MOS FET、
19,20……拡散抵抗、21……p型領域。
例の構成断面図、第2図は第1図の等価回路図、
第3図はスイツチ回路の従来例の構成断面図、第
4図は第3図の等価回路図である。 1……基板、Q1,Q2……MOS FET、
19,20……拡散抵抗、21……p型領域。
Claims (1)
- 【実用新案登録請求の範囲】 p型またはn型の基板と、 該基板上に形成されていて、基板の導電型と異
なる導電型チヤネルの2個の高耐圧MOS FE
Tと、 前記基板の導電型と同一の導電型の拡散領域で
構成されていて、前記MOS FETのソースと
ソースの間に直列接続されるように基板上に形成
された2個の拡散抵抗と、 これら2個の拡散抵抗を基板上で囲むように形
成された基板の導電型と同一の導電型の領域、 を具備し前記2個のMOS FETの一方のドレ
インに入力を与え、他方のドレインから出力を取
出すとともに、2個のMOS FETのゲートの
共通接続点と前記2個の拡散抵抗の中間接続点の
間にオン・オフ制御のための制御電圧を与えるこ
とを特徴とするスイツチ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP101186U JPH0319231Y2 (ja) | 1986-01-08 | 1986-01-08 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP101186U JPH0319231Y2 (ja) | 1986-01-08 | 1986-01-08 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS62114459U true JPS62114459U (ja) | 1987-07-21 |
JPH0319231Y2 JPH0319231Y2 (ja) | 1991-04-23 |
Family
ID=30778517
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP101186U Expired JPH0319231Y2 (ja) | 1986-01-08 | 1986-01-08 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0319231Y2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010278436A (ja) * | 2009-05-29 | 2010-12-09 | Power Integrations Inc | パワー集積回路デバイス |
-
1986
- 1986-01-08 JP JP101186U patent/JPH0319231Y2/ja not_active Expired
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010278436A (ja) * | 2009-05-29 | 2010-12-09 | Power Integrations Inc | パワー集積回路デバイス |
Also Published As
Publication number | Publication date |
---|---|
JPH0319231Y2 (ja) | 1991-04-23 |