JPH0316358U - - Google Patents
Info
- Publication number
- JPH0316358U JPH0316358U JP7655389U JP7655389U JPH0316358U JP H0316358 U JPH0316358 U JP H0316358U JP 7655389 U JP7655389 U JP 7655389U JP 7655389 U JP7655389 U JP 7655389U JP H0316358 U JPH0316358 U JP H0316358U
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- field effect
- mos field
- darlington
- utility
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 claims description 3
- 230000005669 field effect Effects 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Bipolar Transistors (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Bipolar Integrated Circuits (AREA)
Description
第1図は本考案の一実施例に係る半導体素子の
断面図、第2図は同実施例の等価回路図、第3図
及び第4図は何れも他の実施例に係る等価回路図
である。第5図は従来の半導体素子の断面図、第
6図はその等価回路図である。 1……MOS電界効果トランジスタ、2……バ
イボーラトランジスタ。
断面図、第2図は同実施例の等価回路図、第3図
及び第4図は何れも他の実施例に係る等価回路図
である。第5図は従来の半導体素子の断面図、第
6図はその等価回路図である。 1……MOS電界効果トランジスタ、2……バ
イボーラトランジスタ。
Claims (1)
- 【実用新案登録請求の範囲】 ダーリントン接続された半導体素子であつて、 ドライバ段をMOS電界効果トランジスタとし
、出力段をバイポーラトランジスタとして一体に
構成してなることを特徴とする半導体素子。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7655389U JPH0316358U (ja) | 1989-06-29 | 1989-06-29 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7655389U JPH0316358U (ja) | 1989-06-29 | 1989-06-29 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0316358U true JPH0316358U (ja) | 1991-02-19 |
Family
ID=31618128
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7655389U Pending JPH0316358U (ja) | 1989-06-29 | 1989-06-29 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0316358U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017092472A (ja) * | 2015-11-10 | 2017-05-25 | アナログ デバイシス グローバル | Fet−バイポーラトランジスタの組み合わせ、およびこのようなfet−バイポーラトランジスタの組み合わせを備えたスイッチ |
-
1989
- 1989-06-29 JP JP7655389U patent/JPH0316358U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017092472A (ja) * | 2015-11-10 | 2017-05-25 | アナログ デバイシス グローバル | Fet−バイポーラトランジスタの組み合わせ、およびこのようなfet−バイポーラトランジスタの組み合わせを備えたスイッチ |