JPS6160519U - - Google Patents

Info

Publication number
JPS6160519U
JPS6160519U JP14408084U JP14408084U JPS6160519U JP S6160519 U JPS6160519 U JP S6160519U JP 14408084 U JP14408084 U JP 14408084U JP 14408084 U JP14408084 U JP 14408084U JP S6160519 U JPS6160519 U JP S6160519U
Authority
JP
Japan
Prior art keywords
circuit
bias
amplification stage
power
power amplification
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14408084U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP14408084U priority Critical patent/JPS6160519U/ja
Publication of JPS6160519U publication Critical patent/JPS6160519U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Description

【図面の簡単な説明】
第1図は本考案の一実施例を示す一部省略回路
図であり、第2図は検出回路1とその入力波形F
(A),F(B)およびその出力波形M(A,B
′)の対応例を示す説明であり、第3図は検出回
路1の出力波形M(A,A′,B,B′…)とそ
の基準電位V1とクランプ回路2の出力波形Nの
クランプ歪位V2との間の基準電位変更を示す波
形説明図である。 Q1:電圧増幅段、Q2:バイアス設定段ない
し電力増幅段、Q3,Q4:電力増幅段、1:検
出回路、2:クランプ回路、3:制御回路、R1
,R2,R3,R4,R5:抵抗、Q5:例示の
演算増幅器、Q8:例示の能動半導体、L1,L
2:出力線ないしバイアス出力線、V1:検出回
路基準電位、V2:クランプ回路クランプ電位、
F(A),F(B):検出回路入力波形例、M(
A,A′,B,B′…):検出回路出力波形例、
N:クランプ回路出力波形例。

Claims (1)

    【実用新案登録請求の範囲】
  1. バイアス設定段および電力増幅段を有する電力
    増幅回路において、電力増幅段の入力信号を回路
    の電源とし、電力増幅段のエミツタ抵抗損失分を
    検出する差動増幅回路に更にクランプ回路を接続
    するとともに該クランプ回路の出力信号によりバ
    イアスを出力電流に応じて変化させるバイアス制
    御回路を接続して構成したバイアス調整回路を持
    つことを特徴とする電力増幅器。
JP14408084U 1984-09-22 1984-09-22 Pending JPS6160519U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14408084U JPS6160519U (ja) 1984-09-22 1984-09-22

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14408084U JPS6160519U (ja) 1984-09-22 1984-09-22

Publications (1)

Publication Number Publication Date
JPS6160519U true JPS6160519U (ja) 1986-04-23

Family

ID=30702368

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14408084U Pending JPS6160519U (ja) 1984-09-22 1984-09-22

Country Status (1)

Country Link
JP (1) JPS6160519U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56160112A (en) * 1980-04-30 1981-12-09 Sony Corp Biasing circuit of electric power amplifier

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56160112A (en) * 1980-04-30 1981-12-09 Sony Corp Biasing circuit of electric power amplifier

Similar Documents

Publication Publication Date Title
JPS6214815U (ja)
JPS6160519U (ja)
JPS6259926B2 (ja)
JPS6190307U (ja)
JPS6355617U (ja)
JPS6387912U (ja)
JPH03115415U (ja)
JPS6438815U (ja)
JPS6425220U (ja)
JPS62169521U (ja)
JPS62171214U (ja)
JPS643210U (ja)
JPH0386616U (ja)
JPS6429915U (ja)
JPS62158977U (ja)
JPS586417U (ja) 可変利得増幅器
JPH0457912U (ja)
JPS61146017U (ja)
JPS6442612U (ja)
JPS5969525U (ja) 利得制御回路
JPS61206313U (ja)
JPS61184317U (ja)
JPS61148909A (ja) 増幅回路
JPS60158315U (ja) 低電圧用増幅回路
JPS63131409U (ja)