JPS6152509B2 - - Google Patents

Info

Publication number
JPS6152509B2
JPS6152509B2 JP19592681A JP19592681A JPS6152509B2 JP S6152509 B2 JPS6152509 B2 JP S6152509B2 JP 19592681 A JP19592681 A JP 19592681A JP 19592681 A JP19592681 A JP 19592681A JP S6152509 B2 JPS6152509 B2 JP S6152509B2
Authority
JP
Japan
Prior art keywords
processor
transaction
common bus
buffer
transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP19592681A
Other languages
English (en)
Other versions
JPS5897761A (ja
Inventor
Atsushi Sugano
Kenichi Ueda
Kunio Pponda
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP19592681A priority Critical patent/JPS5897761A/ja
Publication of JPS5897761A publication Critical patent/JPS5897761A/ja
Publication of JPS6152509B2 publication Critical patent/JPS6152509B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)

Description

【発明の詳細な説明】 本発明は複数のプロセツサが1本の共通バスに
接続されるマルチプロセツサシステムにおいて、
存在しないプロセツサに対してアクセスされた時
に、その機能を代行する仮想プロセツサ方式に関
するものである。
従来この種の方式として、ソフトウエアによる
シミユレーシヨン方式がとられていたが、シミユ
レーシヨン時間が厖大なものとなり、実時間での
処理方式からは程遠いものであつた。
本発明はこれらの欠点を除去し、マルチプロセ
ツサシステムにおける診断、プログラム開発にお
けるデバツクを実時間で効率的に行える方式を提
供しようとするものである。以下図面を用いて詳
細に説明する。
第1図は本発明が適用されるマルチプロセツサ
システム構成を示すものであり、共通バス1に複
数のプロセツサ群21,22,……,2n及び本
発明による仮想プロセツサ装置3が接続されてお
り、共通バス1を介して各プロセツサ21,2
2,……2n間および仮想プロセツサ装置3はメ
ツセージを送受信することができる。
第2図は第1図の仮想プロセツサ装置3の詳細
な構成を示すものである。1は共通バス、5は共
通バス1におけるトランザクシヨンの受信バツフ
アであり、すべての共通バス1上のトランザクシ
ヨンはこの受信バツフア5に取り込まれる。共通
バス1に接続されているプロセツサの番号は、プ
ロセツサ実存テーブル7に予め登録されており、
実存しないプロセツサの送信トランザクシヨンは
送信トランザクシヨン保持バツフア10に、プロ
セツサ毎に格納されている。受信トランザクシヨ
ンはその一部に送受信プロセツサ番号を持つてお
り、この内容と、プロセツサ実存テーブル7の内
容とで比較回路8により実存するプロセツサとの
送受信トランザクシヨンかどうかが判断され、も
しそれが非実存プロセツサとの送受信トランザク
シヨンであると判断された場合は、バツフア切換
回路9により示された保持バツフア10の内容が
読み出され送信バツフア6を経由して共通バス1
へ出力される。
バツフア切換回路9内にはプロセツサ毎の保持
バツフアのアドレスを持つており、非実存プロセ
ツサがアクセスされる毎に該当する送信トランザ
クシヨン保持バツフア10の内容が読み出され、
共通バス1へ出力される。したがつて実時間で機
能確認できる。
マイクロプロセツサを主体としたマルチプロセ
ツサシステムは、今後多方面に応用されていくと
思われるが、この時個々のプロセツサの機能と、
システム全体の機能の確認が重要となる。このよ
うなマルチプロセツサシステムでの機能の確認に
おいて、すべてのプロセツサが用意されていない
開発過程での個々の機能を調べる事が必要とな
り、この時に、本発明の仮想プロセツサ方式を用
いる事により実時間での機能確認が可能となり、
その工業的価値は大である。
【図面の簡単な説明】
第1図は本発明の仮想プロセツサ方式の適応さ
れるマルチプロセツサシステムのシステム構成を
示すブロツク図、第2図は本発明による仮想プロ
セツサ方式の一実施例を示すブロツク図である。 1……共通バス、2……プロセツサ群、3……
仮想プロセツサ装置、5……受信バツフア、6…
…送信バツフア、7……プロセツサ実存テーブ
ル、8……比較回路、9……バツフア切換回路、
10……送信トランザクシヨン保持バツフア。

Claims (1)

    【特許請求の範囲】
  1. 1 共通バスを有するマルチプロセツサシステム
    における実存しないプロセツサのトランザクシヨ
    ンを予め保持した記憶装置を有し、共通バスより
    受信したトランザクシヨンが実存プロセツサとの
    送受信トランザクシヨンか否かを判断し、非実存
    プロセツサとの送受信トランザクシヨンであると
    きに前記記憶装置に保持されたトランザクシヨン
    を順次送信することを特徴とする仮想プロセツサ
    方式。
JP19592681A 1981-12-04 1981-12-04 仮想プロセツサ方式 Granted JPS5897761A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19592681A JPS5897761A (ja) 1981-12-04 1981-12-04 仮想プロセツサ方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19592681A JPS5897761A (ja) 1981-12-04 1981-12-04 仮想プロセツサ方式

Publications (2)

Publication Number Publication Date
JPS5897761A JPS5897761A (ja) 1983-06-10
JPS6152509B2 true JPS6152509B2 (ja) 1986-11-13

Family

ID=16349272

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19592681A Granted JPS5897761A (ja) 1981-12-04 1981-12-04 仮想プロセツサ方式

Country Status (1)

Country Link
JP (1) JPS5897761A (ja)

Also Published As

Publication number Publication date
JPS5897761A (ja) 1983-06-10

Similar Documents

Publication Publication Date Title
US3763474A (en) Program activated computer diagnostic system
US4965718A (en) Data processing system incorporating a memory resident directive for synchronizing multiple tasks among plurality of processing elements by monitoring alternation of semaphore data
US4684885A (en) Arrangement for on-line diagnostic testing of an off-line standby processor in a duplicated processor configuration
JPS55134459A (en) Data processing system
Bertsch et al. The second level trigger of the L3 experiment Part 1. The implementation
US5524211A (en) System for employing select, pause, and identification registers to control communication among plural processors
JPS6152509B2 (ja)
CA2002966A1 (en) Method of checking test program in duplex processing apparatus
US5463734A (en) Multiprocessing system for exchanging running-state information by encoding the information into an address for transmission between processors
JPH0315778B2 (ja)
EP0577431A2 (en) Method of resetting coupled modules and a system using the method
JPS62135038A (ja) スレ−ブプロセツサのデ−タ通信方式
KR930007018B1 (ko) 다중처리기시스템의 시스템 초기화방식
JPS6131493B2 (ja)
JPS6022264A (ja) デ−タ処理装置
JPS55146556A (en) Data collating system
Scarabottolo et al. Implementation guidelines of a modular general-purpose multi-microcomputer
KR940007826B1 (ko) 실시간 운영체계에서의 운영체계와 다른 커널과의 정합방법
JP2961542B2 (ja) データ処理システム
JPS55153022A (en) Transmission system for input-output signal
JPH03218553A (ja) Dma伝送データ受信装置
JPH0572619B2 (ja)
JPS60239840A (ja) 擬似障害発生装置
JPH02113648A (ja) エラー情報格納装置
JPH03168860A (ja) 並列プロセッサのバッファ記憶制御装置