JPS6139720A - トリガ制御回路 - Google Patents

トリガ制御回路

Info

Publication number
JPS6139720A
JPS6139720A JP16048384A JP16048384A JPS6139720A JP S6139720 A JPS6139720 A JP S6139720A JP 16048384 A JP16048384 A JP 16048384A JP 16048384 A JP16048384 A JP 16048384A JP S6139720 A JPS6139720 A JP S6139720A
Authority
JP
Japan
Prior art keywords
output terminal
value
time data
trigger
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16048384A
Other languages
English (en)
Inventor
Hiroyuki Kojima
小嶌 宏之
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP16048384A priority Critical patent/JPS6139720A/ja
Publication of JPS6139720A publication Critical patent/JPS6139720A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)
  • Pulse Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (技術分野) 本発明はトリガ制御回路に関する。
(従来技術) 従来、入力信号の状態をトリガ信号が発生したことを契
機にして、クロ、クパルスでサンプリングし、順次メモ
リに記憶するロジックステートアナライザにおいて、時
間を関数としたトリガ方式としては、入力信号の状態が
変化した後あらかじめ規定された時間を超えて同一状態
が継続したとき、トリガ信号を発生させている。
従来方式を第1図を参照して説明する。第1図は入力信
号がOFF状態からON状態になった後4を時間ON状
態が継続したときにトリガ信号が発生するようにトリガ
条件を設定した場合の入力信号とトリガ発生状況との関
係を示す図である。
第1図(a)は入力信号がOFF状態からON状態にな
った後3を時間ON状態が継続して再びOFF状態にな
る場合を示している。この入力信号をON時間が3tの
入力信号と呼ぶことにする。以下同様にこの表現を使う
ことにする。この場合トリガ条件である4を時間ON状
態の継続を満たしていないのでトリガ信号は発生しない
第1図(b)はON時間が5tの入力信号の場合を示し
ている。この場合トリガ条件4を時間を満しているので
トリガ信号が発生する。
第1図(C)はON時間が7tの入力信号の場合を示し
ている。この場合も第1図(b)の人力信号の場合と同
様にトリガ条件4を時間を満しているのでトリガ信号が
発生する。
したがって、従来のトリガ方式であると、第1図(b)
で示す人力信号のみを検出してトリガをかけることがで
きず多様なトリガ方法が提供できないという欠点がある
(発明の目的) 本発明の目的は、入力信号の状態が変化する時間があら
かじめ規定された範囲内であったときトリガ信号を発生
させることにより上記欠点を解決し時□間を関数とする
多様なトリガ方法を与えることができるトリガ制御回路
を提供することにある。
(発明の構成) 本発明の回路は、第1の値と第2の値との2つの値を有
する2値信号の第1の値を有する継続時間を計数する計
数手段と、前記2値信号の第1の値から第2の値への変
化に応答してパルスを発生する信号変化検出手段と、予
め定めた第1の時間データを保持する第1の時間データ
保持手段と、前記第1の時間データより大きい予め定め
た第2の時間データを保持する第2の時間データ保持手
段と、前記第1の時間データと前記第2の時間データと
前記計数手段からの計数時間データとの供給をうけて比
較し前記計数時間データが前記第1の時間データ以上で
かつ前記第2の時間データ以下であるときには前記信号
変化検出手段から供給されるパルスをトリガ信号として
出力する比較手段とを含んで構成される。
(実施例) 次に、本発明の実施例について図面を参照して説明する
第2図は本発明の一実施例を示すブロック図である。第
2図のトリガ制御回路はカウンタ1と、立下シ検出回路
2と、レジスタ3および4と、コンパレータ5と、アン
ドゲート6とから構成される0 カウンタ1は入力端子Aに入力される人力信号のON状
態時間を計数し、その計数値を出力端子Cに出力する。
立下シ検出回路2は入力端子りに与えられる人力信号の
立下シを検出し、出力端子Eに入力信号の立下シ時に同
期して微分パルスを出力するよう動作する。
レジスタ3およびレジスタ4はトリガ範囲の条件を記憶
するレジスタであシ、レジスタ3にはトリガ設定最小時
間値NHを、またレジスタ4にはトリガ設定最大時間値
NJを保持している。
コンパレータ5は入力端子Kに接続されている= 5− カウンタ1の出力端子Cの値と入力端子Hに接続されて
いるレジスタ3の出力端子の値N、と入力端子Jに接続
されているレジスタ4の出力端子の値N、との関係が下
記の(1)式を満足するときコンパレータ5の出力端子
りがON状態となるように動作する。
NHくNK<、Nx       ・・・ (1)アン
ドゲート6の2つの入力端子はそれぞれコンパレータ5
の出力端子りと立下シ検出回路2の出力端子Eとに接続
されてお9、アンド条件が成立したとき、立下シ検出回
路2の出力端子Eから出力される微分パルスをト、リガ
停号としてアンドゲート6の出力端子に出力する。すな
わち、入力信号がON−状態になってからNU時間経過
後でN。
時間経過するまでアンドゲート6は開かれておシ、その
間に入力信号がOFF’状態になればその立下シを立下
シ検出回路2で検出して開かれているアン下ゲート6を
介して微分パルスを送出する。
このように構成された回路において今仮にレジスタ3に
トリガ設定最小時間NHとして4tを、またレジスタ4
にトリガ設定最大時間N、として6tを設定しておき第
1図の(a)〜(C)で示した入力信号を第2図の回路
に与えてみる。
先づ第1図(a)の入力信号の場合、入力信号がON状
態からOFF状態になったことを立下り検出回路2が検
出し立下シ検出回路2の出力端子Eに微分パルスを出力
したときカウンタ1の出力端子Cの値NKは3tであシ
、前記(1)式を満足しないためコンパレータ5の出力
端子りはオフ状態とな9アンドゲート6は閉じたままで
ある。よって、微分パルスはアンドゲート6を通過でき
ずトリガ信号が発生しない。
次に第1図(b)の人力信号の場合入力信号がON状態
からOFF状態になったことを立下シ検出回路2が検出
し、立下シ検出回路2の出力端子Eに微分パルスを出力
したときカウンタ1の出力端子Oの値NKは4tとなり
(1)式を満足し、コンパレータ5の出力端子りはオン
状態となる。よって微分パルスがアンドゲート6を通過
しトリガ信号が発生する。
同様に第1図(C)の入力信号の場合、立下勺検出回路
2の出力端子Eに微分パルスを出力したとき、カウンタ
1の出力端子Cの値NKは7tとなシ(1)式を満足し
ないためコンパレータ5の出力端子りはオフ状態となる
。よって微分パルスはアンドゲート6を通過できずトリ
ガ信号が発生しない。
したがって本実施例によれば第1図(b)で示す入力信
号のみを検出してトリガをかけることができるO (発明の効果) 本発明には入力信号の状態が変化する時間があらかじめ
規定された範囲内であったときのみトリガ信号を発生さ
せることにより多様なトリガ方法を与えることができる
という効果がある。
【図面の簡単な説明】
第1図は従来回路に与えた入力信号とトリガ発生状況と
の関係を示すタイムチャート、第2図は本発明の一実施
例を示すプロ、り図である。 1・・・・・・カウンタ、2・・・・・・立下夛検出回
路、3゜4・・・・・・レジスタ、5・・・・・・コイ
パレータ、6・・・・・・アンドゲート。 手 l 闇

Claims (1)

  1. 【特許請求の範囲】 第1の値と第2の値との2つの値を有する2値信号の第
    1の値を有する継続時間を計数する計数手段と、 前記2値信号の第1の値から第2の値への変化に応答し
    てパルスを発生する信号変化検出手段と、予め定めた第
    1の時間データを保持する第1の時間データ保持手段と
    、 前記第1の時間データより大きい予め定めた第2の時間
    データを保持する第2の時間データ保持手段と、 前記第1の時間データと前記第2の時間データと前記計
    数手段からの計数時間データとの供給をうけて比較し前
    記計数時間データが前記第1の時間データ以上でかつ前
    記第2の時間データ以下であるときには前記信号変化検
    出手段から供給されるパルスをトリガ信号として出力す
    る比較手段とを含むことを特徴とするトリガ制御回路。
JP16048384A 1984-07-31 1984-07-31 トリガ制御回路 Pending JPS6139720A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16048384A JPS6139720A (ja) 1984-07-31 1984-07-31 トリガ制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16048384A JPS6139720A (ja) 1984-07-31 1984-07-31 トリガ制御回路

Publications (1)

Publication Number Publication Date
JPS6139720A true JPS6139720A (ja) 1986-02-25

Family

ID=15715920

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16048384A Pending JPS6139720A (ja) 1984-07-31 1984-07-31 トリガ制御回路

Country Status (1)

Country Link
JP (1) JPS6139720A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08304465A (ja) * 1995-04-28 1996-11-22 Nec Corp 時間軸トリガ付きオシロスコープ
JP2010185873A (ja) * 2009-02-11 2010-08-26 Tektronix Inc 測定機器及びデータ取り込み方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08304465A (ja) * 1995-04-28 1996-11-22 Nec Corp 時間軸トリガ付きオシロスコープ
JP2010185873A (ja) * 2009-02-11 2010-08-26 Tektronix Inc 測定機器及びデータ取り込み方法

Similar Documents

Publication Publication Date Title
US5436853A (en) Remote control signal processing circuit for a microcomputer
EP0592165A2 (en) Pulse generation/sensing arrangement for use in a microprocessor system
US5059834A (en) Circuit device for eliminating noise from an input signal independent of time of arrival of noise or noise width
JPS6139720A (ja) トリガ制御回路
JPS6037961U (ja) デイジタル2値グル−プ呼出回路装置
JP2707778B2 (ja) ノイズ除去回路
JP4381029B2 (ja) 記憶装置及び記憶制御システム
SU1441402A1 (ru) Устройство дл мажоритарного выбора сигналов
KR100207481B1 (ko) 데이터 검출을 위한 검출 시간 조정 장치
SU1580542A1 (ru) Формирователь импульсов
SU1377784A1 (ru) Устройство функционального контрол логических блоков
JPH076152A (ja) 外部制御信号入力回路
JP3052579B2 (ja) Icテスタのストローブマスク回路
US4041248A (en) Tone detection synchronizer
SU1645954A1 (ru) Генератор случайного процесса
JPH0553703A (ja) チヤタリング除去回路
JPH01126572A (ja) Lsiのテスト信号発生回路
JPH03212744A (ja) 情報処理機器動作測定装置
JP2522243B2 (ja) カウンタ回路
US20020067792A1 (en) Configuration and method for determining whether the counter reading of a counter has reached a predetermined value or not
JP2846383B2 (ja) 集積回路試験装置
JP2606458Y2 (ja) 信号レベル監視回路
SU1636801A1 (ru) Устройство дл измерени длительности импульсов
SU1583887A1 (ru) Устройство дл функционального контрол больших интегральных микросхем
JPH05343530A (ja) 半導体集積回路