JPS6137824B2 - - Google Patents
Info
- Publication number
- JPS6137824B2 JPS6137824B2 JP4600881A JP4600881A JPS6137824B2 JP S6137824 B2 JPS6137824 B2 JP S6137824B2 JP 4600881 A JP4600881 A JP 4600881A JP 4600881 A JP4600881 A JP 4600881A JP S6137824 B2 JPS6137824 B2 JP S6137824B2
- Authority
- JP
- Japan
- Prior art keywords
- vertical
- pulse
- circuit
- frequency
- syoc
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000010355 oscillation Effects 0.000 claims description 7
- 238000001514 detection method Methods 0.000 claims 2
- 230000001360 synchronised effect Effects 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 7
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/08—Separation of synchronising signals from picture signals
- H04N5/10—Separation of line synchronising signal from frame synchronising signal or vice versa
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
Description
【発明の詳細な説明】
本発明は、水平同期パルスと垂直同期パルスを
受信し、垂直出力回路を制御するパルスを得るた
めに水平周波数(これをHとする)およびその
整数倍の周波数(これをnHとする、ただしn
は2以上の整数)の信号を発生する回路と、n
H信号を分周しその分周パルスと受信した垂直同
期信号とを位相比較して垂直同期パルスと位相同
期した分周パルスを出力する分周回路とを備え、
その信号を垂直偏向回路に加えてブラウン管の垂
直偏向を行うシステムで、放送規格に合つた垂直
同期パルス(Vsyoc=H/262.5)を受信した時
は上記分周出力を垂直偏向回路に加え(自動同期
という)、放送規格に合つていない垂直同期パル
ス(Vsyoc〓H/262.5)を受信した時は別途垂
直発振回路を垂直同期パルスでトリガした信号を
垂直偏向回路に加える(直接同期という)ように
した垂直同期装置に関するものである。
受信し、垂直出力回路を制御するパルスを得るた
めに水平周波数(これをHとする)およびその
整数倍の周波数(これをnHとする、ただしn
は2以上の整数)の信号を発生する回路と、n
H信号を分周しその分周パルスと受信した垂直同
期信号とを位相比較して垂直同期パルスと位相同
期した分周パルスを出力する分周回路とを備え、
その信号を垂直偏向回路に加えてブラウン管の垂
直偏向を行うシステムで、放送規格に合つた垂直
同期パルス(Vsyoc=H/262.5)を受信した時
は上記分周出力を垂直偏向回路に加え(自動同期
という)、放送規格に合つていない垂直同期パル
ス(Vsyoc〓H/262.5)を受信した時は別途垂
直発振回路を垂直同期パルスでトリガした信号を
垂直偏向回路に加える(直接同期という)ように
した垂直同期装置に関するものである。
第1図はこのシステムのブロツク図で、1は垂
直同期パルス周波数判別回路、2は自動同期・直
接同期切換回路、3は分周回路、4は垂直発振回
路、5は垂直出力回路である。いま、この図では
nHを2H≒31.5KHzとしている。
直同期パルス周波数判別回路、2は自動同期・直
接同期切換回路、3は分周回路、4は垂直発振回
路、5は垂直出力回路である。いま、この図では
nHを2H≒31.5KHzとしている。
次にその動作を説明する。まず、垂直同期パル
スが垂直同期パルス周波数判別回路1に入力され
て、ここでその垂直同期パルスと2Hとの関係
を調べる。この垂直同期パルス周波数判別回路1
の実際の具体回路図を第2図に示している。
スが垂直同期パルス周波数判別回路1に入力され
て、ここでその垂直同期パルスと2Hとの関係
を調べる。この垂直同期パルス周波数判別回路1
の実際の具体回路図を第2図に示している。
第2図においてF1〜F18はフリツプフロツプ
で、特にフリツプフロツプF1〜F12はカウンタを
構成している。また、N1,N2はおのおのNAND
ゲート、RS1,RS2はR−Sフリツプフロツプ、
A1はANDゲートである。ここで、垂直同期パル
ス(Vsyoc)はフリツプフロツプF13〜F16に加え
られる1/6分周された信号Fになる。この動作タ
イミングを第4図に示す。そして、この信号Fを
フリツプフロツプF1〜F12で構成するカウンタの
リセツト端子Rに加えている。このフリツプフロ
ツプF1〜F12はリセツト端子Rが“0”でカウン
ト動作するようになつている。また、フリツプフ
ロツプF1の入力に2Hを加えている。そして、
上記カウンタがカウント動作を初めて2624個目
と、2627個目になればパルスが発生するように
NANDゲートN1,N2を構成している。
で、特にフリツプフロツプF1〜F12はカウンタを
構成している。また、N1,N2はおのおのNAND
ゲート、RS1,RS2はR−Sフリツプフロツプ、
A1はANDゲートである。ここで、垂直同期パル
ス(Vsyoc)はフリツプフロツプF13〜F16に加え
られる1/6分周された信号Fになる。この動作タ
イミングを第4図に示す。そして、この信号Fを
フリツプフロツプF1〜F12で構成するカウンタの
リセツト端子Rに加えている。このフリツプフロ
ツプF1〜F12はリセツト端子Rが“0”でカウン
ト動作するようになつている。また、フリツプフ
ロツプF1の入力に2Hを加えている。そして、
上記カウンタがカウント動作を初めて2624個目
と、2627個目になればパルスが発生するように
NANDゲートN1,N2を構成している。
NANDゲートN1の2624ゲート出力はR−Sフリ
ツプフロツプRS1のセツト端子Sとフリツプフロ
ツプF17のリセツト端子Rに入力し、このフリツ
プフロツプF17の入力には前記した垂直同期パル
スの1/6分周出力Fを、R−Sフリツプフロツプ
RS1のリセツト端子RにはフリツプフロツプF17
の出力Qと前記信号FとのNAND出力をおのおの
加える。NANDゲートN2からの2627ゲート出力は
逆にR−SフリツプフロツプRS2のリセツト端子
Rに、このR−SフリツプフロツプRS2のセツト
端子SにはフリツプフロツプF18の出力Qと信号
FのNAND出力をおのおの加えている。そして、
このR−SフリツプフロツプRS1とRS2の各出力
をANDゲートA1を通して切換出力とし、自動同
期・直接同期切換回路2に加えるようにしてい
る。
ツプフロツプRS1のセツト端子Sとフリツプフロ
ツプF17のリセツト端子Rに入力し、このフリツ
プフロツプF17の入力には前記した垂直同期パル
スの1/6分周出力Fを、R−Sフリツプフロツプ
RS1のリセツト端子RにはフリツプフロツプF17
の出力Qと前記信号FとのNAND出力をおのおの
加える。NANDゲートN2からの2627ゲート出力は
逆にR−SフリツプフロツプRS2のリセツト端子
Rに、このR−SフリツプフロツプRS2のセツト
端子SにはフリツプフロツプF18の出力Qと信号
FのNAND出力をおのおの加えている。そして、
このR−SフリツプフロツプRS1とRS2の各出力
をANDゲートA1を通して切換出力とし、自動同
期・直接同期切換回路2に加えるようにしてい
る。
いま、垂直同期パルスVsyoc(Hz)が放送規格
通りの信号Vsyoc=H/262.5=2H/525であ
れば、第4図に示すFの“0”の時間は5×1/
Vsyoc秒にある。これは2625/2H秒と同じで
あり、第3図のカウンタが2625カウントすればそ
の垂直同期パルスVsyocは放送規格通りであると
言える。しかし、垂直同期パルスVsyocと2H
のパルスの位相関係は一致していないため、Vsy
oc=H/262.5であつたとしてもカウンタが2624
カウントにも2626カウントにもなり得る。
通りの信号Vsyoc=H/262.5=2H/525であ
れば、第4図に示すFの“0”の時間は5×1/
Vsyoc秒にある。これは2625/2H秒と同じで
あり、第3図のカウンタが2625カウントすればそ
の垂直同期パルスVsyocは放送規格通りであると
言える。しかし、垂直同期パルスVsyocと2H
のパルスの位相関係は一致していないため、Vsy
oc=H/262.5であつたとしてもカウンタが2624
カウントにも2626カウントにもなり得る。
このときのタイミングを第6図に示している。
第6図において従来の切換スイツチという項に示
している波形が切換出力信号の波形であり、これ
が“0”の時にはVsyoc≠H/262.5であること
を示している。またこの波形において“1”はV
syoc=H/262.5を示しているが、2624および
2626もVsyoc=H/262.5であるとしているため
ほんとうの判別はH/262.4>Vsyoc>H/
262.6であれば放送規格通りとしている。したが
つてこの従来切換スイツチの信号が“1”で自動
同期パルス、すなわち分周回路3の出力を、
“0”で直接同期パルス、すなわち垂直発振回路
4の出力を出力して垂直出力回路5に加えるよう
にしている。
第6図において従来の切換スイツチという項に示
している波形が切換出力信号の波形であり、これ
が“0”の時にはVsyoc≠H/262.5であること
を示している。またこの波形において“1”はV
syoc=H/262.5を示しているが、2624および
2626もVsyoc=H/262.5であるとしているため
ほんとうの判別はH/262.4>Vsyoc>H/
262.6であれば放送規格通りとしている。したが
つてこの従来切換スイツチの信号が“1”で自動
同期パルス、すなわち分周回路3の出力を、
“0”で直接同期パルス、すなわち垂直発振回路
4の出力を出力して垂直出力回路5に加えるよう
にしている。
ここで、たとえばノイズあるいはゴーストが受
信信号中に入ると垂直同期パルスVsyocが第5図
に示すように一部欠ける場合がある。このような
一部が欠けた垂直同期パルスVsyocがあれば、再
び第6図で2627カウントが動作し、ほんとうはV
syoc=H/262.5であるのに従来切換スイツチが
“0”になつてしまう。
信信号中に入ると垂直同期パルスVsyocが第5図
に示すように一部欠ける場合がある。このような
一部が欠けた垂直同期パルスVsyocがあれば、再
び第6図で2627カウントが動作し、ほんとうはV
syoc=H/262.5であるのに従来切換スイツチが
“0”になつてしまう。
いま、自動同期パルスで垂直偏向回路をドライ
ブする利点の1つとしてノイズに対して強くなる
ことが挙げられるが、ここでは直接同期パルスを
出力してしまい、上記利点がそこなわれるもので
ある。
ブする利点の1つとしてノイズに対して強くなる
ことが挙げられるが、ここでは直接同期パルスを
出力してしまい、上記利点がそこなわれるもので
ある。
そこで、このような不都合をなくすことを本発
明は目的とするものである。第5図が前に述べた
ように垂直同期パルスVsyocが1つ欠けた時の1/
6分周出力Fの波形を示している。ここで垂直同
期パルスVsyocが1つ欠けた時のFの“0”の時
間は3150/2Hであり、これを検出するために
3149カウントするゲートを設ければよいことがわ
かる。そこで第3図に本発明の実施例を示すが、
上記原理に基いて3149をカウントするNANDゲー
トN3を設け、このNANDゲートN3の出力をフリ
ツプフロツプF19とR−SフリツプフロツプRS3
に加えて第6図にRS3の出力として示す信号を作
つている。そして各R−Sフリツプフロツプ
RS1,RS2,RS3の出力を合成して第6図に本発
明の切換スイツチとして示す信号を得ている。こ
の第6図からも明らかなように垂直同期パルスV
syocが1つ欠ければ、従来は約6Vsyoc間“0”に
なつたものが、この本発明の手段を使用すれば
1Vsyoc以下になり、この時間で切り換つても直接
同期パルスが出力されず、自動同期パルスのみを
出力するようになり、ノイズに対する利点をなく
すことなく、自動、直接の同期パルスを切換える
ことができる。
明は目的とするものである。第5図が前に述べた
ように垂直同期パルスVsyocが1つ欠けた時の1/
6分周出力Fの波形を示している。ここで垂直同
期パルスVsyocが1つ欠けた時のFの“0”の時
間は3150/2Hであり、これを検出するために
3149カウントするゲートを設ければよいことがわ
かる。そこで第3図に本発明の実施例を示すが、
上記原理に基いて3149をカウントするNANDゲー
トN3を設け、このNANDゲートN3の出力をフリ
ツプフロツプF19とR−SフリツプフロツプRS3
に加えて第6図にRS3の出力として示す信号を作
つている。そして各R−Sフリツプフロツプ
RS1,RS2,RS3の出力を合成して第6図に本発
明の切換スイツチとして示す信号を得ている。こ
の第6図からも明らかなように垂直同期パルスV
syocが1つ欠ければ、従来は約6Vsyoc間“0”に
なつたものが、この本発明の手段を使用すれば
1Vsyoc以下になり、この時間で切り換つても直接
同期パルスが出力されず、自動同期パルスのみを
出力するようになり、ノイズに対する利点をなく
すことなく、自動、直接の同期パルスを切換える
ことができる。
以上実施例より明らかなように本発明によれ
ば、自動同期パルスを用いる利点を最大限に生か
した垂直同期装置を提供することができ、その工
業的価値は極めて大である。
ば、自動同期パルスを用いる利点を最大限に生か
した垂直同期装置を提供することができ、その工
業的価値は極めて大である。
第1図は本発明が適用される垂直同期装置のブ
ロツク図、第2図は従来の垂直同期装置の要部の
構成図、第3図は本発明の一実施例における垂直
同期装置の要部の構成図、第4図、第5図は第2
図の回路の動作説明のための波形図、第6図は従
来の場合と本発明の場合の動作、作用を比較して
説明するための波形図である。 1……垂直同期パルス周波数判別回路、2……
自動同期・直接同期切換回路、3……分周回路、
4……垂直発振回路、5……垂直出力回路、F1
〜F19……フリツプフロツプ、RS1〜RS3……R−
Sフリツプフロツプ、N1〜N3……NANDゲー
ト、A1……ANDゲート。
ロツク図、第2図は従来の垂直同期装置の要部の
構成図、第3図は本発明の一実施例における垂直
同期装置の要部の構成図、第4図、第5図は第2
図の回路の動作説明のための波形図、第6図は従
来の場合と本発明の場合の動作、作用を比較して
説明するための波形図である。 1……垂直同期パルス周波数判別回路、2……
自動同期・直接同期切換回路、3……分周回路、
4……垂直発振回路、5……垂直出力回路、F1
〜F19……フリツプフロツプ、RS1〜RS3……R−
Sフリツプフロツプ、N1〜N3……NANDゲー
ト、A1……ANDゲート。
Claims (1)
- 1 水平同期パルスHsyocと垂直同期パルスVsyo
cを受信し、水平同期パルスと同期のとれた水平
の周波数のn倍(nは2以上の整数)の周波数の
パルスを発生する回路と、この回路の出力信号を
所定の分周比に分周して垂直周波数の分周パルス
を発生する分周回路と、垂直同期パルスと同期し
た垂直の周波数で発振する垂直発振回路と、垂直
同期パルスと水平同期パルスの周波数の関係がV
syoc=Hsyoc/262.5であるかどうかを調べる回路
と、垂直同期パルスの欠落を検出する欠落検出回
路と、その周波数の関係がVsyoc=Hsyoc/262.5
であれば前記分周回路の出力の分周パルスを、V
syoc≠Hsyoc/262.5ならば前記垂直発振回路の出
力の発振パルスを垂直偏向回路に加え、かつVsy
oc=Hsyoc/262.5である時に垂直同期パルスが欠
落していても前記欠落検出回路の出力により制御
されて前記分周パルスを前記垂直偏向回路に加え
るように切換える切換回路とを備えたことを特徴
とする垂直同期装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4600881A JPS57160275A (en) | 1981-03-27 | 1981-03-27 | Vertical synchronizing device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4600881A JPS57160275A (en) | 1981-03-27 | 1981-03-27 | Vertical synchronizing device |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS57160275A JPS57160275A (en) | 1982-10-02 |
JPS6137824B2 true JPS6137824B2 (ja) | 1986-08-26 |
Family
ID=12735031
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4600881A Granted JPS57160275A (en) | 1981-03-27 | 1981-03-27 | Vertical synchronizing device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS57160275A (ja) |
-
1981
- 1981-03-27 JP JP4600881A patent/JPS57160275A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS57160275A (en) | 1982-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4860098A (en) | Video discrimination between different video formats | |
US5105160A (en) | Phase comparator using digital and analogue phase detectors | |
US4159481A (en) | Synchronizing signal selecting circuit | |
US4231064A (en) | Vertical synchronization circuit for a cathode-ray tube | |
JPS581785B2 (ja) | 陰極線管の表示装置 | |
US4227214A (en) | Digital processing vertical synchronization system for a television receiver set | |
US4224639A (en) | Digital synchronizing circuit | |
JPS6137824B2 (ja) | ||
WO1996026604A2 (en) | Device for deriving a clock signal from a synchronizing signal and a video recorder provided with the device | |
RU2057395C1 (ru) | Устройство контроля синхронизма кольца фазовой автоподстройки частоты | |
JPS60111577A (ja) | 垂直同期装置 | |
EP0249987B1 (en) | Vertical driving pulse generating circuit | |
JP3209741B2 (ja) | 同期装置 | |
US4816907A (en) | Television synchronizing signal pattern correction circuit | |
JP2714221B2 (ja) | テレビジョン方式判別装置 | |
JPH0134511B2 (ja) | ||
JPH1188720A (ja) | 同期信号生成装置およびそれを用いたフィールド判定装置 | |
US4509079A (en) | Interlace detector | |
JP2506649B2 (ja) | 垂直同期装置 | |
JPS58106970A (ja) | 多方式カラ−テレビジヨン受像機 | |
JPH0514831A (ja) | フイールド周波数判別回路 | |
JP2595771B2 (ja) | 周波数弁別装置 | |
KR950009239B1 (ko) | 버스트 게이트 펄스 발생회로 | |
NZ206464A (en) | Phase adjusting pulse corrector | |
JPS6132870B2 (ja) |