JPS6132425Y2 - - Google Patents

Info

Publication number
JPS6132425Y2
JPS6132425Y2 JP2146981U JP2146981U JPS6132425Y2 JP S6132425 Y2 JPS6132425 Y2 JP S6132425Y2 JP 2146981 U JP2146981 U JP 2146981U JP 2146981 U JP2146981 U JP 2146981U JP S6132425 Y2 JPS6132425 Y2 JP S6132425Y2
Authority
JP
Japan
Prior art keywords
signal
feed
key
output signal
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP2146981U
Other languages
English (en)
Other versions
JPS57137027U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP2146981U priority Critical patent/JPS6132425Y2/ja
Publication of JPS57137027U publication Critical patent/JPS57137027U/ja
Application granted granted Critical
Publication of JPS6132425Y2 publication Critical patent/JPS6132425Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Description

【考案の詳細な説明】 この考案は、例えばバンキングマシン等に用い
られるフイードキー入力装置に関する。
一般に、バンキングマシン等においては、セツ
トされた伝票(用紙)の改行動作(紙送り動作)
を指示するフイードキーが設けられている。ま
た、バンキングマシン等は、テンキー、フアンク
シヨンキー等も備えている。しかしながら、従来
上記のようなフイードキーは、テンキー、フアン
クシヨンキー等とは別の位置に配置され、フイー
ドキーの操作によるキー入力制御はテンキー、フ
アンクシヨンキー等の他のキーの操作によるキー
入力制御とは別の制御方式により制御されてい
た。このためフイードキー専用のキー入力制御部
を必要とし、キー入力部を配線が複雑になるばか
りか、キー入力部のレイアウトに時間を要する等
の欠点があつた。
この考案は上記のような事情に鑑みてなされた
もので、フイードキーのキー入力処理を他のキー
のキー入力処理と同様に扱い、フイード制御を行
なうことができるフイードキー入力装置を提供す
ることを目的とする。
以下、図面を参照してこの考案の一実施例を説
明する。図面はこの考案の一実施例の概略図路構
成図である。図中、11は発振器で、一定周期の
クロツク信号を発生する機能を持つている。この
クロツク信号は、カウンタ12に供給されてい
る。カウンタ12は、供給されるクロツク信号に
よりカウント内容“0”から順次カウントアツプ
されるようになつており、カウント最大値まで達
すると再び“0”からカウントするようになつて
いる。このカウンタ12から出力されるカウント
内容に対応したlビツト並列の信号P1〜Plは、
デコーダ13のラツチ回路14および比較器15
に供給されている。デコーダ13は、供給される
P1〜Plの信号の内容をデコーダし、このデコー
ダ13から出力されるnビツトの信号Q1〜Qn
のいずれかをハイレベルにする機能を持つてい
る。このnビツトの並列信号Q1〜Qnは、対応
してキー入力部16における入力信号線S1〜
Snに供給されている。このキー入力部16は、
n本の入力信号線S1〜Snとm本の出力信号線
T1〜Tmとにより、キーマトリツクスが構成さ
れ、各交差部にはキー接点が設けられている。こ
のキー入力部16において、入力信号線Snと出
力信号線Tmとの交差部位置にはフイードキーの
操作状態でオン状態とされるキー接点FEEDが設
けられている。他の各交差部には、フイードキー
以外のテンキー、フアンクシヨンキーの操作に応
じてオン状態とされるキー接点が設けられてい
る。このキー入力部16における各出力信号線T
1〜Tmからの出力信号k1〜kmは、ラツチ回
路14に前記信号P1〜Plと並列して供給されて
いる。また、出力信号k1〜kmは、前記比較器
15およびオア回路内に並列に供給されている。
この比較器15には、記憶部18に記憶されたフ
イードキーに対応するl+mビツト並列のコード
(以下フイードキーコードという)信号C1〜Cl
+mも供給されており、この比較器15は前記l
ビツト並列の出力信号P1〜Plとmビツト並列の
出力信号k1〜kmとを合わせたl+mビツトの
ビツドパターンが、コード信号C1〜Cl+mの
ビツトパターンと一致した時に、ハイレベルとな
る一致信号JJを出力する機能を持つている。
一方、前記オア回路17の出力信号RRは、キ
ーオン信号制御部19に供給されている。このキ
ーオン信号制御部19は、オア回路17の出力信
号がハイレベルになつたとき、一定時間ハイレベ
ルとなるキーオン信号Koを出力する機能を持つ
ている。このキーオン信号Koはラツチ回路14
にラツチタイミング信号として供給され、またこ
のキーオン信号Koはこの装置全体の制御を行な
う図示せぬ処理装置(以下、CPUという)へ供
給されている。また、ラツチ回路14のl+mビ
ツト並列出力信号は、コード信号としてCPUへ
供給されている。
さらに、前記比較器15から出力される一致信
号JJおよびオア回路17の出力信号RRはアンド
回路20に供給されている。このアンド回路20
の出力信号はフイードオン信号制御部21に供給
されている。このフイードオン信号制御部21
は、アンド回路20の出力信号がハイレベルにな
つた時、カウンタ12の内容が一巡するよりも短
かい一定時間ハイレベルとなるフイードオン信号
Foを出力する機能を持つている。このフイード
オン信号FoはCPUへ供給されており、CPUはこ
のフイードオン信号Foのレベルをある所定時間
内においてチエツクすることにより、さらにフイ
ード制御(改行動作制御)を行なうか否かを判断
するようにになつている。
次に、上記実施例の動作を説明する。電源がオ
ン状態とされると、発振器11がオン状態とさ
れ、カウンタ12はカウント動作を行なう。この
カウンタ12の内容に対応した出力信号P1〜Pl
は、デコーダ13に供給される。そして、デコー
ダ13は、出力信号Q1〜Qnを順次周期的にハ
イレベルとする。
ここで、例えば入力信号線S1と出力信号線T
1の交差部のキー接点に対応したキーが操作され
たとする。そして、デコーダ13の出力信号Q1
がハイレベルになつた時、信号k1がハイレベル
とされる。この時キー入力部16の他の出力信号
k2〜kmはすべてロウレベルである。そして信
号k1がハイレベルとなつたことにより、オア回
路16の出力信号はハイレベルとなる。したがつ
て、キーオン信号制御部19から出力されるキー
オン信号Koがハイレベルとされ、ラツチ回路1
4には、信号P1〜Plおよびk1〜kmのレベル
状態がラツチされる。そのラツチ出力がコード信
号としてCPUへ供給される。このようにして、
信号P1〜Plおよびk1〜kmのレベル状態をラ
ツチし、キー入力部16における各キー接点に対
応して設けられている各キーに対応して異なつた
レベル状態がラツチ回路14にラツツチされる。
そして、CPUは、供給されたキーオン信号Koお
よびラツチ回路14の出力コード信号により、い
ずれのキーが操作されたのかサンプリグ処理を行
ない、各キー操作に対応した処理制御を行なう。
また、入力信号線Snと出力信号線Tmの交差部
のキー接点FEEDに対応して設けられているフイ
ードキーが操作されたとする。この場合も上記同
様の動作が行なわれ、CPUは供給されたキーオ
ン信号Koおよびラツチ回路14から出力される
フイードキー操作に対応したフイードキーコード
信号により、フイードキーが操作されたことを検
知し、一行改行動作の制御を開始する。
一方、フイードキーが操作された場合には、比
較器15に入力される信号P1〜Plと信号k1〜
kmと合わせた並列ビツトパターンが、記憶部1
8から出力されるフイードコード信号のビツトパ
ターンと一致するため、一致信号JJがハイレベル
とされる。この時、フイードキーが操作されてい
るので、オア回路17の出力信号RRもハイレベ
ルとされる。したがつて、アンド回路20の出力
信号ぱがハイレベルされ、フイードオン信号制御
部21から出力されるフイードオン信号Foが一
定時間ハイレベルとされる。
CPUは、一行改行動作を終了すると、所定時
間(少なくともカウンタ12の内容が一巡するよ
りも長い時間)の間、フイードオン信号Foがハ
イレベルになつたは否かを調べる。そして、フイ
ードオン信号Foがハイレベルであつた場合に
は、CPUはさらに1行改行動作制御を行なう。
このようにして、フイードキーが継続して操作作
状態とされている場合には、連続改行動作を行な
うことができる。
また、上記所定時間内にフイードオン信号Fo
が常にロウレベルあつた場合には次行への改行動
作は行なわず、改行動作を停止する。
このようなフイードキー入力装作ではキー入力
部全体のキー入力処理が統一できる。また、キー
入力部全体をコンパクトにすることができ、キー
入力部の配線が少なくて済み、レイアウトも簡単
になる等の効果を奏する。
以上述べたようにこの考案によればフイードキ
ーのキー入力処理を他のキーのキー入力処理と同
様に扱い、フイード制御を行なうことができるフ
イードキー入力装置を提供することができる。
【図面の簡単な説明】
図面はこの考案一実施例の概略回路構成図であ
る。 11……発振器、12……カウンタ、13……
デコーダ、14……ラツチ回路、15……比較
器、16……キー入力部、17……オア回路、1
8……記憶部、19……キーオン信号制御部、2
0……アンド回路、21……フイードオン信号制
御部。

Claims (1)

    【実用新案登録請求の範囲】
  1. 発振器と、この発振器の出力がカウント信号と
    して供給されるカウンタと、このカウンタの出力
    信号が供給されるデコーダと、このデコーダの出
    力信号が入力信号として供給されるキーマトリツ
    クスから構成されかつフイードキー操作に対応し
    たキー接点を有するキー入力部と、このキー入力
    部の出力信号および上記カウンタの出力信号が上
    記キー入力部の出力信号のオア出力信号に基づき
    並列にラツチされるラツチ回路と、上記フイード
    キー操作に対応しているフイードキーコードを記
    憶している記憶部と、この記憶部から出力される
    フイードキーコード信号と上記キー入力部の出力
    信号および上記カウンタの出力信号とを合わせた
    並列信号が一致したことに基づき一定時間フイー
    ドオン信号を出力する手段と、上記ラツチ回路の
    出力信号および上記フイードオン信号に基づき改
    行動作制御を行なう制御部とを具備したことを特
    徴とするフイードキー入力装置。
JP2146981U 1981-02-19 1981-02-19 Expired JPS6132425Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2146981U JPS6132425Y2 (ja) 1981-02-19 1981-02-19

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2146981U JPS6132425Y2 (ja) 1981-02-19 1981-02-19

Publications (2)

Publication Number Publication Date
JPS57137027U JPS57137027U (ja) 1982-08-26
JPS6132425Y2 true JPS6132425Y2 (ja) 1986-09-20

Family

ID=29819338

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2146981U Expired JPS6132425Y2 (ja) 1981-02-19 1981-02-19

Country Status (1)

Country Link
JP (1) JPS6132425Y2 (ja)

Also Published As

Publication number Publication date
JPS57137027U (ja) 1982-08-26

Similar Documents

Publication Publication Date Title
JPS5672449A (en) Operating device of copying machine or the like
EP0234038A3 (en) Apparatus for identifying the lru storage unit in a memory
JPS6132425Y2 (ja)
JPH0588832A (ja) 操作ガイド画面表示方法
JPS5454040A (en) Control method of copying apparatus
JPS55164925A (en) Printer
JPS622687Y2 (ja)
JP2616628B2 (ja) キー入力装置
JPS6384654U (ja)
JPS6043528B2 (ja) 電子タイプライタ
JP2931759B2 (ja) 測定装置
JPS5786930A (en) Key iuput controlling system
JPS5820049Y2 (ja) 電子式施錠装置
JPH0317310Y2 (ja)
JPS648425A (en) Control method for keyboard input
KR900004283Y1 (ko) 시리얼 넘버 자동 프린팅 장치
JPS622677Y2 (ja)
KR900003351B1 (ko) 금전등록기용 프린터의 고속인자방법
JPS6181348U (ja)
JPS5854420B2 (ja) 演算式についてのエラ−検出方式
JPS57201820A (en) Preset device for electronic digital display weighing apparatus
JPS6444554A (en) Man/machine input device in information processing system
JPS5679329A (en) Electronic appratus
JPS56168515A (en) Unit price setting system for electronic charging balance
JPH026355U (ja)