JPS61283241A - デ−タ通信受信装置 - Google Patents

デ−タ通信受信装置

Info

Publication number
JPS61283241A
JPS61283241A JP12419585A JP12419585A JPS61283241A JP S61283241 A JPS61283241 A JP S61283241A JP 12419585 A JP12419585 A JP 12419585A JP 12419585 A JP12419585 A JP 12419585A JP S61283241 A JPS61283241 A JP S61283241A
Authority
JP
Japan
Prior art keywords
frame
circuit
data
error
exclusive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12419585A
Other languages
English (en)
Inventor
Fumio Akashi
明石 文雄
Yoichi Oteru
大照 洋一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP12419585A priority Critical patent/JPS61283241A/ja
Publication of JPS61283241A publication Critical patent/JPS61283241A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、データをフレームに分割して通信を行うデ
ータ通信における送信装置に関する。
〔従来技術とその問題点〕
データ通信において、固定長からなる1区切りの情報デ
ータとこれを識別する為のビット系列とからなるデータ
フレームを構成して送信する方法がある。このデータフ
レームには、通常フレームチェックシーケンス(Fe3
)と呼ばれる冗長ビット列が付加され、これによってデ
ータ通信回線で生じたデータフレーム上のビット誤りを
検出している。この冗長ビット列を、以下、第一の冗長
ビット列と称するものとする。データ通信において、F
e3による誤り検出を利用して、誤りの回復制御を行う
方法は良く用いられる。すなわちFe2誤り情報による
状態を反対回線を用いて送信側に返送しく受信状態確認
応答)、もし受信側で誤りがある場合、送信側において
再び同じデータフレームを送信する様にしたものである
。このような誤り検出方法において、1つのデータフレ
ーム毎に受信側からの受信状態確認応答を待って、次の
フレームを送るかあるいは同じフレームを再送したので
は、伝搬遅延の為回線効率が悪くなる。
この為、固定長からなる原データに、固有の順序番号を
付加して各データフレームに番号付けを行い、受信側か
らの受信状態確認応答を待たすにフレームを送出する方
法が考えられている。この様な方法においては、受信誤
りを受けたデータフレームが再送される為に遅延を受け
る。この為に誤りを受けたデータフレームに後続するデ
ータフレームが正当に受信された場合、これを保持して
おき、正しいデータフレームの順序番号を回復する為に
、バッファを必要とする。しかしながらバッファ量は現
実に有限に規制を受けるので、同じデータフレームが送
信側から再送されても繰り返し誤りを発生する事を考慮
に入れると、正当に受信されたデータフレームでもバッ
ファオーバーフローの為に廃棄せざるを得ない事も起こ
る。この様な場合には廃棄されたデータフレームは再送
されるが、回線の使用能率の劣化はまぬがれない。
〔発明の目的〕
本発明の目的は、回線の使用能率の改善が可能なデータ
通信を実現する受信装置を提供する事にある。
〔発明の構成〕
本発明は、固定長からなる原データに、固有の順序番号
と誤りを検出する為の第一の冗長ビット列を付加したデ
ータフレームと、連続する複数のデータフレームの同一
ビット位置のデータを用いて作成された第二の冗長ビッ
ト列を誤り検出用フレームとして前記連続する複数のデ
ータフレームに付加したマルチフレームと、前記第一冗
長ビット列及び第二冗長ビット列より検出された誤り状
態を通知する為の状態確認フレームとを用いて通信を行
うデータ通信システムに用いられるデータ通信受信装置
において、 (a)データ通信回線上のマルチフレームを受信し、前
記第一冗長ビットによりデータフレームの誤りを検出す
るフレーム受信手段と、(b)受信したマルチフレーム
を一時記憶する記憶手段と、 (c)前記フレーム受信手段において検出した誤りに基
づいて回線品質を測定する回線品質測定手段と、 (d)マルチフレーム中の誤り検出用フレームを用いて
誤り位置を検出する誤り検出手段と、(e)前記フレー
ム受信手段及び誤り検出手段の検出結果に基づいて、前
記記憶手段に記憶されているデータフレームの誤りを訂
正する訂正手段と、 (「)前記回線品質測定手段の測定結果に基づいて、受
信状態を送信側に通知する為の状態確認フレームを作成
する状態確認フレーム作成手段と、を備えることを特徴
とするデータ通信受信装置〔実施例〕 実施例の説明に先立ち、データ通信システムにおいてデ
ータ通信受信装置に対応して用いられる送信側のデータ
通信送信装置の構成と動作を説明しておく。
第2図にそのデータ通信送信装置の一例を示し、第3図
にフレーム構成を示す。このデータ通信送信装置は、フ
レーム作成回路24、排他的論理和回路25、送信回路
26、回線品質推定回路27、制御回路28、排他的論
理和蓄積回路29、フレーム記憶回路30を備えている
入力端子1より入来した固定長の原データはフレーム作
成回路24において、識別子としてのフラグ、固有の順
序番号、誤りを検出する為の第一の冗長ビット列が付加
され、第3図(a)に示すような構成のデータフレーム
が作成される。順序番号は受信側から受信応答が戻って
来た場合、どの送出データフレームに対するものか確認
する為に付加され、また第一の冗長ビット列はそれが付
加されたデータフレームの誤りを受信側で検出する為に
用いられる。そして、このようなデータフレームを複数
個作成して第3図(b)に示すようにデータフレーム列
を作るが、このデータフレーム列を構成するデータフレ
ームの個数は回線品質推定回路27からの指示に基づい
て決定される。回線品質推定回路7は、後述する受信装
置から回線を経て入力端子23に送られている状態確認
フレームを用いて、受信状態が正常でないデータフレー
ムの数を計算し、これを基に回線上で生じる誤りの割合
を推定する回路である。
フレーム作成回路24は、排他的論理和回路25の一方
の入力端子に接続され、排他的論理和回路25の他方の
入力端子は排他的論理和蓄積回路29に接続され、排他
的論理和回路25の出力端子は排他的論理和蓄積回路2
9に接続されている。排他的論理和回路25と排他的論
理和蓄積回路29とは、誤り検出符号化回路を構成する
。なお、排他的論理和蓄積回路29はデータフレーム長
と同じビット数だけの蓄積容量を有している。この排他
的論理和蓄積回路29は、制御回路28により制御され
るが、制御回路はフレーム作成回路24及び回線品質推
定回路27の指示により、指定された数のデータフレー
ム分の排他的論理和を計算するように排他的論理和回路
25及び排他的論理和蓄積回路29を制御する。
すなわちフレームの開始、終了を認識して、排他的論理
和蓄積回路29ヘクロフタ信号及びクリア信号を供給す
る。
排他的論理和蓄積回路29はクリアされた状態ではオー
ル0が格納されており、フレーム作成回路24から最初
のデータフレームが排他的論理和回路25に入力される
と、そのデータフレームのビット列と排他的論理和蓄積
回路29に格納されているビット列とをビット対応(同
一ビット位置にあるビットどうし)で排他的論理和をと
り、排他的論理和回路25の出力で排他的論理和蓄積回
路29の内容を置き替える。次のデータフレームが排他
的論理和回路25に人力されると、そのデータフレーム
のビット列と排他的論理和蓄積回路29に新たに格納さ
れているビット列との排他的論理和をとり、排他的論理
和回路25の出力で排他的論理和蓄積回路29の内容を
置き替える。以上の動作を入力されるクロック信号によ
り順次繰り返すことにより、最後のデータフレームの排
他的論理和がとられ、排他的論理和蓄積回路29に第二
冗長ビット列が得られる。排他的論理和蓄積回路29は
制御回路28からの信号によりクリアされた後、次のデ
ータフレーム列について同様な動作を繰り返す。
フレーム作成回路24から出力されるデータフレーム列
は、他方では送信回路26に送られ、また、排他的論理
和蓄積回路29の第二冗長ビット列も送信回路26に送
られる。送信回路26では、回線品質推定回路27から
の指示によりデータフレーム列と第二冗長ビット列とを
切り替えて出力する。すなわち、第二冗長ビット列〔第
3図(c)〕は、データフレーム列に同期をとって誤り
検出用フレームとして付加され、第3図(d)に示すよ
うにデータフレーム列と誤り検出用フレームとからなる
マルチフレームが形成され、出力端子22を介して回線
上に出力される。このようなマルチフレームが回線上に
連続して出力される訳であるが、誤り検出用フレームの
送出間隔は、前述したように回線品質推定回路27によ
って決定される。
第2図のデータ通信送信装置は、さらに、フレーム記憶
回路30を備えており、このフレーム記憶回路には送信
回路26から出力されるマルチフレームを蓄積しておき
、マルチフレームが受信側に正常に受信されず、その状
態が受信側からの状態確認フレームによって通知された
時に、再びフレーム作成回路を通して再送されるのに用
いられる。
この場合、フレーム記憶回路30の内容は原データと同
じに扱われ、上述したと同様の処理を受けて送信回路2
6より送り出される。
以上のようなデータ通信送信装置に対応して用いられる
本発明のデータ通信受信装置の一実施例を第1図に示す
このデータ通信受信装置は、フレーム受信回路4、回線
品質測定回路5、受信バッファ回路6、誤り訂正回路7
、排他的論理和回路8、排他的論理和蓄積回路9、制御
回路10、確認フレーム作成回路11を備えている。
データ通信送信装置からデータ通信回線を経て送られて
きたマルチフレームは入力端子1を介してフレーム受信
回路4に入来する。フレーム受信回路は、データフレー
ムの第一冗長ビット列、すなわちFe2を用いて各デー
タフレームにおける誤りの検出を行い、その結果を回線
品質測定回路5に出力する。この誤り検出には、通常、
Fe2に対するデコーダが用いられる。
フレーム受信回路4は、受信したマルチフレームを受信
バッファ回路6および排他的論理和回路8に送る。受信
バッファ回路6は、フレーム受信回路4で受信したマル
チフレームを一時保管する。
排他的論理和回路18と排他的論理和蓄積回路19とは
誤り検出回路を構成し、その動作は第2図のデータ通信
送信装置における排他的論理和回路25および排他的論
理和蓄積回路29より成る誤り検出符号化回路の動作と
同様であるが、誤り検出回路では、フレーム受信回路2
4で受信したマルチフレームの誤り検出用フレームまで
排他的論理和をとる点が異なっている。この誤り検出回
路は排他的論理和をとるという構成上、1つのマルチフ
レーム内の誤りが1フレーム以下であれば誤りを正しく
検出することはできるが、2フレ一ム以上であれば誤り
を正確に検出することはできない。
制御回路10は、フレーム受信回路4からの出力により
データフレーム及びマルチフレームの切れ目を検出して
、クロック信号及びクリア信号を排他的論理和回路8及
び排他的論理和蓄積回路9に出力し、1つのマルチフレ
ームについて誤り検出用フレームまで排他的論理和をと
り、これをマルチフレーム毎に行わせることを可能にす
る。
排他的論理和回路8及び排他的論理和蓄積回路9より成
る誤り検出回路において、1マルチフレームにつき誤り
検出用フレームまでの排他的論理和をとることにより、
誤りのない場合には、排他的論理和回路8からはオール
0が出力される。誤りが発生している場合には排他的論
理和出力中に1が生じ、これによって誤り位置が検出で
きる。
誤り訂正回路7においては、誤り位置の検出によって検
出された位置を用い、及び回線品質測定回路15からの
後述する指示に基づいて、受信バッファ回路6に記憶さ
れているデータフレームのうちの誤りフレームに対する
誤り訂正を行い、出力端子3に正しいフレームを出力す
る。
回線品質測定回路5ではフレーム受信回路4で得られた
Fe2による誤り検出の結果に基づいてマルチフレーム
毎に、誤りの個数をカウントすることにより回線品質を
測定する。
さらに、誤りが修正可能なものであるか、修正不可能で
あるかを判断し、その状態を順次記録し、修正不可能な
誤り発生の状態を表示する出力を確認フレーム作成回路
11に出力する。また、回線品質測定回路5は、測定し
た回線品質に基づいてマルチフレームを構成するデータ
フレームの新たな個数を決定して、確認フレーム作成回
路IIに出力する。確認フレーム作成回路11は回線品
質測定回路5から人力される修正不可能か誤り発生の状
態を表示する情報と、決定された新たなデータフレーム
数を表示する情報とを状態確認フレームとして出力端子
2に出力し、データ通信回線を経て送信側に送る。送信
側では、この状態確認フレームを用いて、回線上で生じ
る誤りの割合を推定することは前述した通りである。
以上の実施例では、誤り検出回路として排他的論理和を
とる回路を用いたが、誤り検出回路はこれに限られるも
のではなく、その他の手段をも採用できることはもちろ
んである。その場合、1マルチフレーム中において誤り
修正可能な誤りデータフレームの数を2以上とすること
もできる。
また、本発明は上記実施例に限られるものではなく、本
発明の範囲内で種々の変形、変更が可能なことはもちろ
んである。
〔発明の効果〕
以上説明したように、本発明によれば送信側から送られ
てくるフレームからデータ通信回線の回線品質を測定し
、これに基づき状態確認フレームを作成して送信側に送
り、冗長度を可変にするようにしているので、回線の使
用能率の良いデータ通信を実現する受信装置が得られる
【図面の簡単な説明】
第1図は本発明の一実施例であるデータ通信受信装置の
ブロック図、 第2図はデータ通信送信装置の一例を示すブロック図、 第3図はフレーム構成を示す図である。 4・・・・・・フレーム受信回路 5・・・・・・回線品質測定回路 6・・・・・・受信バッファ回路 7・・・・・・誤り訂正回路 訃・・・・・排他的論理和回路 9・・・・・・排他的論理和蓄積回路 10・・・・・・制御回路

Claims (1)

    【特許請求の範囲】
  1. (1)固定長からなる原データに、固有の順序番号と誤
    りを検出する為の第一の冗長ビット列を付加したデータ
    フレームと、連続する複数のデータフレームの同一ビッ
    ト位置のデータを用いて作成された第二の冗長ビット列
    を誤り検出用フレームとして前記連続する複数のデータ
    フレームに付加したマルチフレームと、前記第一冗長ビ
    ット列及び第二冗長ビット列より検出された誤り状態を
    通知する為の状態確認フレームとを用いて通信を行うデ
    ータ通信システムに用いられるデータ通信受信装置にお
    いて、 (a)データ通信回線上のマルチフレームを受信し、前
    記第一冗長ビットによりデータフレームの誤りを検出す
    るフレーム受信手段と、 (b)受信したマルチフレームを一時記憶する記憶手段
    と、 (c)前記フレーム受信手段において検出した誤りに基
    づいて回線品質を測定する回線品質測定手段と、 (d)マルチフレーム中の誤り検出用フレームを用いて
    誤り位置を検出する誤り検出手段と、(e)前記フレー
    ム受信手段及び誤り検出手段の検出結果に基づいて、前
    記記憶手段に記憶されているデータフレームの誤りを訂
    正する訂正手段と、 (f)前記回線品質測定手段の測定結果に基づいて、受
    信状態を送信側に通知する為の状態確認フレームを作成
    する状態確認フレーム作成手段と、を備えることを特徴
    とするデータ通信受信装置。
JP12419585A 1985-06-10 1985-06-10 デ−タ通信受信装置 Pending JPS61283241A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12419585A JPS61283241A (ja) 1985-06-10 1985-06-10 デ−タ通信受信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12419585A JPS61283241A (ja) 1985-06-10 1985-06-10 デ−タ通信受信装置

Publications (1)

Publication Number Publication Date
JPS61283241A true JPS61283241A (ja) 1986-12-13

Family

ID=14879337

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12419585A Pending JPS61283241A (ja) 1985-06-10 1985-06-10 デ−タ通信受信装置

Country Status (1)

Country Link
JP (1) JPS61283241A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0191544A (ja) * 1987-10-02 1989-04-11 Nec Corp (1+n)ヒットレス回線切替装置
JPH01131932A (ja) * 1987-11-17 1989-05-24 Nec Corp データ転送装置
JPH02264531A (ja) * 1989-04-05 1990-10-29 Hitachi Ltd データ通信方式
WO2002093820A1 (fr) * 2001-05-11 2002-11-21 Sharp Kabushiki Kaisha Procede de communication, dispositif de transmission, dispositif de reception, et systeme de communication equipe de ces dispositifs

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0191544A (ja) * 1987-10-02 1989-04-11 Nec Corp (1+n)ヒットレス回線切替装置
JPH01131932A (ja) * 1987-11-17 1989-05-24 Nec Corp データ転送装置
JPH02264531A (ja) * 1989-04-05 1990-10-29 Hitachi Ltd データ通信方式
WO2002093820A1 (fr) * 2001-05-11 2002-11-21 Sharp Kabushiki Kaisha Procede de communication, dispositif de transmission, dispositif de reception, et systeme de communication equipe de ces dispositifs

Similar Documents

Publication Publication Date Title
Sellers Bit loss and gain correction code
US4271520A (en) Synchronizing technique for an error correcting digital transmission system
US4447903A (en) Forward error correction using coding and redundant transmission
EP3675398B1 (en) Check code processing method, electronic device, and storage medium
JPS61102841A (ja) 回線品質監視装置
CN108337069B (zh) 一种改进的降低误码率的末端并行分组crc校验系统
JPS61283241A (ja) デ−タ通信受信装置
US20050066258A1 (en) Error decoding circuit, data bus control method and data bus system
JP2999110B2 (ja) 無線通信方法及び無線通信装置
JPS61285838A (ja) デ−タ通信送信装置
JP3536799B2 (ja) フレーム同期回路および同期方法、ならびにそのプログラムを記録した記録媒体
JP2705442B2 (ja) 同期方式
JPH1131084A (ja) パリティチェック回路
JP2944420B2 (ja) 伝達単位不一致検出方法及び伝達単位不一致検出装置
JPH05103001A (ja) セル廃棄監視方法およびその装置
JP2712284B2 (ja) データ伝送装置の回線切り替え時における誤データ出力防止方式
JPS59131237A (ja) 復号回路
JPS58162152A (ja) ル−プ伝送方式
JPH0936837A (ja) デジタル信号誤り監視方式
JPH02264531A (ja) データ通信方式
JPH0216625B2 (ja)
JPH05136817A (ja) シーケンス番号管理方法及びその装置
JPH04103296A (ja) 遠方監視装置の誤り制御方式
JPH01276854A (ja) パケット伝送方式
JPS5894253A (ja) 符号誤り検出方式