JPS61264445A - 二重化デ−タ取込み方式 - Google Patents

二重化デ−タ取込み方式

Info

Publication number
JPS61264445A
JPS61264445A JP60106009A JP10600985A JPS61264445A JP S61264445 A JPS61264445 A JP S61264445A JP 60106009 A JP60106009 A JP 60106009A JP 10600985 A JP10600985 A JP 10600985A JP S61264445 A JPS61264445 A JP S61264445A
Authority
JP
Japan
Prior art keywords
transmission route
external event
state
normal
computer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60106009A
Other languages
English (en)
Inventor
Masaji Aoyama
青山 正自
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP60106009A priority Critical patent/JPS61264445A/ja
Publication of JPS61264445A publication Critical patent/JPS61264445A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Hardware Redundancy (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の技術分野] 本発明は二重化データ取込み方式、特に電子計算機に入
力されるデータが二重化されている時のデー、夕処理に
関するものである。
[発明の技術・的背景] 電子計算様を二重化しているシステムでは、各電子計算
機に外部事象状態を入力させるため、外部事象状態の入
力を第4図に示される様に二重化しているのが殆んどで
ある。以下、第4図を例に説明する。外部事象5の状態
は伝送ルート41を介し、D)4A装置31に送られ、
DMA装置31は外部事象状態を主メモリ21の外部事
象状態エリア211に書込み、又、伝送ルート41の状
態を主メモリ21の主メモリ21の伝送ルート状態エリ
ア212に書込んでいる。
一方、電子計算I!111内の伝送ルート監視処理11
2は、主メモリ21内の伝送ルート状態エリア212よ
り伝送ルートの状態を読込み、伝送ルート状態113を
作成する。外部事象状態取込み処理111は、伝送ルー
i−状態113を参照し、正常と判定したもののみ、主
メモリ21内の外部事象状態エリア211より外部事象
の状態を取込んでいる。以上、二重化電子計算機システ
ムの一方の電子計算機11への外部事象の状態の入力に
ついて述べてきたが、他方の電子計算機12についても
同様に、外部事象5から伝送ルート42、DMA装置3
2、主メモリ22を介して外部事象の状態を取込んでい
る。
[背景技術の問題点] 上記構成を有する従来方式のものは、DMA装置又は伝
送ルートに異常が発生した場合、異常が発生した伝送ル
ート及びDMA装置に接続されている電子計算機では、
この異常が影響する外部事象の状態を正常に入力するこ
とが出来なかった。
[発明の目的] 本発明は上記問題点を解決するためになされたものであ
り、1つの計算機で二重化されて送られてくる外部事象
状態データを共に入力可能とし、常に正常な方の外部事
象状態データを処理し得る二重化データ取込み方式を提
供するとことを目的としている。
[発明の概要] 本発明では、伝送ルートとDMA装置とを介して外部事
象を共通メモリに取込み、この共通メモリ内容を複数の
各電子計算機に入力し、電子計算機内にて伝送ルートの
正常、異常を判定し、正常伝送ルートを選択することに
より、外部事象状態データを入力しようとするものであ
る。
[発明の実施例] 以下図面を参照して実施例を説明する。第1図は、本発
明による二重化データ取込み方式を説明するための一実
施例の構成図である。
第1図の構成は二重化された電子計算機11.12と、
この電子計算1111.12よりアクセス可能な共有メ
モリ2と、共有メモリ2に外部事象状態データを書込む
DMA装置31.32と、外部事象5の状態を伝送する
伝送ルート41.42からなっている。そして、共有メ
モリ2内の伝送ルート状態エリア212.222及び外
部事象状態エリア211□221は、二重化された各電
子計算機11.12に夫々接続される。
次に動作説明をする。先ず、外部事象5の状態は二重化
された伝送ルート41.42を介して、二重化された叶
A装置31.32に送られる。二重化されたDMA装置
31.32は送られてきた外部事象5の状態を共有メモ
リ2の外部事象状態エリア211,221に二重に書込
み、更に二重化された伝送ルート41.42の異常チェ
ックを個別に行ない、この結果を共有メモリ2の伝送ル
ート状態エリア212,222に書込んでいる。
電子計算機11内の伝送ルート監視処理112は、共有
メモリ2の伝送ルート状態エリア212,222を共に
読込み、伝送ルート状態113を作成する。同様に電子
計算機12内の伝送ルート監視処理122も、伝送ルー
ト状態エリア212,222を共に読込み、伝送ルート
状態123を作成する。
更に、電子計算機11.12内の外部事象状態取込み処
理111,121について、第2図のフローチャートを
用いて説明する。
ステップ1は、取込みたい外部事象状態のデータについ
て、二重化された一方の伝送ルート及びDMA装置の正
常/異常チェックを、伝送ルート状態113.123を
参照して行なう。
ステップ2は、取込みたい外部事象状態のデータについ
て、ステップ1でチェックした伝送ルート及びDMA装
置と反対側の伝送ルート及びDMA装置の正常/異常チ
ェックを、伝送ルート状態113゜123を参照して行
なう。
ステップ3は、ステップ1で正常と判定した伝送ルート
の外部事象状態を共有メモリ2の外部事象状態エリア2
11.221より取込む。
ステップ4は、ステップ2で正常と判定した伝送ルート
の外部事象状態を共有メモリ2の外部事象状態エリア2
11,221より取込む。
ステップ5は、二重化された伝送ルート及びDMA装置
が共に異常と判定された時の処理であり、外部事象状態
が取込めない時の異常処理を行なっている。
以上により、ステップ1〜ステツプ5を取込みたい外部
事象状態のデータ分を繰返して行なうことにより、伝送
ルート及びDMA装置が共に異常でない時は、いずれか
の伝送ルート及びD)IA装置を介して正常な外部事象
状態を取込むことが可能となる。
以上は、二重化された電子計算機についての説明である
が、二重化以上の多重化電子計算機システムにおいても
、共有メモリを使用すれば同様に行なうことが出来る。
第3図に、二重化電子計算機システムで伝送ルートを二
重化していない例の構成図を示す。
本実施例では、伝送ルートは二重化せず、DMA装置の
み二重化として、伝送ルートとDMA装置の間にデータ
分配装置6を設け、これにより伝送ルート4より送られ
てきた外部事象状態のデータを2つのDMA装置31.
32に送ることを可能にすれば、一方のDMA装置の異
常においても、正常な外部事象状態を取込むことが可能
である。
[発明の効果1 以上説明した如く、本発明によれば各伝送ルート及びD
MA装置を介して外部事象を共通メモリに取込み、この
共通メモリの内容を複数計算機に夫々入力し、伝送ルー
トの健全部分を選択することにより正常な外部事象状態
を取込む様にしたので、外部事象状態の取込みの信頼性
が格段に向上した二重化データ取込み方式を提供できる
【図面の簡単な説明】
第1図は本発明による二重化データ取込み方式を説明す
るための実施例の構成図、第2図は電子計算機内の外部
事象状態取込み処理のフローチャート、第3図は本発明
を二重化電子計算機システムで伝送ルートを二重化しな
い例の構成図、第4図は従来方式の代表的な構成図であ
る。 11.12.13・・・電子計算機 111.121,131・・・外部事象状態取込み処理
112.122,132・・・伝送ルート監視処理11
3、123.133・・・伝送ルート状態2・・・共有
メモリ   21.22・・・主メモリ211.221
・・・外部事象状態エリア212.222・・・伝送ル
ート状態エリア31.32・・・DMA装置  4.4
1.42・・・伝送ルート5・・・外部事象    6
・・・データ分配装置(7317)代理人 弁理1士 
則近憲佑(他1名)

Claims (2)

    【特許請求の範囲】
  1. (1)外部事象状態を伝送ルートとダイレクトメモリア
    クセス装置とを介してメモリに記憶し、このメモリ内容
    を二重化構成された各電子計算機に取込む二重化データ
    取込み方式において、上記メモリは各電子計算機に対し
    て共通メモリとすると共に、二重化された伝送ルート毎
    の外部事象状態を各電子計算機に対して共通に入力可能
    とし、一方の伝送ルートの異常時には、他方の健全な伝
    送ルートによる外部事象状態を取込むことを特徴とする
    二重化データ取込み方式。
  2. (2)共通した1つの伝送ルートからの外部事象状態を
    データ分配装置を介して各電子計算機に共通に入力可能
    としたことを特徴とする特許請求の範囲第1項記載の二
    重化データ取込み方式。
JP60106009A 1985-05-20 1985-05-20 二重化デ−タ取込み方式 Pending JPS61264445A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60106009A JPS61264445A (ja) 1985-05-20 1985-05-20 二重化デ−タ取込み方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60106009A JPS61264445A (ja) 1985-05-20 1985-05-20 二重化デ−タ取込み方式

Publications (1)

Publication Number Publication Date
JPS61264445A true JPS61264445A (ja) 1986-11-22

Family

ID=14422672

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60106009A Pending JPS61264445A (ja) 1985-05-20 1985-05-20 二重化デ−タ取込み方式

Country Status (1)

Country Link
JP (1) JPS61264445A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010198153A (ja) * 2009-02-24 2010-09-09 Nec System Technologies Ltd 冗長システム、冗長化方法及びプログラム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010198153A (ja) * 2009-02-24 2010-09-09 Nec System Technologies Ltd 冗長システム、冗長化方法及びプログラム

Similar Documents

Publication Publication Date Title
JPS61264445A (ja) 二重化デ−タ取込み方式
JPH0814797B2 (ja) 二重化処理装置におけるチェック方法
IE892223A1 (en) Improvements in and relating to stable memory circuits
JP3127941B2 (ja) 二重化装置
JPS6052458B2 (ja) 二重化した計算機制御システム
JPS6112580B2 (ja)
JP3012402B2 (ja) 情報処理システム
JPH07325792A (ja) Cpu監視装置
JPS6321217B2 (ja)
JP2946541B2 (ja) 二重化制御システム
JPS60134352A (ja) 二重化バス制御装置
JP2645021B2 (ja) バス異常検査システム
JPS5851364A (ja) 二重化周辺記憶制御装置
JPH11259325A (ja) 二重化システム及び二重化システムにおける情報処理方法
JPH03233744A (ja) 予備系ルート試験方式
JPH01209564A (ja) 情報処理装置
JPH03175770A (ja) 並行データ試験方法
JPH0212448A (ja) 複合電子計算機システム
JPH02277142A (ja) 二重系計算機システム
JPS61147344A (ja) 電子計算機システム
JPS6398764A (ja) マルチ計算機システムにおけるフアイルリカバリ方式
JPS62249250A (ja) 記憶装置
JPH0916425A (ja) 情報処理システム
JPS5896362A (ja) 複合系計算機システムの制御装置
JPH06124242A (ja) 二重化共有メモリ等価性保証方式