JPS61262870A - Bus controlling system - Google Patents

Bus controlling system

Info

Publication number
JPS61262870A
JPS61262870A JP10450185A JP10450185A JPS61262870A JP S61262870 A JPS61262870 A JP S61262870A JP 10450185 A JP10450185 A JP 10450185A JP 10450185 A JP10450185 A JP 10450185A JP S61262870 A JPS61262870 A JP S61262870A
Authority
JP
Japan
Prior art keywords
bus
instruction
unit
data
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10450185A
Other languages
Japanese (ja)
Other versions
JPH0713814B2 (en
Inventor
Shunichiro Nakamura
俊一郎 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP60104501A priority Critical patent/JPH0713814B2/en
Publication of JPS61262870A publication Critical patent/JPS61262870A/en
Publication of JPH0713814B2 publication Critical patent/JPH0713814B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)

Abstract

PURPOSE:To increase a processing speed as a whole by providing a bus splitting device that splits plural units into plural groups on halfway of a bus used in common by plural units and making direction control and separation control of transferred information. CONSTITUTION:When an instruction processing unit 4 outputs a memory address to 1, a signal line 9 is set to 1 and a signal line 10 is set to 0, and the memory address is transmitted to a bus 2 and received by a cash memory unit 6 and a main memory unit 7. In the case of cash miss, the main memory unit 7 outputs read data to the bus 2. At this time, the signal line 9 is set to 0, and signal line 10 is set to 1, and the read data are transmitted to a bus 1 and received by an instruction processing unit 4. Then, both signal lines 9 and 10 are set to 0, and the bus 1 and bus 2 are cut off, and indication to take out instruction is fed from an instruction taking out unit 5 to the instruction processing unit 4 on the bus 1.

Description

【発明の詳細な説明】[Detailed description of the invention]

[産業上の利用分野] この発明は、データ処理装置等の内部でデータ転送用I
J使ねれるバスの制御方式に関するものである。 [従来の技術] 第4図に従来のバス制御方式を用いたデータ処理装置の
一例を示す。第4図にa3いて、(1)はデータ転送ハ
スであり、この例では32本の信号線から構成され、1
回で32ビット(1ワード)のデータ転送が可能である
。このハス(1)には命令処理二1ニツ1〜(4)、命
令取出し一]ニット(5)、↑ヤッシコメモリー1ニッ
]へ(6)、千メモリ]ニツ1−(7)が接続されてい
る。これら各ユニットはワイヤードオフ7方式でバス(
1)に接続されており、バス(1)に対しでデータを送
出することも1、バス(1)からデータを受取ることも
可能イi双方向性のデータ転送機能を持っている。この
場合、各ユニットがバス(1)にデータを送出1ツたり
受は取ったりする際の制御(,1バス制御装置(8)に
より行イ
[Industrial Field of Application] The present invention provides an interface for data transfer inside a data processing device, etc.
This relates to a control method for buses that cannot be used. [Prior Art] FIG. 4 shows an example of a data processing device using a conventional bus control method. In Fig. 4, a3, (1) is a data transfer hub, which in this example is composed of 32 signal lines, and 1
It is possible to transfer 32 bits (1 word) of data per transfer. Connected to this lotus (1) are instruction processing units 1 to (4), instruction retrieval unit (5), ↑ Yashiko memory 1 unit (6), and 1,000 memory unit 1 to (7). has been done. Each of these units uses a wired-off 7-way bus (
It is connected to the bus (1) and has a bidirectional data transfer function that allows it to send data to the bus (1) and receive data from the bus (1). In this case, the control when each unit sends or receives data to the bus (1) is controlled by the bus controller (8).

【われる。 ここC゛、命令処理]ニラh(4>がメモリデータを読
み出す時の動作において、キャッジ:1ヒツトした場合
を第5図に、4−ヤッシコミスした場合を第6図にそれ
ぞれ示す。第5図において、命令処理1ニツ1−(4)
がり[]ツタタイムnでメモリアドレスをバス(1)に
送出すると、キャッシコメモリュニツlへ(6)と主メ
モリ1ニツ1〜(7)がこれを受取るか、キャッシコメ
モリニtニッl〜(6)の複数のメモリアドレスのうち
この時指定されたメモリアドレスにデータか存在し−C
いる場合には、すなわちキャッシュじツi〜した場合に
は、キャッシュメモリRニツ1−(6)は次のクロック
タイムn+1で19−ト′のデータをバス(1)に送出
する。この19−ドのデータ1.′i命令処J贋1ニッ
ト(4)によって受取られる。 このとぎ、キャッシコヒットシたことが4−ヤツシュメ
モリ」ニラ1〜(6〉から主メモリ1ニツ1〜(7)に
対して別途伝達されるため、主メモリ1ニツト(7)に
おいてはデータの読出しは行なわれイrい。 しかし、キャッシュミスの場合、ず2Zわち命令灰1里
二1−ニツ1〜(/l〉が指定したキャッジ]メ七すコ
ニツ1〜(6)のアドレスにデータが存在しなかった場
合、主メモリ1ニツト(7)からこの時のメモリアドレ
ス−(指定されたアドレスのデータが1ブ「1ツク(1
ブ[1ツク−4ワード)だt7J1ワード中位て読出さ
れ、キャッジ」メモリー1.】ツ1〜(6)に転送され
て格納されるように<iつている。 従って、命令処理71ニツ1−(4)かり目ツクタイム
nでメモリアドレスを送出したとすると、第6図に示覆
ようtJり[1ツクタイムnから約109「lツクタイ
ム経過したり「1ツクタイムm(n<m)で・主メモリ
ー丁1ニッI−(7)から4ワードのデ゛−タか1ワー
ド【1月奇て゛り[1ツクタイムm+3に自って読出さ
れ、ハス(1)に送出される。この時、最初の1ワード
は命令処理コニツIへ(4)とキY・ツシコメ七り]1
ニツ1−(6)の両りに取込まれる。 命令処理]1ニツlへ(4)はデータを受取ったため、
このデータに基づいた動作を直らに実行tJ移す3、一
方、主メモリ1ニツt−(7)から読出された4ワード
のデータのうち残りの3ソートのデータ(よキャッシュ
メモリー1ニツi〜(6)に順次取込まれて格納される
。 ところで、この時命令処理−lニツ1〜(4)か受取っ
たデータか[1−ド命令のような単純な命令であれぽ、
命令処理−1ニツl〜(4)はりr1ツクタイムm+1
rこの命令の実行を完了しでしまい、クロックタイムm
+2からは次の命令の実行に移ることが可能である。従
って、次の命令の実行がり目ツクタイムm+2から開始
されるために1よ、その1つ前のクロックタイムm+1
で命令取り出しユニツ1−(5)から命令処理コニツJ
−(=1>に対して次の命令を取出すべきことが指示さ
れていなければならイ【い。 命令取り出し1ニツ1−(5)から命令処理ユニット(
4)に対する命令の取出し指示は、他のコニット間のデ
ータ転送と同様にバス(1)を介して行われる。しかし
、クロックタイムm+1においてバス(コ)11主メモ
リ]−ニット(7)からキャッジヨーメモリユニット(
6)に対する転送データの出込みのために現在使用中と
なっている。 従って、命令の取出し指示は第7図に示万ようにり[1
ツクタイムm+’4まで待たされることになる。 [発明か解決しJ−うとする問題点] 上述しノJように従来のバス制御方式’(” lj、、
共通バス(1)に接続される1ニットにデータ処理速度
の差がある場合には、速度の〒い−Jニッi・は次の処
理を実行可能4にようになっているにもかかわらず、速
度の遅い一1ニットの動作が終了するまで待機し41ブ
ればならず、全体としての処理速度が遅くなってしまう
という問題点かあった。 本発明(」このような問題点を解決するためになされた
もので、その目的は全体としての処理速度を向上させる
ことができるバス制御方式を提供することにある。 [問題点を解決するための手段] 本発明は、ディジタル情報を扱う複数の77ニツトを共
通のバスに接続し、このバスに対づる使用を各二1ニッ
トに時分割的に与えて各−1ニツ1−間の情報交換を行
うバス制御方式においで、前記バスの途中に前記複数の
qニラ1〜を複数のグループに分割するバス分割手段を
説Cノ、分割された1ニツトグル一プ間における転送情
報の方向制御および切離し制御を行い、前記−]ニット
グループ間お−6= よび各−]ニット相q間の情報交換を行うようにしたも
のである。 [作−川1 バス分割手段を、分割されlこ片方のバスから他方のバ
スへ(あるい【J、ぞの逆の〕)向l\)データか転送
可能な状態に設定力ることにより、従来と同様の機能か
実)l(tζきるとバに、バス分割手段を両方のバスが
切り州(\れた状態に設定力ることにより、ハルのバス
につながる同一グルー−1の二1ニッ1〜同志(′デー
タ交換を行っている間に、仙りのバスにつ41がる他の
グループにお(Jる2ニツ1〜同志でもデータ交換を行
うことかできる。 [発明の実施例−1 第1図はこの発明の一実施例であるバス制御す式を示す
図であり、第4図で示した従来構成に対し−CCパスF
−’Iu装(3) ト信号線(9)、(10)が駈たに
(;f hnされている。なお、この実施例ではバスを
2つに分割し−Cいるため、バス(1)とバス(2)と
に分(−)で番目を(=I C−Jている。 第2図111、この発明の要部であるバス分割装置(3
)をバス(1)、(2)の信号線1本について示したも
のである、。 第2図におい″(、信号線(1k)と(2k)はそれぞ
れ分割されたバス(1)、(2)の32本の信号線のう
ら11)である。信号線(9)と(10)はバス分割装
置の状態設定に使うものであり、これら信号線に対する
信号はバス制御装置(ε3)から出力される。(11)
と(12〉はANI’)グー1〜であり、バス制御装置
(8)が信号線(9)を1″の値に、また信号線(10
)を′″0″の値に設定力ると、バス(1)の信号線(
1k)の情報はバス(2)の信号線(2k)に伝わる状
態となる。逆に信号線(9)を′0″に、信号線(10
)を“1″に設定すると、バス(2)の信号線(2k)
の情報はバス(1)の信号線(1k)に伝わる状態とな
る。一方、バス制御装置(8)が信号線(9)と(10
)を共に1101+にすると、バス(1〉、(2)の信
号線(1k)と(2k)はnいに全く切離された状態と
イ【る。このため、この切離し状態ではバス(1〉とバ
ス(2)はそれぞれ別のデータ転送に独立して用いるこ
とかできる。 第3図はこの実施例のバスの動作をボ寸タイムチャー1
〜であり、従来方式の動作説明に用いた第7図に対応す
るものである。す4rわち、命令処理ユニツ1〜(/l
)がメモリデータを読出す時にキャッシュミスしたため
にブ■ツタロードが行われ、命令処理コーニツlへ(4
)では該データを受取るとずぐ次の命令の実行に移ると
いう時のタイムヂャ−1〜である。 第3図において、り[1ツクタイムnで命令処理]ニラ
1〜(4)はメモリアドレスをバス(1)に出力する。 この時、信号線(9)は11111に、(10)iコ、
“0″に設定されるために、バス(1)に送出され他命
令処理コニット(4)からのメモリフッドレスはバス(
2)(こイ云わり、=1=ャツシコーメモリ二1ニット
(6)と主メモリュニツlへ(7)で受取られる。キャ
ッシュミスした場合であるため、クロックタイムmから
4り[1ツクにわたって↑メモリ二1−ニット(7)が
読出しデータをバス(2)−〇 − に出力する。この場合、クロックタイムmではバス制御
装置(8)により信号線(9)(まII OIIに、ま
た信号線(10)は“1″に設定される。このために、
この続出しデータ(ブ[1ツク[−1−トの第1のワー
ド)はバス(1)にも伝えられ命令処理]ニラj−(4
)により受(プ取られる。そして、次のり[1ツクタイ
ムm+1で(7月3号線(9)と(10)i(i共に0
″に設定される。このため、バス(1〉とハス(2)は
切離される。そこで、クロックタイムm+1においては
、バス(1)上で命令取出し二1ニッl−’ (5)か
ら命令処理−1ニツ1〜(4)に対し命令の取出し指示
か行われる。すなわち、第7図に示した従来方式のタイ
ムチX7−1−では残り31ノードのブロックロードデ
ータの転送が終ってから命令の取出し指示が行われたか
、本実施例では2番[」のブロック[1−ドデータの転
送と同時(り「1ツクタイムm+1)に命令の取出し指
示を行うことができる。 従って、従来方式に比べ、3り[−1ツタ速いタイミン
グで命令の取出し指示を行うことがc″きることにイア
リ、その結果、命令処理−1ニツh(4,)ば3り[−
1ツタ速く次の命令の実行を聞胎覆ることかできる。こ
のため、データ処理装置全体の処理速度を!8段に向上
さけることかできる。 なお、本発明は実施例で示したようイ1バス構成に限ら
ず、共通バスを複数の1−ニットが共通使用し、しかも
その使用の際の競合関係が起るようなハス構成を有する
装置に全て適用することができる。また、バスの分割数
も2つに限らず、動作速度が同等程ifの1ニツトをグ
ループ化し−てこのグループに対応して3つ以上に分割
するようにしてもよい。 「発明の効果」 以上説明したJ:うに本発明は、複数のユニツi〜が共
通使用するバスの途中に前記複数の」ニア1〜を複数の
グループに分割するバス分割手段を設け、分割されたニ
アニットグループ間におcJる転送情報の方向制御およ
び切離し制御を行い、前記E1−ニツ1〜グループ問お
J−び各ユニツ1〜相ひ間の情報交換を行うようにした
ものである。このため、バスの行動利用を図ることがで
き、処理装置の処理速I宴を格段に向上ざけることがで
きるという優れた効果か1qられる。
[Become.] In the operation when C゛, instruction processing] Nira h (4> reads memory data, a case where a cache: 1 hit is made is shown in Fig. 5, and a case where a 4-yash commision is made is shown in Fig. 6. Fig. 5 In, instruction processing 1 day 1-(4)
When a memory address is sent to bus (1) at time n, it is sent to cashico memory unit l (6) and main memory units 1 to (7) receive it, or cashico memory unit t is sent to bus (1). If data exists at the memory address specified at this time among the multiple memory addresses in ~(6) -C
If there is, that is, if the cache is the same, the cache memory R unit 1-(6) sends the data of 19-t' to the bus (1) at the next clock time n+1. This 19-code data 1. 'i is received by the instruction station Jfake1nit (4). At this point, the data about the cache hit is separately transmitted from the memory 1 to 6 (6) to the main memory 1 to 7, so the data is stored in the main memory 1 (7). However, in the case of a cache miss, the address of z2Z, that is, the cache specified by /l> (6) If there is no data at the specified address, the data at the specified address will be transferred from the main memory 1 unit (7) to the memory address at this time.
t7J1 word middle is read and cached memory 1. ] <i> are transferred and stored in files 1 to (6). Therefore, if a memory address is sent at a key check time n in the instruction processing 71 (1-(4)), as shown in FIG. If (n<m), either 4 words of data or 1 word from main memory 1st day I-(7) is read out automatically at time m+3 and stored in lotus (1). At this time, the first word is sent to the instruction processing unit I (4) and the instruction processing unit 7 [1]
It is taken up by both of the needles 1-(6). Instruction processing] To 1st l (4) has received data, so
The operation based on this data is immediately executed and moved to tJ3.Meanwhile, among the 4 words of data read from the main memory 1 t-(7), the remaining 3 sorted data (from the cache memory 1 t-(7) 6). By the way, at this time, whether the instruction processing (1 to (4)) or the received data is a simple instruction such as a
Instruction processing - 1 day l ~ (4) Axis r1 time m + 1
rThe execution of this instruction is not completed and the clock time m
From +2, it is possible to move on to execution of the next instruction. Therefore, since the execution of the next instruction starts from the clock time m+2, the clock time m+1 before that is 1.
Extract the instruction from Unit 1-(5) and process the instruction.
-(=1> must indicate that the next instruction should be fetched.
Instructions for fetching instructions to 4) are performed via the bus (1) in the same way as data transfer between other conits. However, at clock time m+1, bus 11 main memory]-nit (7) is transferred from the carriage yaw memory unit (
6) is currently in use for transferring data in and out. Therefore, the command retrieval instructions are shown in Figure 7 [1]
You will have to wait until time m+'4. [Problems to be solved by the invention] As mentioned above, the conventional bus control method'("lj,,
If there is a difference in data processing speed between 1 nits connected to the common bus (1), the following processing can be executed even though the speed is 4. However, there is a problem in that the processing speed as a whole is slowed down because it is necessary to wait for 41 bits until the slow 11-nit operation is completed. The present invention has been made to solve these problems, and its purpose is to provide a bus control method that can improve the overall processing speed. The present invention connects a plurality of 77 nits that handle digital information to a common bus, and assigns the use of this bus to each 21 nits in a time-sharing manner, thereby transmitting information between each 77 nits. In a bus control system that performs exchange, there is a bus dividing means for dividing the plurality of q-nilla 1 into a plurality of groups in the middle of the bus, and direction control of transfer information between the divided 1-nito groups. and disconnection control to exchange information between the above-mentioned -] knit groups and between each -] knit phase q. By setting the state in which data can be transferred from one bus to the other bus (or in the opposite direction), the same function as before can be achieved. Then, by setting the bus splitting means so that both buses are disconnected, the same group connected to Hull's bus can be set to , it is also possible to exchange data with other groups connected to the bus (Jru2Nitsu1~comrades). 4 is a diagram showing a certain bus control formula, in contrast to the conventional configuration shown in FIG.
-'Iu device (3) The signal lines (9) and (10) are connected in a row (;f hn. In this embodiment, the bus is divided into two, so the bus (1 ) and bus (2), the number is (=I C-J).
) is shown for one signal line of buses (1) and (2). In Figure 2, the signal lines (1k) and (2k) are the back 11 of the 32 signal lines of the divided buses (1) and (2), respectively.Signal lines (9) and (10) ) are used to set the status of the bus splitting device, and signals for these signal lines are output from the bus control device (ε3). (11)
and (12> is ANI') go 1~, and the bus controller (8) sets the signal line (9) to the value 1'' and also sets the signal line (10
) to the value of ``0'', the signal line (
1k) is now transmitted to the signal line (2k) of the bus (2). Conversely, the signal line (9) is set to '0'', and the signal line (10
) is set to “1”, the signal line (2k) of bus (2)
The information is now transmitted to the signal line (1k) of the bus (1). On the other hand, the bus control device (8) connects the signal line (9) and (10).
) are both set to 1101+, the signal lines (1k) and (2k) of buses (1>, (2) are completely disconnected. Therefore, in this disconnected state, the bus (1k) and (2k) are completely disconnected. > and bus (2) can be used independently for different data transfers. Figure 3 shows the operation of the bus in this embodiment in a time chart 1.
. . . , which corresponds to FIG. 7 used to explain the operation of the conventional system. 4r That is, instruction processing unit 1~(/l
) caused a cache miss when reading memory data, so a block load was performed, and the instruction processing command (4
) is the timer 1~ when the execution of the next instruction is started immediately after receiving the data. In FIG. 3, chips 1 to (4) that process instructions in one working time n output memory addresses to the bus (1). At this time, the signal line (9) is connected to 11111, (10) i,
Since it is set to “0”, the memory address sent to the bus (1) from the other instruction processing unit (4) is sent to the bus (1).
2) (Thus, = 1 = transfer memory 21 nits (6) and main memory l are received at (7). Since this is a case of a cache miss, 4 nits from clock time m [↑memory over 1 nit) The 21-nit (7) outputs the read data to the bus (2)-〇-.In this case, at clock time m, the bus controller (8) outputs the read data to the signal line (9) (also II OII). (10) is set to “1”. For this reason,
This successive data (the first word of block [-1-]) is also transmitted to bus (1) for instruction processing]
) is received (p.
Therefore, at clock time m+1, the instruction is fetched on the bus (1) from the bus (5). Processing 1 An instruction to fetch instructions is given to nodes 1 to (4).In other words, in the conventional timer X7-1 shown in FIG. In this embodiment, the instruction can be issued at the same time as the transfer of the block [1-] code data (or 1 transfer time m+1). , 3[-1] It is now possible to issue an instruction fetch instruction at a faster timing, and as a result, the instruction processing time is -1[-1].
It is possible to overturn the execution of the next command one step faster. For this reason, the processing speed of the entire data processing device! It is possible to improve to 8th stage. Note that the present invention is not limited to the 1-bus configuration as shown in the embodiments, but also applies to devices having a 1-bus configuration in which a common bus is commonly used by a plurality of 1-nits, and there is a competitive relationship when using the common bus. can be applied to all. Further, the number of divisions of the bus is not limited to two, but it is also possible to group one unit with the same operating speed if and divide it into three or more units corresponding to this group. ``Effects of the Invention'' The present invention described above provides bus dividing means for dividing the plurality of units i~ into a plurality of groups in the middle of a bus commonly used by a plurality of units i~. Direction control and separation control of transfer information between unit groups is performed, and information is exchanged between the E1-unit group and each unit group. . Therefore, the bus can be used more efficiently, and the processing speed of the processing device can be significantly improved, which is an excellent effect.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明の一実施例のバス制餞■方式を示ず構
成図、第2図は第1図にお(プるバス分割装置の構成を
示す図、第3図1,1第1図の実施例の動作を示すタイ
ムヂャーl・、第4図は従来のバス制御方式を用いた装
置の一例を示す構成図、第5図〜第7図121第4図の
動作を示ずタイムチャ−1ヘてある。 (1)、(2)・・・バス、(3)・・・バス分割装置
、(4)・・・命令処理]ニット、(5)・・・命令取
出しユニツ1〜、(6)・・・−1=ヤツシユメモリ′
JIニツ]〜、(7)・・・主メモリ−1−ニット、(
ε3)・・・バス制御装uit、 (9) 、 (10
) ・・・イ吉号線、 (11) 、 (12)・・・
ANDゲ−1〜。 イ1お、各図中、同一首号は同一又は相当部分を示す。 −へ 手続補正書(自発) 昭府、  6)、J月13日
Fig. 1 is a block diagram showing a bus division system according to an embodiment of the present invention, Fig. 2 is a diagram showing the structure of a bus dividing device similar to Fig. Figure 4 is a configuration diagram showing an example of a device using the conventional bus control method, and Figures 5 to 7 show the operation of the embodiment shown in Figure 1. -1. (1), (2)...bus, (3)...bus division device, (4)...instruction processing unit, (5)...instruction fetching unit 1~ , (6)...-1=Year memory'
JInits]~, (7)...Main memory -1-nits, (
ε3)...Bus control unit, (9), (10
)...Ikichi line, (11), (12)...
AND game 1~. B1. In each figure, the same number indicates the same or equivalent part. Procedural amendment to - (voluntary) Shofu, 6), J month 13th

Claims (1)

【特許請求の範囲】[Claims] ディジタル情報を扱う複数のユニットを共通のバスに接
続し、このバスに対する使用権を各ユニットに時分割的
に与えて各ユニット間の情報交換を行うバス制御方式に
おいて、前記バスの途中に前記複数のユニットを複数の
グループに分割するバス分割手段を設け、分割されたユ
ニットグループ間における転送情報の方向制御および切
離し制御を行い、前記ユニットグループ間および各ユニ
ット相互間の情報交換を行うようにしたことを特徴とす
るバス制御方式
In a bus control method in which multiple units that handle digital information are connected to a common bus, and the right to use the bus is given to each unit in a time-sharing manner to exchange information between the units, the multiple units A bus dividing means is provided for dividing the units into a plurality of groups, and the direction control and separation control of transfer information is performed between the divided unit groups, and information is exchanged between the unit groups and each unit. A bus control method characterized by
JP60104501A 1985-05-16 1985-05-16 Bus control method Expired - Lifetime JPH0713814B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60104501A JPH0713814B2 (en) 1985-05-16 1985-05-16 Bus control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60104501A JPH0713814B2 (en) 1985-05-16 1985-05-16 Bus control method

Publications (2)

Publication Number Publication Date
JPS61262870A true JPS61262870A (en) 1986-11-20
JPH0713814B2 JPH0713814B2 (en) 1995-02-15

Family

ID=14382258

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60104501A Expired - Lifetime JPH0713814B2 (en) 1985-05-16 1985-05-16 Bus control method

Country Status (1)

Country Link
JP (1) JPH0713814B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05108553A (en) * 1991-10-21 1993-04-30 Matsushita Electric Ind Co Ltd Bus coupling device
JP2003085128A (en) * 2001-09-13 2003-03-20 Fujitsu Ltd Semiconductor device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55153024A (en) * 1979-05-15 1980-11-28 Toshiba Corp Bus control system
JPS5680722A (en) * 1979-12-06 1981-07-02 Nippon Telegr & Teleph Corp <Ntt> Interprocessor control system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55153024A (en) * 1979-05-15 1980-11-28 Toshiba Corp Bus control system
JPS5680722A (en) * 1979-12-06 1981-07-02 Nippon Telegr & Teleph Corp <Ntt> Interprocessor control system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05108553A (en) * 1991-10-21 1993-04-30 Matsushita Electric Ind Co Ltd Bus coupling device
JP2003085128A (en) * 2001-09-13 2003-03-20 Fujitsu Ltd Semiconductor device

Also Published As

Publication number Publication date
JPH0713814B2 (en) 1995-02-15

Similar Documents

Publication Publication Date Title
JPS61262870A (en) Bus controlling system
JPH0225958A (en) High-speed data transfer system
JPH05282242A (en) Bus control system
JP3496294B2 (en) Serial data transfer device
JPS62182857A (en) Input and output controller
JPS6367702B2 (en)
JP2687716B2 (en) Information processing device
JP3399776B2 (en) Computer and method for transferring peripheral device control data in computer
JPS6217879Y2 (en)
KR0174652B1 (en) Method and apparatus for data transmission in burst mode multiple monitoring method
JPS54140439A (en) Composite computer device
JP3207329B2 (en) Bus controller and bus transfer method
JPS6261976B2 (en)
JPS63163952A (en) Data transfer system
JPH039453A (en) Data transfer controller
JPS62145345A (en) Control system for direct memory access interval
JPS61120262A (en) Inter-memory intelligent dma controller
JPH0256697B2 (en)
JPH01315858A (en) Data transfer control method and device
JPS59100653A (en) Polling address selecting system
JPS63201810A (en) Time system for information processing system
JPH06161945A (en) Memory data transfer device
JPH02100739A (en) Data transfer controlling system
JPS60237563A (en) High-speed transfer method of bus coupling device
JPS6232505B2 (en)