JPS61250737A - 初期プログラムロ−ド方式 - Google Patents
初期プログラムロ−ド方式Info
- Publication number
- JPS61250737A JPS61250737A JP60092470A JP9247085A JPS61250737A JP S61250737 A JPS61250737 A JP S61250737A JP 60092470 A JP60092470 A JP 60092470A JP 9247085 A JP9247085 A JP 9247085A JP S61250737 A JPS61250737 A JP S61250737A
- Authority
- JP
- Japan
- Prior art keywords
- impl
- processing
- information
- read
- processing device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/22—Microcontrol or microprogram arrangements
- G06F9/24—Loading of the microprogram
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Between Computers (AREA)
- Computer And Data Communications (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔概 要〕
処理装置の制御記憶装置に制御マイクロプログラムをロ
ードする等のための、初期プログラムロード方式である
。処理装置に設ける読取専用記憶装置に、ロード情報を
記憶しておき、その情報をサポート処理装置が読み出し
て、所定の処理装置ヘロードする手段を設ける。
ードする等のための、初期プログラムロード方式である
。処理装置に設ける読取専用記憶装置に、ロード情報を
記憶しておき、その情報をサポート処理装置が読み出し
て、所定の処理装置ヘロードする手段を設ける。
本発明は、情報処理システムの処理装置の制御記憶装置
に制御マイクロプログラムをロードする部のための、初
期プログラムローr方式に関する。
に制御マイクロプログラムをロードする部のための、初
期プログラムローr方式に関する。
最近の情報処理システムは、複数の中央処理装置及びチ
ャネル処理装置等、複数の各種処理装置で構成される場
合が多く、又それらの処理装置は、いわゆるマイクロプ
ログラム制御方式を採るものが多い。
ャネル処理装置等、複数の各種処理装置で構成される場
合が多く、又それらの処理装置は、いわゆるマイクロプ
ログラム制御方式を採るものが多い。
マイクロプログラム制御方式の処理装置は、通常比較的
高速の制御記憶袋W1(以下においてCSという)に制
御マイクロプログラムをロー、ドしておき、このマイク
ロプログラムを実行することにより、所要の制御機能を
実現する。
高速の制御記憶袋W1(以下においてCSという)に制
御マイクロプログラムをロー、ドしておき、このマイク
ロプログラムを実行することにより、所要の制御機能を
実現する。
そのために、例えば電源断の状態から、電源を投入して
システムを立ち上げる場合等には、適当な方法によって
、各処理装置のCSに各制御マイクロプログラムをロー
ドする、いわゆる初期マイクロプログラムロード(以下
においてIMPLという)を行うようにされる。
システムを立ち上げる場合等には、適当な方法によって
、各処理装置のCSに各制御マイクロプログラムをロー
ドする、いわゆる初期マイクロプログラムロード(以下
においてIMPLという)を行うようにされる。
〔従来の技術と発明が解決しようとする問題点〕第2図
は、情報処理システムの、初期マイクロプログラムロー
ドに係る構成の一例を示すブロック図である。
は、情報処理システムの、初期マイクロプログラムロー
ドに係る構成の一例を示すブロック図である。
中央処理装置1及び複数のチャネル処理装置2があり、
それらには、それぞれのC33及び4等が設けられてい
る。
それらには、それぞれのC33及び4等が設けられてい
る。
中央処理装置l及び各チャネル処理装置2は、IMPL
および監視、試験等のために、サポート処理装置5に接
続される。
および監視、試験等のために、サポート処理装置5に接
続される。
サポート処理装置5には、例えばフロッピィディスク記
憶装置6が接続され、ここから各処理装置用に構成され
た制御マイクロプログラムを読み込んで、各処理装置l
及び2のC83,4へ所要のプログラムを転送すること
により、IMPLが行われる。
憶装置6が接続され、ここから各処理装置用に構成され
た制御マイクロプログラムを読み込んで、各処理装置l
及び2のC83,4へ所要のプログラムを転送すること
により、IMPLが行われる。
このような構成によれば、すべての処理装置の制御マイ
クロプログラムをフロッピィディスクに記憶し、フロッ
ピィディスク記憶装置6から順次読み込まなければなら
ないので、処理装置が多くなった場合には、IMPLに
要する時間が長くなり、又フロッピィディスクの所要枚
数も多くなって、操作を複雑にする等の問題が生じる。
クロプログラムをフロッピィディスクに記憶し、フロッ
ピィディスク記憶装置6から順次読み込まなければなら
ないので、処理装置が多くなった場合には、IMPLに
要する時間が長くなり、又フロッピィディスクの所要枚
数も多くなって、操作を複雑にする等の問題が生じる。
第1図は、本発明の構成を示すブロック図である。
11.12は処理装置、10はそれらと接続するサポー
ト処理装置であり、処理装置11.12は読取専用記憶
装置15.16を有する。
ト処理装置であり、処理装置11.12は読取専用記憶
装置15.16を有する。
17は読取専用記憶装置15.16を読み出すためのバ
ス、18はIMPL情報の転送バスである。
ス、18はIMPL情報の転送バスである。
IMPLにおいて、サポート処理装置10は、パス17
を使って、所要の読取専用記憶装置15.16等から記
憶情報を読み出して、サポート処理装置10内の記憶装
置に保持し、所定の処理装置11.12等へ、パス18
により転送する。
を使って、所要の読取専用記憶装置15.16等から記
憶情報を読み出して、サポート処理装置10内の記憶装
置に保持し、所定の処理装置11.12等へ、パス18
により転送する。
各処理装置11.12では、自身宛てに転送されたI
M P L 情報を、装置内のCSに順次ロードする。
M P L 情報を、装置内のCSに順次ロードする。
各処理装置11.12にロードすべきIMPL情報は、
IMPL制御情報として、予めサポート処理装置10に
保持されているものとする。
IMPL制御情報として、予めサポート処理装置10に
保持されているものとする。
以上の構成により、IMPLが自動的に高速に処理され
、又IMPL情報を処理装置間で相互に交換して、処理
装置の制御機能を切り換える等の運用が、容易にできる
ようになる。
、又IMPL情報を処理装置間で相互に交換して、処理
装置の制御機能を切り換える等の運用が、容易にできる
ようになる。
第1図において、サポート処理装置10は、その記憶装
置20に、IMPL制御表21を、例えばフロッピィデ
ィスク記憶装置22からロードして、IMPLを開始す
る。
置20に、IMPL制御表21を、例えばフロッピィデ
ィスク記憶装置22からロードして、IMPLを開始す
る。
IMPL制御表21には、IMPL制御情報として、各
処理装置11.12等ごとに、それらにI MPLすべ
き情報を保持する読取専用記憶装置15.16等のアド
レス情報が示されている。
処理装置11.12等ごとに、それらにI MPLすべ
き情報を保持する読取専用記憶装置15.16等のアド
レス情報が示されている。
サポート処理装置10は、IMPLII御表21に従っ
て、読取専用記憶装置15.16等からパス17によっ
てIMPL情報を記憶装置20のバッファ領域23.2
4等へ読み込み、それを所定の1以上の処理装置11,
12等へ、バス18により転送する。
て、読取専用記憶装置15.16等からパス17によっ
てIMPL情報を記憶装置20のバッファ領域23.2
4等へ読み込み、それを所定の1以上の処理装置11,
12等へ、バス18により転送する。
各処理装置11.12等は、バス18から受は取ったI
MPL情報をC313,14等へ順次ロードする。
MPL情報をC313,14等へ順次ロードする。
サポート処理装置10はバッファを23.24のように
複数個設けることにより、例えば読取専用記憶装置15
.16等からの読み込みと、C313,14等への転送
を並行して実行し、IMPLを更に効率よく処理するこ
とができる。
複数個設けることにより、例えば読取専用記憶装置15
.16等からの読み込みと、C313,14等への転送
を並行して実行し、IMPLを更に効率よく処理するこ
とができる。
複数の処理装置12が、同一の内容のIMPLを行う場
合には、読取専用記憶装置16から1回読み込んだ情報
を、各処理装置12へ反復転送すればよい。
合には、読取専用記憶装置16から1回読み込んだ情報
を、各処理装置12へ反復転送すればよい。
更に、IMPL制御表21で指定しておくことにより、
例えば処理装置12の1台にロードするIMPL情報の
全部又は一部を、読取専用記憶装置15から転送するこ
とにより、処理装置12の制御機能を変更するような運
用ができる。
例えば処理装置12の1台にロードするIMPL情報の
全部又は一部を、読取専用記憶装置15から転送するこ
とにより、処理装置12の制御機能を変更するような運
用ができる。
以上の説明から明らかなように、本発明によれば、多数
の処理装置にIMPLを行う情報処理システムにおいて
、IMPLを高速に自動処理することができるという著
しい工業的効果がある。
の処理装置にIMPLを行う情報処理システムにおいて
、IMPLを高速に自動処理することができるという著
しい工業的効果がある。
第1図は本発明の実施例構成ブロック図、第2図は従来
の一構成例ブロック図である。 図において、 1は中央処理装置、 2はチャネル処理装置、3.
4.13.14はC81 5,10はサポート処理装置、 6.22はフロッピィディスク記憶装置、11.12は
処理装置、 15.16は読取専用記憶装置、 20は記憶装置、 21はIMPL制御表、23
.24はバッファ
の一構成例ブロック図である。 図において、 1は中央処理装置、 2はチャネル処理装置、3.
4.13.14はC81 5,10はサポート処理装置、 6.22はフロッピィディスク記憶装置、11.12は
処理装置、 15.16は読取専用記憶装置、 20は記憶装置、 21はIMPL制御表、23
.24はバッファ
Claims (1)
- 【特許請求の範囲】 複数の処理装置(11、12)、及び該処理装置(11
、12)と接続するサポート処理装置(10)を有する
情報処理システムにおいて、 少なくとも1台の該処理装置(11、12)は、読取専
用記憶装置(15、16)を有し、 該サポート処理装置(10)は、該読取専用記憶装置(
15、16)の記憶情報を読み出す手段(17)、及び
、該記憶情報を初期プログラムロード情報として、所定
の上記処理装置(11、12)へ転送する手段(18)
を有することを特徴とする初期プログラムロード方式。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60092470A JPS61250737A (ja) | 1985-04-30 | 1985-04-30 | 初期プログラムロ−ド方式 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60092470A JPS61250737A (ja) | 1985-04-30 | 1985-04-30 | 初期プログラムロ−ド方式 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS61250737A true JPS61250737A (ja) | 1986-11-07 |
Family
ID=14055218
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP60092470A Pending JPS61250737A (ja) | 1985-04-30 | 1985-04-30 | 初期プログラムロ−ド方式 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS61250737A (ja) |
-
1985
- 1985-04-30 JP JP60092470A patent/JPS61250737A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS62177621A (ja) | デイスク装置 | |
| JPH08235092A (ja) | データ転送制御装置 | |
| JPS61250737A (ja) | 初期プログラムロ−ド方式 | |
| JPS5919290A (ja) | 共用メモリシステム | |
| JPH06202894A (ja) | 共有メモリ制御回路 | |
| JPH01309117A (ja) | 磁気デイスク装置 | |
| JPS6331806B2 (ja) | ||
| JPS6371752A (ja) | 半導体フアイル装置 | |
| JPS61147358A (ja) | 初期プログラムロ−デイング回路 | |
| JPH03194641A (ja) | アプリケーションプログラム共用方式 | |
| JPH05242009A (ja) | 直接メモリアクセス装置 | |
| JPS63180155A (ja) | 多重書きフアイルサブシステム | |
| JPS61196330A (ja) | 並列処理制御方式 | |
| JPS6225353A (ja) | マイクロプログラムロ−ド方式 | |
| JPS6280748A (ja) | 入出力処理装置 | |
| JPS61100852A (ja) | デ−タ転送方式 | |
| JPH02157934A (ja) | 可変長データ処理装置 | |
| JPH04160636A (ja) | 駆動情報のロード制御方式 | |
| JPS62288928A (ja) | デ−タ処理装置 | |
| JPS58175189A (ja) | 情報処理システム | |
| JPS5985556A (ja) | フアイル制御システム | |
| JPH01179992A (ja) | フォント切り換え方式 | |
| JPS6194167A (ja) | 周辺制御装置 | |
| WO1989008885A1 (en) | Mirror disk ram system | |
| JPS63249243A (ja) | 二次記憶情報セ−ブ方式 |