JPS61232762A - 映像信号読取装置 - Google Patents
映像信号読取装置Info
- Publication number
- JPS61232762A JPS61232762A JP60072996A JP7299685A JPS61232762A JP S61232762 A JPS61232762 A JP S61232762A JP 60072996 A JP60072996 A JP 60072996A JP 7299685 A JP7299685 A JP 7299685A JP S61232762 A JPS61232762 A JP S61232762A
- Authority
- JP
- Japan
- Prior art keywords
- counter
- signal
- video signal
- reading
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Facsimile Scanning Arrangements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、静止画映像信号の読取装置に関するもので例
えば画像プリンタ等の映像信号をディジタル化して処理
を行なう装置の映像信号入力部に広く利用できるもので
ある。
えば画像プリンタ等の映像信号をディジタル化して処理
を行なう装置の映像信号入力部に広く利用できるもので
ある。
従来の技術
従来映像信号をディジタル化して読み取るためには、入
力された映像信号を実時間でA/D変換して読み取る手
法と、サンプリングしてA/D変換する手法が用いられ
ている。これらの映像信号読取装置を画像プリンタ等に
応用する場合、前者は、動画を読み取ることができる反
面、高速で大容量のフレームメモリを必要とするが、後
者は、はぼ画像プリンタの印写ライン速度に合わせて読
み込めるので、小容量のラインメモリだけで構成できる
という特徴がある。
力された映像信号を実時間でA/D変換して読み取る手
法と、サンプリングしてA/D変換する手法が用いられ
ている。これらの映像信号読取装置を画像プリンタ等に
応用する場合、前者は、動画を読み取ることができる反
面、高速で大容量のフレームメモリを必要とするが、後
者は、はぼ画像プリンタの印写ライン速度に合わせて読
み込めるので、小容量のラインメモリだけで構成できる
という特徴がある。
第2図は、従来の映像信号読取装置の実施例の構成図で
ある。
ある。
1は読取画素クロックを発生する発振器、2は読取開始
水平位置を設定する初期設定手段、3は読み取る縦ライ
ンを移動させるカウンタ、4は走査線ごとに1画素を読
み取るタイミング信号を発生させるカウンタ、6は映像
信号をA/D変換するA/D変換器、6はA/D変換器
5の出力データを記憶するレジスタである。
水平位置を設定する初期設定手段、3は読み取る縦ライ
ンを移動させるカウンタ、4は走査線ごとに1画素を読
み取るタイミング信号を発生させるカウンタ、6は映像
信号をA/D変換するA/D変換器、6はA/D変換器
5の出力データを記憶するレジスタである。
読取開始信号eが与えられると、カウンタ3は、初期位
置設定手段2に設定されている読取初期位置データをプ
リセットする。
置設定手段2に設定されている読取初期位置データをプ
リセットする。
カウンタ4は、水平同期信号が入力されるごとに、カウ
ンタ3の出力データをプリセットし、プリセットされた
データが発振器1からの画素クロック数と一致したとき
に、キャリー信号を発生する。このキャリー信号により
レジスタ6は、A/D変換器5の出力画素データを記憶
すると同時に、キャリー信号をストローブ信号として出
力する。
ンタ3の出力データをプリセットし、プリセットされた
データが発振器1からの画素クロック数と一致したとき
に、キャリー信号を発生する。このキャリー信号により
レジスタ6は、A/D変換器5の出力画素データを記憶
すると同時に、キャリー信号をストローブ信号として出
力する。
カウンタ4が上記の動作を1画面の走査線の回数くり返
すことにより、映像信号を縦方向に1ライン読み取るこ
とができる。
すことにより、映像信号を縦方向に1ライン読み取るこ
とができる。
次にカウンタ3は、垂直同期信号によりカウントアツプ
されるためカウンタ4にプリセットされるデータも1だ
け大きくなり、映像信号をサンプリングする縦ラインは
1画素分右に移動する。
されるためカウンタ4にプリセットされるデータも1だ
け大きくなり、映像信号をサンプリングする縦ラインは
1画素分右に移動する。
したがって第3図に示すように1画面を縦M画素、横N
画素にサンプリングする場合、サンプリングを行なう縦
ラインは、i=0の位置から1=N−1まで、垂直同期
信号ごとに移動して全画面を読み取ることができる(
Co1or Video PicturePrinte
r 5ony Corporation IEEE
Transactions onConsame El
eotronics 、 Vol 、CE−28、&3
+ AIXIJu8t19B2)。
画素にサンプリングする場合、サンプリングを行なう縦
ラインは、i=0の位置から1=N−1まで、垂直同期
信号ごとに移動して全画面を読み取ることができる(
Co1or Video PicturePrinte
r 5ony Corporation IEEE
Transactions onConsame El
eotronics 、 Vol 、CE−28、&3
+ AIXIJu8t19B2)。
発明が解決しようとする問題点
このような従来の映像信号読取装置は、画面の縦1ライ
ン分の画素の読み廠シに、1フイールドあるいは1フレ
ームの時間を要するため1画面の、読み取りに多くの時
間を費す。
ン分の画素の読み廠シに、1フイールドあるいは1フレ
ームの時間を要するため1画面の、読み取りに多くの時
間を費す。
したがって本発明は、読取時間を従来の数分の−に短縮
できかつ、従来例同様フィールドあるいはフレームメモ
リを必要としない簡易な回路で構成できる映像信号読取
装置を提供することを目的としている。
できかつ、従来例同様フィールドあるいはフレームメモ
リを必要としない簡易な回路で構成できる映像信号読取
装置を提供することを目的としている。
問題点を解決するだめの手段
本発明は上記問題点を解決するために、水平同期信号を
基準に画素を読み取るタイミングを与えるカウンタの出
力を遅延する複数個の遅延手段と、A/D変換器の出力
を記憶する複数個のレジスタを備えることにより、1本
の走査線内の連続する複数画素の読み取りを行うもので
ある。
基準に画素を読み取るタイミングを与えるカウンタの出
力を遅延する複数個の遅延手段と、A/D変換器の出力
を記憶する複数個のレジスタを備えることにより、1本
の走査線内の連続する複数画素の読み取りを行うもので
ある。
作 用
本発明は、上記の構成により1フイールドあるいは1フ
レームの間に縦方向の複数ラインを読み取ることができ
るため、本装置の出力を受は取る装置が要求する速度に
合せた速度で映像信号を読み取る構成を取ることができ
、1画面の読取時間を数分の1に短縮できる。
レームの間に縦方向の複数ラインを読み取ることができ
るため、本装置の出力を受は取る装置が要求する速度に
合せた速度で映像信号を読み取る構成を取ることができ
、1画面の読取時間を数分の1に短縮できる。
実施例
第1図は本発明の映像信号読取装置の実施例のブロック
図である。この実施例では、説明を簡単にするためにノ
ン・インターレースの映像信号ヲ1走査線あたり2画素
読み取るものであるが、インターレースの映像信号の場
合、あるいは1走査線あたり2画素以上の多数の画素を
読み取る場合も同様に実現させることが出来る。
図である。この実施例では、説明を簡単にするためにノ
ン・インターレースの映像信号ヲ1走査線あたり2画素
読み取るものであるが、インターレースの映像信号の場
合、あるいは1走査線あたり2画素以上の多数の画素を
読み取る場合も同様に実現させることが出来る。
第1図において1は読取画素クロックを発生する発振器
、2は読取開始水平位置を設定する初期位置設定手段、
3け1フイ一ルド期間に画面の縦方向に2本の読取ライ
ンを2画素単位で移動させるカウンタ、4は走査線ごと
にタイミング信書を発生させるカウンタ、5は映像信号
をA/D変換するA/D変換器、6,7はA/D変換器
6の出力データを記憶する第1および第2のレジスタ、
8はカウンタ4が出力するタイミング信号を1画素分遅
延する遅延手段である。
、2は読取開始水平位置を設定する初期位置設定手段、
3け1フイ一ルド期間に画面の縦方向に2本の読取ライ
ンを2画素単位で移動させるカウンタ、4は走査線ごと
にタイミング信書を発生させるカウンタ、5は映像信号
をA/D変換するA/D変換器、6,7はA/D変換器
6の出力データを記憶する第1および第2のレジスタ、
8はカウンタ4が出力するタイミング信号を1画素分遅
延する遅延手段である。
読取開始信号eが与えられたカウンタ3は、初期位置設
定手段2が出力する水平初期位置データをプリセットす
る。カウンタ4は、水平同期信号が入力される毎にカウ
ンタ3の出力をプリセットし、発振器1が出力する画素
クロックがプリセットされたパルス数に達するとキャリ
ー信号を発生する。
定手段2が出力する水平初期位置データをプリセットす
る。カウンタ4は、水平同期信号が入力される毎にカウ
ンタ3の出力をプリセットし、発振器1が出力する画素
クロックがプリセットされたパルス数に達するとキャリ
ー信号を発生する。
映像信号をA/D変換器5でA/D変換した画素データ
をレジスタらは、カウンタ4が発生するキャリー信号に
よシ記憶し、レジスタ7は、キャリー信号を遅延手段8
により1クロツク遅延した信号により記憶する。また、
レジスタ6に画素データが保持されていることを示すた
めに、キャリー信号をストローブ信号として出力する。
をレジスタらは、カウンタ4が発生するキャリー信号に
よシ記憶し、レジスタ7は、キャリー信号を遅延手段8
により1クロツク遅延した信号により記憶する。また、
レジスタ6に画素データが保持されていることを示すた
めに、キャリー信号をストローブ信号として出力する。
上記の動作を1フイールドの間走査線ごとにくり返すこ
とにより、映像信号を画面の縦方向に2ライン読み込む
ことができる。
とにより、映像信号を画面の縦方向に2ライン読み込む
ことができる。
カウンタ3は垂直同期信号によシ2つずつカウントアツ
プするように構成されているので、映像信号を読み取る
2本の縦方向のサンプリングラインも2画素分右に移動
する。
プするように構成されているので、映像信号を読み取る
2本の縦方向のサンプリングラインも2画素分右に移動
する。
したがって第3図に示すように、読み取りを行う縦ライ
ンは、2本ずつi=oの位置から1フイールドごとに2
画素ずつ右に移動してゆき1画面分の読み取りを終了す
る。
ンは、2本ずつi=oの位置から1フイールドごとに2
画素ずつ右に移動してゆき1画面分の読み取りを終了す
る。
この実施例の場合、従来例の構成の2分の1の時間で1
画面を読み取ることができる。
画面を読み取ることができる。
上述した構成において、インタレースを持った映像信号
時には、カウンタ3を例えば奇数フィールド毎にカウン
トアツプするよう構成することで可能となり、又1水平
走査線内で2画素以上の多側 数の画素を読みとる場合には、カウンタ3を多数×の画
素に対応してカウントアツプさせ・レジスタおよび遅延
手段をも複数個さらに備えることにより簡単に可能とな
る。
時には、カウンタ3を例えば奇数フィールド毎にカウン
トアツプするよう構成することで可能となり、又1水平
走査線内で2画素以上の多側 数の画素を読みとる場合には、カウンタ3を多数×の画
素に対応してカウントアツプさせ・レジスタおよび遅延
手段をも複数個さらに備えることにより簡単に可能とな
る。
発明の効果
以上述べてきたように、本発明によれば、従来例の構成
に少しの回路を追加するだけの簡単な構成で、画像の読
み取り時間を数分の1に減少させることができ、実用上
きわめて有用である。
に少しの回路を追加するだけの簡単な構成で、画像の読
み取り時間を数分の1に減少させることができ、実用上
きわめて有用である。
第1図は本発明の一実施例における映像信号読取装置の
ブロック図、第2図は従来の映像信号読1・・・・・・
発振器、2・・・・・初期位置設定手段、3゜4・・・
・・・カウンタ、5・山・・A/D変換器、6.7・・
・・・レジスタ、8・・・・・・遅延手段、a・・・山
水平同期信号、b・・・・・・垂直同期信号、C・・・
・・・映像信号、d・・・・・・ストローブ信号、e・
・・山スタート信号。
ブロック図、第2図は従来の映像信号読1・・・・・・
発振器、2・・・・・初期位置設定手段、3゜4・・・
・・・カウンタ、5・山・・A/D変換器、6.7・・
・・・レジスタ、8・・・・・・遅延手段、a・・・山
水平同期信号、b・・・・・・垂直同期信号、C・・・
・・・映像信号、d・・・・・・ストローブ信号、e・
・・山スタート信号。
Claims (1)
- 水平同期信号からの時間を計測し読取画素位置を与える
第1のカウンタと、この第1のカウンタにプリセットす
る値をフレームまたはフィールド周期で更新する第2の
カウンタと、映像信号をA/D変換するA/D変換器と
、前記第1のカウンタの出力を遅延するひとつまたはそ
れ以上の遅延手段と、前記A/D変換器の出力を記憶す
る2つまたはそれ以上のレジスタを備え、1水平走査期
間内の連続する複数画素を読み取ることを特徴とした映
像信号読取装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60072996A JPS61232762A (ja) | 1985-04-05 | 1985-04-05 | 映像信号読取装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60072996A JPS61232762A (ja) | 1985-04-05 | 1985-04-05 | 映像信号読取装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61232762A true JPS61232762A (ja) | 1986-10-17 |
Family
ID=13505535
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60072996A Pending JPS61232762A (ja) | 1985-04-05 | 1985-04-05 | 映像信号読取装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61232762A (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5580953A (en) * | 1978-12-14 | 1980-06-18 | Toshiba Corp | Hard copy device |
JPS5679381A (en) * | 1979-12-03 | 1981-06-29 | Hitachi Ltd | Video signal sampling circuit |
JPS58195382A (ja) * | 1982-05-11 | 1983-11-14 | Citizen Watch Co Ltd | 画像プリンタ用ビデオ信号処理回路 |
-
1985
- 1985-04-05 JP JP60072996A patent/JPS61232762A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5580953A (en) * | 1978-12-14 | 1980-06-18 | Toshiba Corp | Hard copy device |
JPS5679381A (en) * | 1979-12-03 | 1981-06-29 | Hitachi Ltd | Video signal sampling circuit |
JPS58195382A (ja) * | 1982-05-11 | 1983-11-14 | Citizen Watch Co Ltd | 画像プリンタ用ビデオ信号処理回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1223333A (en) | Video signal processing apparatus | |
US4282550A (en) | Digital magnification system | |
US4796089A (en) | Television receiver display apparatus having multi-image display capability | |
JPS63205778A (ja) | ビデオ信号デイジタル化回路 | |
US5119191A (en) | Flicker processor for cinema video assist | |
JPH1141522A (ja) | 撮像装置 | |
JPS61269265A (ja) | 映像信号時間軸補正装置 | |
JPS61232762A (ja) | 映像信号読取装置 | |
JPH05292476A (ja) | 汎用走査周期変換装置 | |
JP3909965B2 (ja) | 映像信号周波数変換装置 | |
JPH0230285A (ja) | 映像信号処理装置 | |
US5237317A (en) | Image display apparatus | |
JPS61114682A (ja) | 画像処理回路 | |
JPH0822048B2 (ja) | 映像信号処理装置 | |
JP2548018B2 (ja) | 倍速変換装置 | |
JPS5994164A (ja) | Tv画像デ−タ入力装置 | |
JP3377558B2 (ja) | 画像読取装置 | |
JP2596042B2 (ja) | 固体撮像装置 | |
KR100396318B1 (ko) | 고화소ccd카메라의 영상데이터 처리방법 | |
JPH0435284A (ja) | 液晶表示装置 | |
SU1269180A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки | |
JP2698190B2 (ja) | 分割動画モニタ装置 | |
JPS62143555A (ja) | 光学走査器出力の垂直分解能の向上方法および同方法を用いる光学走査器 | |
JPS63245084A (ja) | インタレ−ス画像デ−タ変換方式 | |
SU1753487A1 (ru) | Устройство дл формировани цветовых сигналов графического изображени |