JPS61142842A - 搬送波引込み補助方式 - Google Patents

搬送波引込み補助方式

Info

Publication number
JPS61142842A
JPS61142842A JP59265685A JP26568584A JPS61142842A JP S61142842 A JPS61142842 A JP S61142842A JP 59265685 A JP59265685 A JP 59265685A JP 26568584 A JP26568584 A JP 26568584A JP S61142842 A JPS61142842 A JP S61142842A
Authority
JP
Japan
Prior art keywords
carrier wave
circuit
clock
vco
circuits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59265685A
Other languages
English (en)
Other versions
JPH0230221B2 (ja
Inventor
Kenzo Kobayashi
健造 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP59265685A priority Critical patent/JPS61142842A/ja
Publication of JPS61142842A publication Critical patent/JPS61142842A/ja
Publication of JPH0230221B2 publication Critical patent/JPH0230221B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/227Demodulator circuits; Receiver circuits using coherent demodulation

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はディジタル無線復調器で使用される搬送波引込
み補助回路の改良に関するものである。
第5図はディジタル無線復調器のブロック図である。
図において、端子INに加えられたディジタル変調波は
直交検波器1で搬送波発振器(以下VCOと省略する)
6よりの基準搬送波で同3tJJ検波され直交するベー
スバンド信号が得られる。このベースバンド信号の1部
は識別器2.3でディジタル信号に変換され端子OUT
 −i及びOUT −2より外部に送出されると共に、
誤差信号が搬送波再生回路(以下CR回路と省略する)
5に加えられる。
ここで、誤差信号とは送信側の変調器(図示せず)に加
えられる搬送波と上記基準1般送波止の位相差の極性に
対応する1又は0のディジタル信号である。
CR回路5は加えられた誤差信号を用いて制御信号パル
ス列を作り、これをループフィルタ(図示せず)を介し
てVCO6に加え、上記誤差信号がマーク率50%を維
持する様にVCO6が制御される。
そこで、送信側の搬送波と同相の基準搬送波がVCO6
より直交検波器lに加えられる(以下この様な状態を同
期状態と云う)。
尚、ディジタル復1屑器の中で直交検波器l、識別器2
,3.CR回路5.VCO6及び直交検波器lの部分は
フェイズロックループ(以下PLLと省略する)を構成
している。
一般に、PLLは保持範囲の方が引込み範囲よりも石か
に広いので、VCO6がPLLに引込まれるとVCO6
の発振周波数が多少変動しても同期状態は維持される。
しかし、非同期状態になると引込み範囲の方が狭いので
、VCO6の状態によっては引込みできない場合が生ず
る。
そこで、搬送波引込み補助回路を用いてVCO6の発振
周波数が引込み範囲内に入る様に同期検索してPLLに
引込ませている。
そして、装置の小型化の為、IC化が可能な搬送波引込
み補助回路が要望されている。
〔従来の技術〕
第6図は搬送波引込み補助回路の従来例のブロック図を
示す。
図において、非同期状態になった時に低周波数発振器8
より送出される、例えば鋸歯状波によりVCO6の発振
周波数を掃引してPLLへの引込み範囲の拡大を図って
いる。
又、ループフィルタフの常数を切替えて、ループ帯域幅
を広げると云う別の方法もある。
〔発明が解決しようとする問題点〕
これらの搬送波引込み補助回路は下記の様な問題点があ
る。即ち、 前者の場合は、非常に低い周波数の発振器を用いるが素
子の特性の偏差等の為に常に同じ特性を得る事が難しい
後者の場合は、回路的に実現が難しい。
〔問題点を解決するための手段〕
上記の問題点は、非同期時にクロックをM分周及びN分
周した2つのクロック分周波を用いて、マーク率を偏ら
せた制御信号を位相同期ループのループフィルタを介し
てvCOに加える事により、該VCOの発振周波数を掃
引させて同期検索する様にした本発明の搬送波引込み補
助方式により解決される。
〔作用〕
本発明は、非同期時、制御信号パルス列にクロックの分
周パルスを挿入する事によりCR回路よりマーク率の偏
った制御パルスをループフィルタに送出し、ループフィ
ルタの出力電圧を周期的に掃引してvCOが同期検索を
行える様にしたものである。
この構成により、搬送波引込み補助回路はディジタル回
路のみで構成する事ができるのでIC化が可能となる。
〔実施例〕
以下図示実施例により、本発明の要旨を具体的に説明す
る。尚、全図を通じて同一符号は同一対象物を示す。
第4図は本発明を用いた掃引系のブロック図を示す。
識別器2,3 (第5図に示した)よりのディジタル化
された誤差信号が入力されたCR回路5から、制御信号
パルス列が搬送波引込み補助回路8に送出される。
VCO6が同期状態にある時は上記の制御信号パルス列
のマーク率は50%になっているので、ループフィルタ
7で積分すると所定の直流電圧VoのみがVCO6に加
えられる。
一方、VCO6が非同期状態にある時は制御信号パルス
列にクロックの分周パルスを挿入する事により、制御パ
ルス列のマーク率を50%よりずらせてループフィルタ
の出力電圧を周期的に掃引させて、VCO6が同期可能
な周波数範囲に入れる様にする。
第2図は本発明の1実施例の論理演算タイムチャートを
示す。
図において、 AはCR回路5より出力される制御パルス列で同期状態
の時はマーク率が50%で、例えば1010  ・・・
又は111000111・・・等どれでも良い。非同期
状態ではマーク率は50%でなくなる。
B、Cはクロック再生回路で再生されたクロ・ツクをN
、M分周したもので、MANである。
Dはリセット信号で、例えば1で同期状態、Oで非同期
状態をそれぞれ示す。
搬送波引込み補助回路8の出力は下記の様に論理演算さ
れたものである。即ち、 (1)Dが1ならAをそのままループフィルタに送出(
同図■の部分)。
(2)Dが0で、 ・Bが1.Cが0の時はAを送出(■の部分)。
・BがOlCがOの時はOを送出(■の部分)。
・Bが1.Cが1の時は1を送出(■の部分)。
・Bが0.Cが1の時はAを送出(■の部分)。
尚、DがOの間を同期検索時間と云い、■及び■を挿入
する事により制御信号パルス列のマーク率を偏らせ、ル
ープフィルタの出力電圧でVCO6を掃引して同期検索
させる。
第3図は第2図を真理値図に表したもので、記号は全て
同じである。
第1図は第3図を実現する為のブロック図を示す。
第3図から第1図に変換する過程は下記の様である。
1の部分が決まれば、0の所も決まった事になるので、
lの部分の論理式を求める。
先ず、A−B(AとBのアンドを示す)が共に1.1の
場合、C−Dの値に拘わらずA−Bは1になるので論理
式はA−Bで示される。
次に、A・*Bが1.0の部分はC−Dが0,0以外は
1となるので、A・*B・ (C+ D)で示される。
ここで、(C+ D)はオアを示し、*は反転された信
号を示す。
又、C・*Dが1.0の部分はA−Bが0.0以外は1
となるので、上記と同じくC・*D・ (A+B)で示
される。
これのオアを取ると搬送波引込み補助回路8の出力Zは
次の論理式で示される。
Z=A−B+A・*B・ (C+D)+C・*D・(A
+B) =* (*A+*B)+* (*、a、+B+*(1)
+* (*A+B+*D)+* (*A+*C+D)十
*(水B+*C+D) 第1図は上式の論理演算を行う回路例を示す。
図にお・いて、第1項の部分はフリップ・フロップ回路
10及び11の出力*Aと*Bをノア回路14に加えれ
ばよい。
以下各項目の演算結果がノア回路15〜18より出力さ
れるので、これらをオア回路19を介して取出せば掃引
回路の出力が得られる。
この出力(第2図に示した“出力”)はフリップ・フロ
ップ回路20で波型整形され、端子OUTより第4図に
示すループフィルタフに加えられるが、このループフィ
ルタ7は低域通過型ろ波器になっているので、上記の出
力はこのろ波器の構成要素である抵抗骨とコンデンサ分
で積分され、例えば点線の様な鋸歯状波が得られ、固定
の直流電圧V。
に重畳されてvCOの発振周波数は掃引される。
尚、21はクロックをM、N分周する分周器である。
〔発明の効果〕
以上説明した様に本発明は、ディジタルICのみで搬送
波引込み補助回路を構成できるのでLSI化が可能であ
る。
又、掃引速度はクロックの分周であるから汎用性があり
、掃引幅の温度変化等も安定になり、アナログ回路で構
成する場合よりも再現性が高い。
更に、ループフィルタの帯域幅を切替えないでVCOの
発振周波数を掃引するので実現が容易である。
以上、本発明は様々な効果を有する。
【図面の簡単な説明】
第1図は本発明の1実施例のブロック図、第2図は第1
図の論理演算タイムチャート、第3図は第2図の真理値
図、 第4図は本発明の掃引系のブロック図、第5図はディジ
タル復調器のブロック図、第6図は従来例の掃引系ブロ
ック図を示す。 図において、 10〜13及び20はフリップ・フロップ回路、14〜
18はノア回路、 19はオア回路、 21は分周器を示す。 木l 唄 るctに ¥−24 %!@ −σ−

Claims (1)

    【特許請求の範囲】
  1. 位相同期ループにより搬送波を再生するディジタル無線
    復調器において、非同期時にクロックをM分周及びN分
    周した2つのクロックを用いて、マーク率を偏らせた制
    御信号を該位相同期ループのループフィルタを介して搬
    送波発振器に加える事により、該搬送波発振器の発振周
    波数を掃引させて同期検索する様にした事を特徴とする
    搬送波引込み補助方式。
JP59265685A 1984-12-17 1984-12-17 搬送波引込み補助方式 Granted JPS61142842A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59265685A JPS61142842A (ja) 1984-12-17 1984-12-17 搬送波引込み補助方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59265685A JPS61142842A (ja) 1984-12-17 1984-12-17 搬送波引込み補助方式

Publications (2)

Publication Number Publication Date
JPS61142842A true JPS61142842A (ja) 1986-06-30
JPH0230221B2 JPH0230221B2 (ja) 1990-07-05

Family

ID=17420577

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59265685A Granted JPS61142842A (ja) 1984-12-17 1984-12-17 搬送波引込み補助方式

Country Status (1)

Country Link
JP (1) JPS61142842A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH052533U (ja) * 1991-02-25 1993-01-14 マサル工業株式会社 電線保護カバー
JPH0641332U (ja) * 1992-10-28 1994-05-31 北日本電線株式会社 合成樹脂製接地線保護用モール

Also Published As

Publication number Publication date
JPH0230221B2 (ja) 1990-07-05

Similar Documents

Publication Publication Date Title
JPH0454406B2 (ja)
JPS61237542A (ja) デイジタル信号検出器
JP4195239B2 (ja) ジッタ測定装置
US5889423A (en) Generating circuit including selection between plural phase regulators
US4686482A (en) Clock signal arrangement for regenerating a clock signal
JPS5835428B2 (ja) 搬送波再生回路
JPS5825746A (ja) 搬送波再生回路
US4656431A (en) Digital frequency discriminator
US4573024A (en) PLL having two-frequency VCO
JPS61142842A (ja) 搬送波引込み補助方式
US4780893A (en) Bit synchronizer
JPH04260239A (ja) タイミング抽出回路
US5850161A (en) Digital FM demodulator using pulse generators
US5745004A (en) FPLL with third multiplier in an AC path in the FPLL
JPS58129864A (ja) 位相変調信号の復調装置
JP3048134B2 (ja) クロック信号再生装置
JPH04297150A (ja) スペクトル拡散通信におけるディジタル変調方式
JPS6247030B2 (ja)
JPH05167440A (ja) 同期外れ検出回路
SU896789A1 (ru) Квазикогерентный демодул тор сигналов фазовой телеграфии
JPH0763148B2 (ja) 位相同期回路
JPS5856415B2 (ja) 超音波検出方式渦流量計の位相復調回路
JPH04192722A (ja) Pll回路
JPS5870665A (ja) 周波数逓倍回路
JPS62295517A (ja) 同期発振回路