JPS61139181A - マトリクススイツチ制御方式 - Google Patents

マトリクススイツチ制御方式

Info

Publication number
JPS61139181A
JPS61139181A JP26128584A JP26128584A JPS61139181A JP S61139181 A JPS61139181 A JP S61139181A JP 26128584 A JP26128584 A JP 26128584A JP 26128584 A JP26128584 A JP 26128584A JP S61139181 A JPS61139181 A JP S61139181A
Authority
JP
Japan
Prior art keywords
pcs
input line
switch
signal
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP26128584A
Other languages
English (en)
Inventor
Kazuo Shintani
新谷 和夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP26128584A priority Critical patent/JPS61139181A/ja
Publication of JPS61139181A publication Critical patent/JPS61139181A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/52Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements
    • H04Q3/521Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements using semiconductors in the switching stages

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はマトリクススイッチの制御方式に関し、特に出
線数人、入線数Bの実マ) IJクス空間に比較して、
出線、入線を選択するためのマ) IJクス空間が大き
い場合のマトリクススイッチ制御方式〔従来の技術〕 従来、この種のマ) IJクススイッチの制御方式は出
線を選択するためのに個の群番号とl伽のスイッチ番号
のすべての組合せに展開したk×l個の選択出線ごとk
、入線を選択するためのm個の群番号とn個のスイッチ
番号のすべての組合せに展開したm×n個のマトリクス
スイッチ駆動回路を設け、これらの駆動回路のうちで実
際に出線数A、入線数Bで構成される実マトリクス空間
のスイッチの制御として使用する駆動回路と前記実マト
リクス空間のスイッチとを1対1で接続して制御を行う
方式となっていた。
〔発明が解決しようとする問題点〕
上述した従来のマトリクススイッチの制御方式はスイッ
チの駆動回路の数がkXIXm×n個存在し、出線数A
、入線数Bの実マトリクス空間のスイッチ数(A×B個
)に比較して(kXIXm×n)/(A×B)倍の駆動
回路が必要となり、回路の規模が大きくなるばかりでな
(、kxlxmxnの出線、入線を選択するためのマ)
 IJクス空間とA×Bの実マ) IJクス空間との対
応に変更が生じた場合にはkXIXm×n個の駆動回路
と、A×Bの実マトリクス空間の構成するスイッチとの
接′続を逐一変更しなければならないという欠点がある
〔問題点を解決するための手段〕
本発明のマトリクススイッチ制御方式は出線を選択する
ためのに個の群番号信号と1個のスイッチ番号信号を実
マトリクス空間のA個の出線信号に変換する為の出線コ
ード変換器と入線を選択するためのm個の群番号信号と
n個のスイッチ番号信号を実マトリクス空間のB個の入
線信号に変換するための入線コード変換器とA個の出線
信号とB個の入線信号のすべての組合せに展開したA×
B個のスイッチ駆動回路を有している。
〔実施例〕
本発明について図面を参照して説明する。
図において、1は出線を選択するためのに本の群番号信
号、2は出線を選択するための1本のスイッチ番号信号
、3は1,2をpビットの2進符号にエンコードするた
めのエンコーダ、4.5はp・ビットにエンコードされ
た出線選択信号、6は4又は5のpビットの出線選択信
号のいずれかを選択するた′めのセレクタ、7はそのセ
レクタの出力信号で8のメモリのアドレス信号となる。
9は7のアドレス信号に対応するrビットのデータ信号
でこのrビットは実マトリクス空間の出線数人を2進符
号にエンコードした時のビット数と一致する。10はr
ビットを実マトリクス空間の出線数Aに対応したk本の
出線選択信号にデコードするためのデコーダであり、1
1はそのk本の出線選択信号である。12は入線を選択
するためのm本の群番号信号、13は入線を選択するた
めのn本のスイッチ番号信号、14は12.13をqビ
ットの2進符号にエンコードするためのエンコーダ、1
5.16はqビ、/)にエンコードされた入線選択信号
、17は15又は16のqビットの入線選択信号のいず
れかを選択するためのセレクタ、18はそのセレクタの
出力信号で19のメモリのアドレス信号となる。20は
18のアドレス信号に対応するSビットのデータ信号で
このSビットは実マトリクス空間の入線数Bを2進符号
にエンコードした時のビット数と一致する。21はSビ
ットを実マトリクス空間の入線数Bに対応したB本の入
線選択信号にデコードするためのデコーダであり、22
はそのB本の入線選択信号である。
23は11のk本の出線選択信号と22のB本の入線選
択信号のすべての組合せに展開したA×B個のスイッチ
駆動回路であり、24は22のスイッチ駆動回路と出線
数A、入線数Bの実マ) IJクス空間を構成するA×
B個のマトリクススイッチと1対1に接続する接続線で
ある。
まずメモリ8にはあらかじめpビットにエンコードされ
た出線選択信号5とセレクタ6を介して出線選択を行う
群番号信号及びスイッチ番号信号に対応した実マトリク
ス空間の出線番号をrビットの2進符号で表わしたデー
タを書いておき、同様にメモリ19にはめらかじめqビ
ットにエンコードされた入線選択信号16とセレクタ1
7を介して入線選択を行う群番号信号及びスイッチ番号
信号に対応した実マトリクス空間の入線番号をSビット
の2進符号で表わしたデータを書き込んでおく。k本の
出線群番号信号1,1本の出線スイッチ番号信号2の中
からそれぞれ任意の出線群番号、入線スイッチ番号を選
択すると、エンコーダ3によってpビットの2進符号に
エンコードされセレクタ6を介してメモリ8にアドレス
信号として入力される。メモリ8ではそのアドレス信号
に対応したあらかじめ書き込まれているrビットの実マ
トリクス空間の出線番号が読み出されデコーダ10に上
ってデコードされてk本の出線選択信号11の内の該当
する出線選択信号が選択される。
一方、m本の入線群番号信号12、n本の入線スイッチ
番号信号の中からそれぞれ任意の入線群番号、入線スイ
ッチ番号を選択すると、エンコーダ14によってqビッ
トの2進符号にエンコードされセレクタ17を介してメ
モリ19にアドレス信号として入力される。メモリ19
ではそのアドレス信号に対応したあらかじめ4F+&込
まれているSビットの実マ) IJクス空間の入線番号
が読み出されデコーダ21によってデコードされてB本
の入線選択信号22の内の該当する入線選択信号が選択
される。この信号と先述のA本の出線選択信号11の内
の該当する出線選択信号はスイッチ駆動回路23の中の
該当する1つのスイッチ駆動回路を動作させ、実マトリ
クス空間上のA×B個のスイッチの内の対応するスイッ
チを選択する。
〔発明の効果〕
以上説明したように本発明はに個の出線群番号と2個の
出線スイッチ番号、n個の入線群番号とn個の入線スイ
ッチ番号で与えられる出線、入線選択信号を出線コード
変換器、入線コード変換器によって出線数A、入線数B
の実マトリクス空間に対応するA本の出flli−A択
信号とB本の入線選択信号に変換することによってスイ
ッチ駆動回路数を従来の技術に比較して(A×B)/(
kxlxmxn)に減少できるという効果及び(k×l
)X(m×n)で与えられる出線、入線の選択マトリク
ス空間とAXBで与えられる実マトリクス空間の対応に
7R更が生じた場合には従来技術のように駆動回路とマ
トリクススイッチの接続を逐一変更する必要はなく、メ
モ!J 8 、19の内容を書き換えるだけでよいとい
う効果がある。
【図面の簡単な説明】
図は本発明の一実施例を示す構成図である。 3.14−°“゛°工/コーダ、6,17・・・・・・
セレクタ、8,19・・・・・・メモリ、  10 、
21−’、6.デョーダ、23°゛°゛°°スイッチ駆
動回路。

Claims (1)

    【特許請求の範囲】
  1. マトリクススイッチが出線数A本、入線数B本で構成さ
    れ、出線の選択をk個の群番号と各群を構成するl個の
    スイッチ番号によって行い、入線の選択をm個の群番号
    と各群を構成するn個のスイッチ番号によって行い、且
    つAとk、l及びBとm、nの関係がA<k×l、B<
    m×nとなるようなマトリクススイッチの制御方式にお
    いて、任意の出線、入線の交点を選択可能とする為のA
    ×B個のスイッチ駆動回路と、k×l個の出線選択空間
    をA個の実出線空間に変換するための出線コード変換器
    と、m×n個の入線選択空間をB個の実入線空間に変換
    する為の入線コード変換器を有する事を特徴とするマト
    リクススイッチ制御方式である。
JP26128584A 1984-12-11 1984-12-11 マトリクススイツチ制御方式 Pending JPS61139181A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26128584A JPS61139181A (ja) 1984-12-11 1984-12-11 マトリクススイツチ制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26128584A JPS61139181A (ja) 1984-12-11 1984-12-11 マトリクススイツチ制御方式

Publications (1)

Publication Number Publication Date
JPS61139181A true JPS61139181A (ja) 1986-06-26

Family

ID=17359684

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26128584A Pending JPS61139181A (ja) 1984-12-11 1984-12-11 マトリクススイツチ制御方式

Country Status (1)

Country Link
JP (1) JPS61139181A (ja)

Similar Documents

Publication Publication Date Title
KR940006020A (ko) 가변장-코드로 엔코드된 신호의 디코딩 장치
US5572208A (en) Apparatus and method for multi-layered decoding of variable length codes
US4691364A (en) Bit pattern conversion apparatus
US20030095547A1 (en) 2n-1 Shuffling network
JPS61139181A (ja) マトリクススイツチ制御方式
JP2741836B2 (ja) 適応型可変長符号器
JPH0767154A (ja) タイムスイッチのアドレス変換装置
JPS586969B2 (ja) スレシュホ−ルド式デコ−ダ
JPS6210781A (ja) バ−コ−ドリ−ダ
JPS6180917A (ja) 符号化回路
SU1564633A1 (ru) Устройство адресации оперативной пам ти
JPH05300486A (ja) 可変長符号化、復号化回路
JPS60128722A (ja) 可変長符号化復号化方式
SU932615A1 (ru) Коммутирующее устройство
SU1278853A1 (ru) Мажоритарное устройство
JPS6288031A (ja) レジスタフアイル方式
JPH0345093A (ja) 可変長符号復号回路
JPS599314Y2 (ja) キ−コ−ド発生回路
JPH05307889A (ja) 符号化回路
SU1499354A1 (ru) Устройство дл адресации блоков пам ти
JPS61161836A (ja) スイツチ信号コ−ド化装置
JP2757716B2 (ja) ハフマン符号復号回路
JPH02140800A (ja) 音声録音再生装置
WO2007011037A1 (ja) データの回転またはインターリーブ機能を有する半導体メモリ装置
JPH06125277A (ja) ハフマン復号回路