JPS61103946U - - Google Patents
Info
- Publication number
- JPS61103946U JPS61103946U JP18626384U JP18626384U JPS61103946U JP S61103946 U JPS61103946 U JP S61103946U JP 18626384 U JP18626384 U JP 18626384U JP 18626384 U JP18626384 U JP 18626384U JP S61103946 U JPS61103946 U JP S61103946U
- Authority
- JP
- Japan
- Prior art keywords
- output
- detection circuit
- frame
- frame synchronization
- counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000001514 detection method Methods 0.000 claims description 7
- 230000001360 synchronised effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Time-Division Multiplex Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
第1図は本考案の一実施例の構成を示すブロツ
ク図。 1…ビツト同期回路、2…シフトレジスタ、4
…完全一致検出回路、6…相関パターン検出回路
、7…ビツトカウンタ、8…Dフリツプフロツプ
、9…不一致カウンタ。
ク図。 1…ビツト同期回路、2…シフトレジスタ、4
…完全一致検出回路、6…相関パターン検出回路
、7…ビツトカウンタ、8…Dフリツプフロツプ
、9…不一致カウンタ。
Claims (1)
- Nビツトのフレーム同期信号を有しかつ1フレ
ームを構成するデータビツト数をYとした受信デ
ジタルデータのビツトに同期したクロツクパルス
を計数しYカウント毎にフレームクロツクパルス
を出力するビツトカウンタと、前記受信デジタル
データを受けて前記クロツクパルスによりシフト
させるシリアル入力/パラレル出力のシフトレジ
スタと、該シフトレジスタのパラレル出力ビツト
パターンがフレーム同期信号ビツトパターンと完
全一致していることを検出する完全一致検出回路
と、前記シストレジスタのパラレル出力ビツトパ
ターンが前記フレーム同期信号ビツトパターンと
一定の相関を有することを検出する相関パターン
検出回路と、相関パターン検出回路の出力と前記
ビツトカウンタの出力との位相一致を判別する位
相一致判別手段と、前記フレームクロツクパルス
を計数して所定計数値以上にて出力を発生しかつ
前記位相一致判別手段の位相一致判別出力により
クリアされるが一致カウンタと、前記不一致カウ
ンタの出力発生中における前記完全一致検出回路
の出力により前記ビツトカウンタをイニシヤライ
ズする出力を発生するゲート手段とを備えたこと
特徴とするフレーム同期回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18626384U JPH0210690Y2 (ja) | 1984-12-10 | 1984-12-10 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18626384U JPH0210690Y2 (ja) | 1984-12-10 | 1984-12-10 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS61103946U true JPS61103946U (ja) | 1986-07-02 |
JPH0210690Y2 JPH0210690Y2 (ja) | 1990-03-16 |
Family
ID=30743730
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP18626384U Expired JPH0210690Y2 (ja) | 1984-12-10 | 1984-12-10 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0210690Y2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02202734A (ja) * | 1988-12-14 | 1990-08-10 | Electron & Telecommun Res Inst | 同期式多重化装置のリフレーム回路 |
-
1984
- 1984-12-10 JP JP18626384U patent/JPH0210690Y2/ja not_active Expired
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02202734A (ja) * | 1988-12-14 | 1990-08-10 | Electron & Telecommun Res Inst | 同期式多重化装置のリフレーム回路 |
Also Published As
Publication number | Publication date |
---|---|
JPH0210690Y2 (ja) | 1990-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1493555A (en) | Decoding circuit for binary data | |
JPS61103946U (ja) | ||
JPS6037961U (ja) | デイジタル2値グル−プ呼出回路装置 | |
JP2625249B2 (ja) | フレーム検出回路 | |
JPS6264048U (ja) | ||
JPS6124853B2 (ja) | ||
JPS63113344U (ja) | ||
JP2590935B2 (ja) | デジタル伝送データ再生回路 | |
SU1396250A1 (ru) | Устройство дл формировани импульсов | |
JPH01147441U (ja) | ||
SU1525883A2 (ru) | Устройство дл синхронизации импульсов | |
SU1383463A1 (ru) | Устройство дл формировани серии импульсов | |
JPS5861540U (ja) | シリアル−パラレル変換回路 | |
SU1003373A1 (ru) | Устройство синхронизации | |
SU794758A2 (ru) | Устройство дл фазового пуска | |
SU1129723A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU1411990A1 (ru) | Устройство тактовой синхронизации | |
JPH073703Y2 (ja) | マルチフレーム同期回路 | |
JPH0623082Y2 (ja) | シリアル信号の受信回路 | |
SU519698A1 (ru) | Устройство дл синхронизации сигналов | |
JPH0349699U (ja) | ||
JPH02138925U (ja) | ||
JPH0357668U (ja) | ||
JPH0233211B2 (ja) | Parusukeisusochi | |
JPH0429253U (ja) |