JPS607479A - 外部同期によるcrtコントロ−ラ - Google Patents

外部同期によるcrtコントロ−ラ

Info

Publication number
JPS607479A
JPS607479A JP58116340A JP11634083A JPS607479A JP S607479 A JPS607479 A JP S607479A JP 58116340 A JP58116340 A JP 58116340A JP 11634083 A JP11634083 A JP 11634083A JP S607479 A JPS607479 A JP S607479A
Authority
JP
Japan
Prior art keywords
signal
display
horizontal
address
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58116340A
Other languages
English (en)
Other versions
JPH0455318B2 (ja
Inventor
岩見 知行
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Home Electronics Ltd
NEC Corp
Original Assignee
NEC Home Electronics Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Home Electronics Ltd, Nippon Electric Co Ltd filed Critical NEC Home Electronics Ltd
Priority to JP58116340A priority Critical patent/JPS607479A/ja
Publication of JPS607479A publication Critical patent/JPS607479A/ja
Publication of JPH0455318B2 publication Critical patent/JPH0455318B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 【技術分野〕 本発明はCRTディスプレイの表示制御I 装m I:
:関する。
〔背中技術〕
コンピュータで処理されたデータを、一般のテレビの画
面のようなCRT(陰極線管)に表示する、いわゆるC
RTディスプレイは、各種情報処理システムの端末出力
装置として各方面において広汎に使用されている。特に
最近におtプるコンピュータのCPU (中央処理装置
)のマイクロ化ど、RAM (ランダムアクセス・メモ
リ)およびROM(読出し専用メモリ)の大容量、小型
、高速化によりCRTディスプレイの性能向上は著しい
ものがある。
CRTディスプレイはでの表示の形態上、一般にキャラ
クタ・ディスプレイとグラフィック・ディスプレイとに
分類されている。キレラクタ・ディスプレイは文字記号
等くキV・ラクタ)を表示するものであり、文字をR,
5成するドツトマトリクスは普通ROMに格納する。従
って、キャラクタを表示すべき画面上の場所(水平、垂
直位置)を指定し、キャラクタの種類を指定することに
よりROMから読出されたギトラククが指定の場所に表
示される。
一方グラフイック・ディスプレイは画面全体をドツトマ
トリクスとし、自由にドラ1へを選択することによって
画面上に各種の画や表を表示でさるものである。従って
グラフィックディスプレイの場合には、ROMを使用し
てあらかじめフォーマット化されたキャラクタを格納す
る必要がない。
ディスプレイの使用面から児た場合、グラフィック表示
画面上にキャラクタを重ねて表示したい要求、あるいは
での反対の要求がある。このJ:うな要求に応えるため
に、キャラクタ・ディスプレイとグラフィック・ディス
プレイの両者の映像信号を合成するディスプレイが設計
、製作される。
しかし、いずれのディスプレイも本質的な表示方法に相
異はなく、大容量SB速のRAMが安価かつ容易に使用
することができれば、表示画面を極めて細かいドツト・
71〜リクスとし、全ての表示対象をグラフ、Cツク・
ディスプレfによって表示することが可能である。
次に本発明の理解を便にするために、l!!ff甲にC
RTディスプレイの1要について説明する。以下の説明
はグラフィック・ディスプレイについて述べるが、キャ
ラクタ・ディスプレイについても適用できる。
第1図はOR’T両面を示す。CR7画面1の中の精の
目状の部分?は実際に表示に使用される部分(ディスプ
レイエリアという)であり、上下左右の空白3は、水平
および垂直帰線信号に基づく、いわゆるブランキングに
よるものである。
水平帰線信号4および垂直帰線信号5を、CR1画面と
の関連において示しである。
水平および垂直帰線信号4および5と、水平および垂直
同期信号6および7との時間的関係は、第1図に示すよ
うに、同期パルス8が、ブランキング区間の丁度中央に
位置するように段目されるのが普通である。
CRTに供給される水平、垂直向wJ信舅と、RAMの
アドレス信号とが正確に同期しなければ、表示位置に変
動が発生することになる。そのため後述するように、C
RTコントローラに夫って、上記両者の間の同期が制御
される。
第1図において、表示領域2を、仮に水平方向にO〜3
番地(水平アドレスという)。、垂直方向にO〜11番
地(垂直アドレスという)に区分づ“る。水平、垂直ア
ドレスによって画面は48(/IX12)に分割される
。この48の各区をキャラクタエリアと呼ぶ。このキャ
ラクタエリアのそれぞれはRAMの各番地に対応する。
水平J3よび垂直アドレスの(0,0)、(1,O)、
C2゜0〕、(3,0)、(0,1)・・・・・・(2
,11)、33.11)で表わされるキャラクタエリア
は、RAMの0.1,2,3,4.・・・・・・47.
48番地に対応する。すなわちRAMの1つのアドレス
に格納されている情報語がそのアドレスに対応するキ(
・ラククエリアに表示されるようにする。従って、第1
図の表示部分2は、そのままRA Mのメモリマツプと
考えることができる。
RAMのアドレスは、キャラクタエリアの水平番地を表
わす2ビツト(AO,A1)と、垂直番・地を表わす4
ビツト(A2.A3.A4.A5)とのη6ビツトによ
って表わされる。
つぎに各キャラクタエリアは、いくつかの最小表示単位
(以下ドツトという)により表わされる。
第1図の場合4ドツトである。もし画面が白黒表示であ
れば各ドツトは1ビツトで表わされる。カラー表示の場
合は、赤(R)、緑(G)、青(B)の3原色を2ビツ
ト・で表わす。
第1図は、表示画面に白黒表示で文字Pが表示された例
を示す。このような画面を表示するためのRAMの情報
内容としては、1,5.9.13゜17.21.25番
地に(1110)、(1001)、 (1001) 、
 (1110) 、 (1000)、(1000)、(
1000)があり、他は(0000)である。
L)ホの簡単な例を参考とし、以下CRTデrスプレィ
の一般的な構成と動作について声明する。
第2図は、CRTディスプレイの構成の慨要を示す。
第2図において、CPU10で処理された表示情報はビ
デオRAM11へ転送され、所定、のアドレスに書込ま
れる。この場合のアドレス指定を外部アドレスと呼び、
(、RT側からのアトしノス指定を内部アドレスと呼ぶ
。これは前述したように両者が同一ビット数(第1図で
6ビツト)で表わされても、外部アドレスは0〜48の
通し番地であり、内部アドレスは、水平アドレス2ピツ
[−と垂直アドレス4ビツトとから構成されるところに
相異がある。ヒ−7’E−RAM 11 LLCPU 
10トCRT12との両方により時分割で使用され、ビ
デオRAM11のアドレスバス13は、マルチプレクサ
16によって外部アドレスバス14と内部アドレスバス
15とに切替えて接続される。Cr’U 10からの表
示情報〈例えば第1図のP)は、外部アドレスバス14
によって指定されたそれぞ11のアドレスに格納され、
 11格納されたら、表示内容の変更が起こらない限り
、それ以上書込まれない1回書込性のものである。これ
に比してCRT側からのビデオRAM’11へのアクセ
スは、後述するように反復読出性のものである。
マルチプレクサ16によって、アドレスバス13ど内部
アドレスバス15が接続されると、内部アドレスバス1
5により指定されたアドレスから表示データが読出され
、データバス17を軽て、点線で総摺的に示したCRT
コントローラ18へ送られる。CRTコントローラ18
は、RA M 11のメモリ内容をCR7画面に表示す
るための時間制御を行なう。
CR7画面は、人間の視覚によって認識され得るために
、周知のように1秒間に例えば30回の割合でリフレッ
シュされる。従って、CRTコントローラ18は、内部
アドレスを発生しでれによってRAM11の全アドレス
のデータ(フレーム)を跣出し、合冊の内容を解読し、
更にてれを並−直変換してCRT12の回路へ転送する
という一運のll1JJ(Tを、上記リフレッシュ串で
I!i!返づ“。でして各フーレーム毎に画面の同一位
置に同一のドラ]・が表示されるように、水平、垂直同
期信号、ビデオ信8間の正確な同期がとられなければな
らない。
第2図のCRTコントローラ18の内部回路は従来技術
による。
内部アドレス信号15は水平アドレス発生回路19と垂
直アドレス発生回路20によって、それぞれ発生された
水平アドレス信号と垂直アドレスバスどの合成(△0A
IA2A3A4△5)によって1qられる。これ等のア
ドレス発生回路19゜20はいずれもカウンタで構成さ
れておりっざのJ:うに動IYする。
まず、CR7画面に表示される仝ドツト・数(第1図の
場合192)と、画面のりフレッシコ市(例えば30)
と、ブランキングの割合(例えば30%)とから、1つ
のドラ1への表示時間が計算される。そしてその逆数が
ドツトクロックの周波数であり、モのような周波数を右
づる発振器22がCRTディスプレイのシステム仝体の
基本クロック源として選定される。第1図の例では19
2X 30 XLQ−8、23011zとfiルカ、K
 E ニハトワ ツ1−敗が多いから、M !Izの単位どなる。
発振器22の出力は分周器23に供給され、ここで発振
器22の周波数は、1キトラククエリアを構成するドツ
ト数(この場合4)で分周される。
分周器の出力信号をキャラクタクロックと呼ぶ。
キャラクタクロックは線24を経て水平アドレス発生回
路19に供給される。水平アドレス発生回路19は、キ
ャラクタクロックを計数するノJウンタであり、計数は
Oから「表示される水平番地士ブランキング部の番地相
当数」までを1周期として行われ、ぞの間のカウントを
水平アドレス1:号として出力すると共に、周期の終り
に同期パルスを有する水平同期は号(第1図のG)を発
生し、垂直アドレス発生回路20およびCRT12へ供
給する。
垂直アドレス発生回路20は、カウンタで構成され、水
平アドレス発生回路19から供給される水平同期信号を
バ]数して垂直アドレスを出力する。
垂直アドレス発生回路20は、O力臼ろ[表示される垂
直番地−トブランキング部の番地相当数1までを1周期
とし、周期の終りに同期パルスを発生する垂直同期信号
(第1図の7)を発生し、CRT12へ供給する。
上述のように発生された水平アドレスと垂直アドレスの
合成による内部アドレスが内部アドレス ′バス15か
ら、マルチプレクサ16を介してR△M11のアドレス
バス13に与えられる。そして順次指定されたアドレス
からキ(・ラククエリアに相当する表示データ8nが読
出され、(れ等は並列ビット1を号としてデータバス1
7に送出される。
この表示γ−タにnはそれぞれのキャラクタエリアに表
示される情報、すなわちドラ1〜の内容を含む。
カラー表示の場合はこの中に色調情報(R,G。
B)を含む。
データバス17は上記表示情報をデコーダ25へ通す。
デコーダ25は分周器23の出力すなわちキャラクタク
ロック、によって制御されて、表示情報データを語単位
で復号した後シフトレジスタ2Gへ転送する。
シフ1〜レジスタ26は、入力された並列ピット信呂を
直列ビット信号に変換する並−直変換器であり、入力さ
れた情報信号を、発振器22の出力すなわちドツトクロ
ックに同期する直列信号とじてCRT12へ送出する。
カラー表示の場合は3原色情報が分散して送出され、第
2図のR,G。
Bはその様子を示す。
上述の、CRT12、CRTコントローラ18およびビ
デオRAM11の間のデータの転送は、マルチプレクサ
1Gにより内部ループが選択されている間繰返される。
以上の説明から分かるように、第2図のJ:うな全1本
1m成のCRTディスプレイにおいて(ま、CRTの表
示のタイミングを掌る水平および垂直同期信号は、それ
ぞれCRTコントローラがRAMのアドレスを発生する
際の従属的な出力から1qられでいる。
またアドレスは、水平アドレス発生回路と、ての出力に
従属する垂直アドレス発生回路とから得られている。こ
れ等により、CRTにおける表示と、RAMの内部アド
レス指定との間のタイミングの整合は、前述のようにブ
ランキングの存在によって極めて難しい問題を提供する
特にキャラクタディスプレイとグラフィックディスプレ
イを1つの装置で実現したい場合に、キャラクタディス
プレイにおける番地内ドラ1−と、グラフィックディス
プレイにおけるそれとが異なるような場合の、例えば絵
と文字の重ね合わせの要求に応することが困難となる。
〔発明の開示〕
本発明は、従来技術における上記欠点を除去づるための
CRTコントローラを提供することを目的とする。
本発明のCRTコントローラは、 ドツトクロック信号を入力し、その周波数を1キャラク
タを構成するドツト数で分周してキャラクタクロック信
号を出力する分周器と、前記分周器の出力を尉取入力と
し、水平同期信号をクリア入力とするように接続され、
前記キャラクタクロック信号を計数することによって水
平方向のディスプレイエリアを表わす信号を出力する水
平ディスプレイエリア・カウンタと、前記水平同期信号
を計数入力とし、垂直同期信号をクリア入力とするよう
に接続され、前記水平同期信号を計数することによって
垂直方向のアイスプレイエリアを衷わび信号を出力すイ
)垂直ディスプレイエリア・カウンタと、 前記水平ディスプレ・イエリア・カウンタと前記垂直デ
ィスプレイエリア・カウンタの出力とを入力し、前記2
つの入力を合成することによってディスプレイエリア信
3を出力する合成回路と、前記分周器の出力を計数入力
とし、前記垂直同期信号をクリア入力とするように接続
され、前記キレラフタフロック信号を計数”す゛ること
にJ:つてビデオRAMのアドレスを表わす信号を内部
アドレスバスへ供給するアドレスカウンタと、前記合成
回路の出力によって前記ビデオRΔN4のアークバスか
ら表示情報語を入力するように制御され、前記分周器か
ら供給されるキャラクタクロック信号に同期した前記表
示情報語を)X出覆るデータラッチ回路と、 前記合成回路の出力によって前記データラッチ回路から
転送された表示情報語の内容を復号するように制御され
、前記分周器から供給されるキ(・ラフタフロック信号
に同期した前記複翼した情報を送出するディスプレイ情
報デコーダと、前記ディスプレイ情報デコーダから出力
される情報が並列ビット信号の形で入力され、前記ドツ
トクロック信号に同期して前記並列ピッ[−信号を直列
ビット信号に変換してCRTへjZ 1.i ”J−ろ
シフトレジスタとを備え、 前記ドツトクロック信号と、前記水下同門1z写と、前
記垂直同期信号とは外部から適宜手段で供給されるよう
に構成する。
本発明によるCRTコントローラにより、CRTに供給
される同1!す信号と、ビデオ信号やカラー情報信号と
のタイミングは外部信号により1元的に制御されるので
CRTアイスプレイ全体としての同期が容易にとれ表示
の安定性が向上する。
表示画面上で絵や表と、文字や記号との単ね合わせを正
確に行うことができる。
〔発明を実施するための最良の形態〕
以下本発明の実施例について詳細に説明する。
第3図は本発明によるCRTコントローラの二実施例を
示す回路図である。
第3図において、外部から供給されるドツトクロック信
号27は分周器30に入力される。分周器30はドツト
クロック信号27の周波数を、1キトラククエリアに含
まれるドラ1へ数で分周し、キレラフタフロック信8を
一出力す゛る。分局器30の出力は線31を経て水平デ
ィスプレイエリア・カウンタ32の31数人力(CK 
’)となると共に、線S3を経てアドレスカウンタ34
およびデータラップ回路35の61数入力となる。
上記水平ディスプレイエリア・カウンタ32のクリア入
力(CL)には外部から水平向lII]1:月28が供
給されている。水平ディスプレイエリア・カウンタ32
は水平同期信号28の1周期間のキャラクタクロックを
h1数し、計数結果を合成回路36へ送出する。
垂直ディスプレイエリア・カウンタ37は、h1数入力
として外部からの上記水平同期信号27、クリア入ノj
どして外部から供給される垂直面11JI 信号2つを
入力する。垂直ディスプレイエリア・カウンタ37は垂
直同期信号29の各周期間の水平同期信号を計数し、計
数結果を合成回路3Gへ送出する。
合成回路3Gは、水平ディスプレイエリア・カウンタ3
2ど垂直ディスプレイエリア・カウンタ37どの出力を
入力して、両者が一致する明白にのみ、ディスプレイ情
報デコーダ38、アドレスカウンタ34およびデータラ
ッチ回路35を動作可能にするディスプレイエリア信号
を出力づる。
上記アドレス力「クンタ34には、上記入力(CK、E
N)の他に外部からの垂直同期信号29がクリア入力ど
して供給されている。これにより、アドレスカウンタ3
4は、合成回路36の出力によって制御され、垂直同期
信号29の各周期間、鞭続的にキャラクタクロックを計
数し、内部アドレスどしてビデオRA Mのアドレスバ
スへ供給する(第2図参照)。
ビデオRA Mh”E) S17出されたデータは、デ
ータラップ回路35に入力される。γ−タラツチ回路3
5は、合成回路36の出力によって制御され、計数入力
として供給されるキャラクタ・クロックに同期して入力
データをデコーダ38へ転送する。
デコーダ38は、合成回路3Gの出力によって動作可能
にされ、計数入力として1バ拾されるキI7ラクタ・ク
ロックに同期して入力データを語単位でシフトレジスタ
39へ転送する。
シフトレジスタ3つは、デコーダから転送された並列ビ
ット入力信号を直列ビット信号に変換してCRTへ出力
する。
第3図の回路によるC’l”<Tコントローラは、下記
の点で第2図の回路と異なる。
(1)ドツトクロック、水平同期信号および垂直同期信
号か、外部から供給されている。
(2)内部アドレスは、外部から供給されるドツトクロ
ックを分周したキャラクタクロックをフィールドの最後
まで通して計数することにより17られる。すなわち第
2図のように2段になっていない。
(3)アドレス信号も、データ信号も、その流41のタ
イミングは、上記3つの外部信号によって直接的に制御
されている。すなわら、アトにスカウンタ34、データ
ラッチ回路35、デコーダ共、水平デーCスプレィエリ
ア・カウンタ32ど垂直ディスプレイエリア・カウンタ
37との出力13号の合致をめる合成回路36の出力1
5号によって制御され、かつ共通のキャラフクロツクに
同期して出力動1rを行なう。従って設定されたデ、r
 、、f L・rエリアの中で、アドレスとデータが正
確(二 致する。
(4)従って、上記外部から供給される垂直、t; J
:び水平同期信号をCRTにも供給すれば、極めて同期
のとり易いCRTディスプレイが17られる。
【図面の簡単な説明】
第1図は、CRTア・イスプレイの説明のためのCRT
表示画面および水平、垂直同期信号を示す説明図である
。 第2図は、CRTアイスプレイの一般的な構成を示すブ
ロック図である。 第3図は、本発明によるCRTコントローラの実施例を
示す回路図である。 11・・・・・・ビデオRAM、 12・・・・・・CRT、 27・・・・・・ドツトクロックIL 28・・・・・・水平同期信号、 2つ・・・・・・垂直同期信号、 30・・・・・・分周器、 32・・・・・・水平ディスプレイエリア・カウンタ、
34・・・・・・アドレスカウンタ、 35・・・・・・データラッチ回路、 3G・・・・・・合成回路、 37・・・・・・垂直ディスプレーイエリア・カウンタ
、38・・・・・・ディスプレ・イ情報デコーダ、39
・・・・・・シフ1−レジスフ。 出願人 新日本電気株式会社 代理人 弁理士 増1)竹大

Claims (1)

  1. 【特許請求の範囲】 1、、CRTディスプレイの表示を制御するためのCR
    Tコントローラであって、 ドツトクロック信号を入力し、イの周波数を1キヤラク
    タを構成するドツト数で分周してキャラクタクロック信
    号を出力する分周器と、前記分周器の出力を計数入力と
    し、水平同期信号をクリア入力とするように接続され、
    前記キャラクタクロック信号を計数することによって水
    平方向のディスプレイエリアを表わず信号を出力する水
    平ディスプレイエリア−・カウンタと、前記水平周rA
    信号を計数入力とし、垂直同期信号をクリア入力とする
    ように接続され、前記水平同期信号を計数することによ
    って垂直方向のディスプレイエリアな表わす信号を出力
    する垂直ディスプレイエリア・カウンタと、 前記水平ディスプレイエリア・カウンタと前記垂直ディ
    スプレイエリア・カウンタの出力とを入力し、前記2つ
    の入力を合成することによってデースプレイエリア信号
    を出力する合成回路と、前記分周器の出力を計数入力と
    し、前記垂直同期信号をクリア入力とするように接続さ
    れ、前記キャラクタクロック信号を計数することによっ
    てビデオRAMのアドレスを表わす信号を内部アドレス
    バスへ供給するアドレスカウンタと、前記合成回路の出
    力によって前記ビデオRA Mのデータバスから表示情
    報語を入力する占うに制御され、前記分周器から供給さ
    れるキャラクタクロック信号に同期した前記表示情報語
    をI’A出するデータラッヂ回路と、 前記合成回路の出力によって前記γ−タラッヂ回路から
    転送された表示情報語の内容を復号するように制御され
    、前記分周器から供給されるキャラクタクロック信号に
    同期した前記復号した情報を送出するディスプレイ情報
    デコーダと、前記ディスプレイ情報デコーダから出力さ
    れる情報が並列ビット信号の形で入力され、前記ドット
    クロツクは8に同期して前記並列ビット信号を直列ビッ
    ト信号に変換してCRTへ送出するシフトレジスタとを
    備え、− 前記ドツトクロック信号と、前記水平同期信号と、前記
    垂直同期信号とは外部から適宜手段で供給されることを
    特徴どするCRTコントローラ。
JP58116340A 1983-06-28 1983-06-28 外部同期によるcrtコントロ−ラ Granted JPS607479A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58116340A JPS607479A (ja) 1983-06-28 1983-06-28 外部同期によるcrtコントロ−ラ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58116340A JPS607479A (ja) 1983-06-28 1983-06-28 外部同期によるcrtコントロ−ラ

Publications (2)

Publication Number Publication Date
JPS607479A true JPS607479A (ja) 1985-01-16
JPH0455318B2 JPH0455318B2 (ja) 1992-09-02

Family

ID=14684521

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58116340A Granted JPS607479A (ja) 1983-06-28 1983-06-28 外部同期によるcrtコントロ−ラ

Country Status (1)

Country Link
JP (1) JPS607479A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04343390A (ja) * 1991-05-21 1992-11-30 Mitsubishi Electric Corp 画像処理装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04343390A (ja) * 1991-05-21 1992-11-30 Mitsubishi Electric Corp 画像処理装置

Also Published As

Publication number Publication date
JPH0455318B2 (ja) 1992-09-02

Similar Documents

Publication Publication Date Title
US5821947A (en) Mixing of computer graphics and animation sequences
EP0592120B1 (en) Image processing system
JPH0792661B2 (ja) イメージ表示装置
US5880741A (en) Method and apparatus for transferring video data using mask data
US4626839A (en) Programmable video display generator
JPS607479A (ja) 外部同期によるcrtコントロ−ラ
JP2687100B2 (ja) オンスクリーンディスプレイ回路
ES2208718T3 (es) Aparato que emplea tablas de control de memoria relativas al tratamiento de graficos de video para receptores de tv.
JPH05207326A (ja) 水平圧縮pll回路
JP2593427B2 (ja) 画像処理装置
US6556216B1 (en) Fiscal printer video with application program
JPS60249187A (ja) デイスプレイコントロ−ラ
SU1161986A1 (ru) Устройство дл вывода графической информации
JP2885573B2 (ja) 画像処理装置
JPS6292071A (ja) 拡大表示の制御方式
JPH0622331A (ja) 画像合成装置
JPS59214085A (ja) 信号変換装置
JPS5876880A (ja) デイスプレイ装置
JPS6367083A (ja) 映像縮小表示回路
JPH0121512B2 (ja)
JPH06311524A (ja) 画面表示装置
JP2001169311A (ja) 画像比較装置
JPH0363871B2 (ja)
JPH07181955A (ja) 複合画像表示装置
JPS61279890A (ja) カラ−crt表示装置