JPS6068772A - 中間調表現方法 - Google Patents
中間調表現方法Info
- Publication number
- JPS6068772A JPS6068772A JP58176059A JP17605983A JPS6068772A JP S6068772 A JPS6068772 A JP S6068772A JP 58176059 A JP58176059 A JP 58176059A JP 17605983 A JP17605983 A JP 17605983A JP S6068772 A JPS6068772 A JP S6068772A
- Authority
- JP
- Japan
- Prior art keywords
- data
- block pattern
- small block
- counter
- pattern
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Facsimile Image Signal Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔技術分野〕
本発明は、ド・、)の有無によって階調性をもたせた中
間調画像記録装置に関するものである。
間調画像記録装置に関するものである。
階調画像を二値化して再生する方法として、従来におい
て、ROMなどの記憶装置に、画像のある画素区分に対
応させて、2次元に規則的に、高低に分布させたスレッ
ショルドレベルを示すデータを記憶しておき、入力とな
るアナログ信号の2次元アドレスに基づいて、記憶装置
の読み出しアドレスを定めて、スレッショルドデータを
読み出し、このデータをアナログ信号に変換し、入力と
するアナログ信号とのレベルを比較して、両者の高低関
係により二値化する方法、あるいは入力とするアナログ
信号をデジタル信号に変換し、その入力の2次元アドレ
スに基づいて記憶装置の読み出しアドレスによりスレッ
ショルドデータを読み出し、両者の大小関係により二値
化する。いわゆる組織的ディザ法が一般的である。この
ような従来方法では、文字、線から構成される一般文書
では、画質の劣化がはげしい。この欠点をなくすため、
データの水増しのため、同一人力データを複数回(例え
ば2×2回)使用して、それぞれに対して別アドレスの
スレッショルド値を読み出し、値の比較から二値化を行
なう方法が提案されている。この場合、それぞれの出カ
ド・ノドだけスレッショルドの比較が必要となり、高速
動作には向かない。官らK、出力されるパターンが規則
性を持つため、同一レベルの入力信号が続く場合には、
規則性による不自然さが入られる。
て、ROMなどの記憶装置に、画像のある画素区分に対
応させて、2次元に規則的に、高低に分布させたスレッ
ショルドレベルを示すデータを記憶しておき、入力とな
るアナログ信号の2次元アドレスに基づいて、記憶装置
の読み出しアドレスを定めて、スレッショルドデータを
読み出し、このデータをアナログ信号に変換し、入力と
するアナログ信号とのレベルを比較して、両者の高低関
係により二値化する方法、あるいは入力とするアナログ
信号をデジタル信号に変換し、その入力の2次元アドレ
スに基づいて記憶装置の読み出しアドレスによりスレッ
ショルドデータを読み出し、両者の大小関係により二値
化する。いわゆる組織的ディザ法が一般的である。この
ような従来方法では、文字、線から構成される一般文書
では、画質の劣化がはげしい。この欠点をなくすため、
データの水増しのため、同一人力データを複数回(例え
ば2×2回)使用して、それぞれに対して別アドレスの
スレッショルド値を読み出し、値の比較から二値化を行
なう方法が提案されている。この場合、それぞれの出カ
ド・ノドだけスレッショルドの比較が必要となり、高速
動作には向かない。官らK、出力されるパターンが規則
性を持つため、同一レベルの入力信号が続く場合には、
規則性による不自然さが入られる。
本発明の目的は、組織的ディザの表現方のよさを生かし
、かつ文字データ等の劣化を防ぎ、さらに処理を高速で
リアルタム処理を可能にし、また印画質の自然さを向上
させることにある。
、かつ文字データ等の劣化を防ぎ、さらに処理を高速で
リアルタム処理を可能にし、また印画質の自然さを向上
させることにある。
本発明の他の目的は、階調性および解像力の秀れた画像
処理を可能にすることにある。
処理を可能にすることにある。
本発明では、その目的を達成するため、画像を大きなブ
ロックに分割しくたとえば 8×8ドツト)さらにその
大きなブロックを複数(fcとえば16ケ)の手さなブ
ロック(たとえば2×2ドツト)に分割し、その小さな
ブロックに、入力の一画素分のデータを対応させ、その
人力データ値に対応する出力データ(例えば2×2)を
1回の処理により選択し、この処理を複数回(例えば6
回)実施することにより、大きなブロックを表現する。
ロックに分割しくたとえば 8×8ドツト)さらにその
大きなブロックを複数(fcとえば16ケ)の手さなブ
ロック(たとえば2×2ドツト)に分割し、その小さな
ブロックに、入力の一画素分のデータを対応させ、その
人力データ値に対応する出力データ(例えば2×2)を
1回の処理により選択し、この処理を複数回(例えば6
回)実施することにより、大きなブロックを表現する。
さら忙、大ノロツクが終了するごとに、ランダムアドレ
スのカウンタにより、選択するパターンをかえて選択を
行なう。これらの処WKより、小ソロツクにより、入力
画像のサンプリング回数による解像度を向上させ、大ブ
ロックにより、階調数の向上をはかり、ランダム性をと
り入れ、さらに高速処理可能な高画質側を構成する。
スのカウンタにより、選択するパターンをかえて選択を
行なう。これらの処WKより、小ソロツクにより、入力
画像のサンプリング回数による解像度を向上させ、大ブ
ロックにより、階調数の向上をはかり、ランダム性をと
り入れ、さらに高速処理可能な高画質側を構成する。
第1図は本発明の実施例であって、1は入力信号データ
の配列であり、横方向成分をα、縦方向成分をbとする
マトリクスで画素を表わす。2は画像の小ブロツクパタ
ーン(例でId2X2)を予め記憶したメモリーで、こ
のメモリの選択は、1のデータ値を2進化した値(例え
ば 6ビツト)と、入力画素の位置データである次式の
x、yの2進化し比値(例えば 4ビツト)と、ランダ
ムカウンタの出力@(例えば 2ビツト)をアドレス信
号とする。
の配列であり、横方向成分をα、縦方向成分をbとする
マトリクスで画素を表わす。2は画像の小ブロツクパタ
ーン(例でId2X2)を予め記憶したメモリーで、こ
のメモリの選択は、1のデータ値を2進化した値(例え
ば 6ビツト)と、入力画素の位置データである次式の
x、yの2進化し比値(例えば 4ビツト)と、ランダ
ムカウンタの出力@(例えば 2ビツト)をアドレス信
号とする。
Z = +7. mod 4 y = b rn、o、
d 4 ・−−−−−(1)(a、 mod4は、aを
4でわった商である)これらのデータをアドレス信号と
して、小プロ′ンクバターンを選択する。この選択を1
6回実施しく連続して行なうのは4回ずつ)、整列させ
たものが3である。整列したブロックパターンは、8×
8で一画素は2×2となる。次の隣の大ブロックについ
ては、ランダムカウンタの出方により異なるアドレスが
4選択されて、異なるパターンの大7“ロックパターン
が構成される。次に、第2図は予め記憶しておく、RO
Mのディザパターンの例を示17たものである。((Z
) h−例としてBayg7デイザパターンを示す。ラ
ンダム選択を行なうためこのパターンを複数(例えば4
)記憶させておく。
d 4 ・−−−−−(1)(a、 mod4は、aを
4でわった商である)これらのデータをアドレス信号と
して、小プロ′ンクバターンを選択する。この選択を1
6回実施しく連続して行なうのは4回ずつ)、整列させ
たものが3である。整列したブロックパターンは、8×
8で一画素は2×2となる。次の隣の大ブロックについ
ては、ランダムカウンタの出方により異なるアドレスが
4選択されて、異なるパターンの大7“ロックパターン
が構成される。次に、第2図は予め記憶しておく、RO
Mのディザパターンの例を示17たものである。((Z
) h−例としてBayg7デイザパターンを示す。ラ
ンダム選択を行なうためこのパターンを複数(例えば4
)記憶させておく。
コレラのパターンを基準として、ROMパターンを展開
する。(b) 、 (c) 、 (d)はROMの内容
となるパターンを8×8の構成として示したものである
。
する。(b) 、 (c) 、 (d)はROMの内容
となるパターンを8×8の構成として示したものである
。
実際には、2×2のパターンとして選択されるが前記!
、7/を並記して8×8のパターンとして示したもので
ある。即ち、(bl d人カデー41の場合で、(ハ)
)の基単パターンと比較して1以上の場合にけ1.1未
満の場合は0として二値パターンを構成する。ここでけ
左上のみ1で仙1−toとなる。(C)け入力データ値
32の場合、(d)は入力データ64の場合で、それぞ
れ二値化パターンが構成される。
、7/を並記して8×8のパターンとして示したもので
ある。即ち、(bl d人カデー41の場合で、(ハ)
)の基単パターンと比較して1以上の場合にけ1.1未
満の場合は0として二値パターンを構成する。ここでけ
左上のみ1で仙1−toとなる。(C)け入力データ値
32の場合、(d)は入力データ64の場合で、それぞ
れ二値化パターンが構成される。
パターン選択け2×2のlJ\パターンによシ行なわれ
、16回の選択で基準の8×8が構成される。
、16回の選択で基準の8×8が構成される。
16回のデータ値が等しい値であれば、第2図(b)(
c)、 (d)に示し、たよりな8×8の大ブロツクパ
ターンにより、ある階調が表現されるが、異なるデータ
がある場合には、その値に対応する部分に選択されるこ
とになる。
c)、 (d)に示し、たよりな8×8の大ブロツクパ
ターンにより、ある階調が表現されるが、異なるデータ
がある場合には、その値に対応する部分に選択されるこ
とになる。
以上は小ブロツクパターンを2×2ドツト、大ブロツク
パターンを8×8ドヴトとして述べてきたが、これらに
限られることはない。例えば、大ブロツクパターンを4
×4ドツトとすると、入力データとしては4ビツトデー
タでも構成できる。
パターンを8×8ドヴトとして述べてきたが、これらに
限られることはない。例えば、大ブロツクパターンを4
×4ドツトとすると、入力データとしては4ビツトデー
タでも構成できる。
小ブロツクパターンを1とすると、一般的な組織的ディ
ザにランダム性を入れたものとまったぐ同じ結果全得る
ことができる。
ザにランダム性を入れたものとまったぐ同じ結果全得る
ことができる。
w、3図は、本発明の具体的実施例を示し、4はアナロ
グ信号で入力された入力信号をデジタル信号に変換する
ためのA/Dコンバータである。A/Dコンバータの出
力のデジタルデータ(例えば6ビ・Iト)を、高速読み
出しの記憶装置(ROM )のアドレス信号として、さ
らに小ブロツクパターンの場所の選択用の横カウンタ6
乃び縦カウンタ7及びランダムカウンタ12の出力を、
同じく高速ROMのアドレスとして、予め記憶された小
ブロツクパターンを選択し出力する。5のROMより出
力された小ブロツクパターン出力は、高速のため、袂数
回(例えば4回)8のシフトレジスタによりスピードを
下げて、11のRA Mに並列データとして(例えば1
6データ)記憶させる。11のRAMKfl、10のド
ツトプリンタに出力する二値データが、リアルタイムで
全データ記憶される。10ドツトプリンタに出力するた
め、9の整列回路を経由して、読み出し、ドツトプリン
タに出力し階調面を構成する。
グ信号で入力された入力信号をデジタル信号に変換する
ためのA/Dコンバータである。A/Dコンバータの出
力のデジタルデータ(例えば6ビ・Iト)を、高速読み
出しの記憶装置(ROM )のアドレス信号として、さ
らに小ブロツクパターンの場所の選択用の横カウンタ6
乃び縦カウンタ7及びランダムカウンタ12の出力を、
同じく高速ROMのアドレスとして、予め記憶された小
ブロツクパターンを選択し出力する。5のROMより出
力された小ブロツクパターン出力は、高速のため、袂数
回(例えば4回)8のシフトレジスタによりスピードを
下げて、11のRA Mに並列データとして(例えば1
6データ)記憶させる。11のRAMKfl、10のド
ツトプリンタに出力する二値データが、リアルタイムで
全データ記憶される。10ドツトプリンタに出力するた
め、9の整列回路を経由して、読み出し、ドツトプリン
タに出力し階調面を構成する。
以上詳述した如く本発明により、非常に簡単な回路で、
階調性および解像力の秀れた高画質面を構成でき、さら
に、動画入力に対してリアルタイムでRAMに記憶でき
、そのRAMの容量も最小限におさえることができる。
階調性および解像力の秀れた高画質面を構成でき、さら
に、動画入力に対してリアルタイムでRAMに記憶でき
、そのRAMの容量も最小限におさえることができる。
即ち、一画素6ビツト等のデータの入力に対して、RA
M容量は一画素4ビット分で記憶できるわけである。
M容量は一画素4ビット分で記憶できるわけである。
第1図は、本発明による中間調画像二値化の一実施例を
示す図。第2図はROMのディザパターン構成例を示す
図。第3図は本発明実施例の一具体的構成例を示すブロ
ック図である。 以 上 出m人 エプソン株式会社 第1V!J (a) (b)1− 第2図
示す図。第2図はROMのディザパターン構成例を示す
図。第3図は本発明実施例の一具体的構成例を示すブロ
ック図である。 以 上 出m人 エプソン株式会社 第1V!J (a) (b)1− 第2図
Claims (1)
- 画像の二値化中間調表現において、1個の入力画素デー
タ値に基づき複数(たとえば2×2)の二値データを記
憶装置より選択する際に1画素の位置情報と、ランダム
カウンタデータと、画素データとを合わせてアドレス指
定をして、前記二値デー〃を選択する件とを特徴とする
中間調表現方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58176059A JPS6068772A (ja) | 1983-09-22 | 1983-09-22 | 中間調表現方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58176059A JPS6068772A (ja) | 1983-09-22 | 1983-09-22 | 中間調表現方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6068772A true JPS6068772A (ja) | 1985-04-19 |
Family
ID=16006994
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58176059A Pending JPS6068772A (ja) | 1983-09-22 | 1983-09-22 | 中間調表現方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6068772A (ja) |
-
1983
- 1983-09-22 JP JP58176059A patent/JPS6068772A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4210936A (en) | Method and apparatus for reproducing an original gray scale image | |
US5818032A (en) | Encoded color halftone micro-dots for high density digital information storage | |
US4962542A (en) | Method for reducing artifacts in error diffused images | |
EP0625844B1 (en) | A method of halftoning digitized grey value images and an image processing device suitable for performing such a method | |
JPS5932037A (ja) | ハ−フト−ン閾値生成装置及び方法 | |
US5068914A (en) | Apparatus for reducing artifacts in error diffused images | |
US4231095A (en) | Remote reproduction of images | |
JPS60157375A (ja) | 中間調表現方式 | |
JPH0456508B2 (ja) | ||
JPH0527298B2 (ja) | ||
JPS6068772A (ja) | 中間調表現方法 | |
JPH11306343A (ja) | 2次元データ回転処理装置 | |
JPH0117310B2 (ja) | ||
JPS6067987A (ja) | 中間調表現方法 | |
JPS60142669A (ja) | 擬似中間調画像縮小処理方式 | |
JP3248264B2 (ja) | 画像出力装置 | |
JPH0620232B2 (ja) | 画像処理装置 | |
JP2692072B2 (ja) | 画像処理装置 | |
JP2871193B2 (ja) | 画像平滑化処理方法 | |
JPS62284574A (ja) | 画像記録装置 | |
JPS6244743B2 (ja) | ||
JPS61179673A (ja) | 中間調記録方法 | |
JPH0367873B2 (ja) | ||
JPS62150478A (ja) | 画像情報処理装置 | |
KR930002201B1 (ko) | 팩시밀리의 중간조기록제어장치 |