JPS6057075B2 - デイスプレ−装置 - Google Patents

デイスプレ−装置

Info

Publication number
JPS6057075B2
JPS6057075B2 JP5344478A JP5344478A JPS6057075B2 JP S6057075 B2 JPS6057075 B2 JP S6057075B2 JP 5344478 A JP5344478 A JP 5344478A JP 5344478 A JP5344478 A JP 5344478A JP S6057075 B2 JPS6057075 B2 JP S6057075B2
Authority
JP
Japan
Prior art keywords
polling
read
data
port
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP5344478A
Other languages
English (en)
Other versions
JPS54144826A (en
Inventor
俊彦 城谷
正勝 菊池
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Shibaura Electric Co Ltd filed Critical Tokyo Shibaura Electric Co Ltd
Priority to JP5344478A priority Critical patent/JPS6057075B2/ja
Publication of JPS54144826A publication Critical patent/JPS54144826A/ja
Publication of JPS6057075B2 publication Critical patent/JPS6057075B2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)

Description

【発明の詳細な説明】 キヤンデイスプレー装置に関する。
教育用、科学分析用その他種々の目的に、CRT(陰
極線管)上に種々のデータを任意に表示させるようにし
たCRTディスプレイ装置が使用される。
このCRTディスプレイ装置は予め表示に必要とするデ
ータをメモリに記憶させておき、これを任意に読み出し
てCRTに表示するものであるが、このメモリとして一
画面分の内容をもつリフレッシュメモリを用いている。
この種従来の装置では画面内容の更新をラスタスキャン
のブランキング時間に行なつていた。すなわちブランキ
ング時間は帰線消去時間に相当し、画面の直線性から得
られない部分で、この時はリフレッシュメモリからの読
み出しが不要なためデータを一気にフレツシユメモリに
書き込んでいた。しカルこの方法では書き込みがブラン
キング時間に限られ、より細かな画面内容の更新を行な
うには不向きであつた。 本発明はこのような点を考慮
してなされたものでブランキング時間を含む画面リフレ
ッシュ中の任意の時刻にランダムにデータを表示し得、
表示速度の向上と複数のデータの同時表示を実現するデ
ィスプレ−装置を提供するものである。
以下図面を参照して本発明の一実施例を説明する。
1はリフレッシュメモリ、2はP19P2・・・PN+
1のポーリングボートをもつポーリング回路、31・・
・3Nは前記ポーリング回路2のポーリングボートP2
・・・PN+1に接続されるデータ発生器、4はラスタ
スキャンジェネレータ、5は表示部としてのCRT(陰
極線管一表示管)である。
上記ポーリング回路2のP1のポーリングボートは読み
出し専用でCRT5画面上をリフレッシュするために読
み出しを行なう。
すなわちラスタスキャンジェネレータ4のクロック信号
Aによつてポーリング回路2が制御され、P2・・・P
N+1のポーリングボートではデータ発生器31・・・
3Nからのデータによつて画面へのデータの書き込み、
読み出しを行ない、P1のポーリングボートでは画面の
リフレッシュを行なう。すなわち第2図に示すようにポ
ーリング回路2の各ポーリングボートPl,P2・・・
PN+1は画面のリフレッシュ中に時直列的に動作状態
となり、リフレッシュ期間毎に繰り返される。そして各
データ発生器31・・・3Nからのデータ(要求)はそ
れぞれ第2図におけるP2,P3,P4のサイクルタイ
ムTm内の任意の要求のあつた時刻に処理され、文字、
カーソル、グラフィック等の表示が行なわれる。上記読
み出し専用のポーリングボートP1に関して、このポー
リングボートP1から得られたデータをCRT5上に表
示する時間をT。とし、リフレッシュメモリ1のサイク
ルタイムをTmとしたとき、TD=Tm(N+1) の関係が維持されるようにTD,Nを設定する。
このようにすることによつて上記の如く他のポーリング
ボートP2,P3,P4でデータ発生器31・・・3N
の要求に応じた処理がなされ、このデータ発生器31・
・・3Nのデータ処理はP1のリフレッシュリードオン
リーサイクルとは無関係とな.る。第2図はN=3とし
4つのボートをもたせた例であるが、もちろんこれに限
定されるものではない。
またT。
とTmとNの関係であるが、Tmを一定一とするとNを
大きくすることはTDを大きくすることになる。一方T
。が大きくなることはT。の間で表示するドット数が多
くなることとなり、リフレッシュメモリ1の1つのアド
レスに対応する語長が長くなることとなる。もちろん単
位長当りの点密度を増大させると同様の傾向が生じる。
またTmを小さくすることはリフレッシュメモリ1のサ
イクルタイムからおのずと制限を受ける。このような関
係にあるので、使用目的等に応じて各値を適宜設定すれ
ばよい。第3図は本発明の具体例であつてデータ発生器
の具体例として文字表示プロセッサ611カーソル表示
6■、グラフィック表示プロセッサ6■を”設け、リフ
レッシュメモl川、ポーリング回路2の構成としてP1
:読み出し専用、64ドット出力、 P2〜P4:読み出し、書き込み用8ドット入出力とし
、またリフレッシュメモリのサイクルタイムを650r
1s,.TD=2.6μS,.N=3とし、書き込みデ
ータの語長は1バイト(8ドット)とし、さらに読み出
し専用ボートP1の語長は64ドット、8バイトとする
動作は第1図における場合と同様で、ラスタスキャンジ
ェネレータ4と同期してポーリング回路2が動作し、各
ポーリングボートPl,P2,P3,P4がメモリサイ
クル毎に順次動作する。
そして第2図の1234の点がメモリサイクルの開始点
で、この時点で各プロセッサ61,6■,6■から要求
があつたか否かを判定し、要求があるときは対応する要
求内容(文字、カーソル、グラフィック)がCRT5に
表示される。もちろん1は読出し専用であるので必らず
出力する必要がある。このようにしてポーリングボート
P1で読み出されたデータがCRT5に表示している期
間に要求された複数のデータが同時に表示される。
すなわちCRT5上に、文字の表示と対応するカーソル
を同時に表示でき、さらにグラフィックも同時に表示す
ることができ、より変化のある、より適切な表示が可能
となる。さらに従来のものに比較して画面更新の速度も
向上する。またP2,P3,P4によつて画面の内容を
読み出すこともできるので、たとえば画面表示したまま
で画面の内容をランダムに読み出すことができ、プリン
タを介して印字しハードコピーをとることもできる。
以上述べたように本発明によれば画面のリフレッシュ中
の任意の時刻にランダムにデータを表示し且つ画面表示
の内容を読み出すことができ、表示速度が速く複数のデ
ータを同時に表示し得るディスプレー装置を提供するこ
とができる。
【図面の簡単な説明】
第1図は本発明の一実施例によるディスプレイ装置を示
す構成図、第2図は第1図に示した装置のタイムチャー
ト、第3図は本発明の具体例を示す構成図である。 1・・・・・・リフレッシュメモリ、2・・・・・・ポ
ーリング回路、Pl,P2・・・PN+1・・・・・・
ポーリングボート、31・・・3N・・・・・・データ
発生器、4・・・・・・ラスタスキャンジェネレータ、
5・・・・・・CRT(表示部)。

Claims (1)

    【特許請求の範囲】
  1. 1 1画面分のデータの記憶容量を有するリフレッシュ
    メモリと、このリフレッシュメモリから記憶データの読
    み出しを行うための読み出し専用ポーリングポートおよ
    び複数種類のデータに対応して設けられ前記リフレッシ
    ュメモリに対し書き込み読み出しを行うための複数の書
    き込み読みだし用ポーリングポートを有するポーリング
    回路と、所定語長の表示期間を前記読み出し専用ポーリ
    ングポートおよび各書き込み読み出し用ポーリングポー
    トの数で均等分割して得られた時間をメモリサイクルと
    しこのメモリサイクル毎に前記読み出し専用ポーリング
    ポートおよび各書き込み読み出し用ポーリングポートを
    順に動作させるラスタスキャンジェネレータと、前記ポ
    ーリング回路の読み出し専用ポーリングポートの動作期
    間に同ポートから出力された記憶データを後続の各書き
    込み読み出し用ポーリングポートの動作期間に画像表示
    する表示部と、前記各書き込み読み出し用ポーリングポ
    ートの動作期間に各々前記リフレッシュメモリに対し前
    記複数種類の各データの書込み又は読み出しを行う複数
    のデータ発生器とを具備したことを特徴とするディスプ
    レー装置。
JP5344478A 1978-05-04 1978-05-04 デイスプレ−装置 Expired JPS6057075B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5344478A JPS6057075B2 (ja) 1978-05-04 1978-05-04 デイスプレ−装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5344478A JPS6057075B2 (ja) 1978-05-04 1978-05-04 デイスプレ−装置

Publications (2)

Publication Number Publication Date
JPS54144826A JPS54144826A (en) 1979-11-12
JPS6057075B2 true JPS6057075B2 (ja) 1985-12-13

Family

ID=12943016

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5344478A Expired JPS6057075B2 (ja) 1978-05-04 1978-05-04 デイスプレ−装置

Country Status (1)

Country Link
JP (1) JPS6057075B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0547000B2 (ja) * 1986-02-07 1993-07-15 Fujitsu Ltd

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0640259B2 (ja) * 1984-02-14 1994-05-25 株式会社リコー デ−タ処理装置
AU602213B2 (en) * 1987-05-28 1990-10-04 Digital Equipment Corporation Computer work station including video update arrangement

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0547000B2 (ja) * 1986-02-07 1993-07-15 Fujitsu Ltd

Also Published As

Publication number Publication date
JPS54144826A (en) 1979-11-12

Similar Documents

Publication Publication Date Title
US4742344A (en) Digital display system with refresh memory for storing character and field attribute data
US4308532A (en) Raster display apparatus
GB2149157A (en) High-speed frame buffer refresh apparatus and method
JPH0126072B2 (ja)
JPH07181941A (ja) 高速コピー手段を備えたフレームバッファー装置及びこの装置を用いた二重バッファー化動画の実行方法
US4570158A (en) Horizontal and vertical image inversion circuit for a video display
US4011556A (en) Graphic display device
US4910505A (en) Graphic display apparatus with combined bit buffer and character graphics store
JPS59159196A (ja) グラフイツク・デイスプレイ・システム
GB2214038A (en) Image display system
JPS6057075B2 (ja) デイスプレ−装置
JPH075870A (ja) 表示制御システム
JPH0673060B2 (ja) 可変リフレッシェレートストロークcrtディスプレイ装置
JP2765141B2 (ja) 外部同期制御装置
JPH071425B2 (ja) ラスタ走査表示システム
JPS6327713B2 (ja)
JPS6364798B2 (ja)
JPH0327695A (ja) ラスタテストパターンを表示するためのメモリ節約装置および方法
JP2846357B2 (ja) フォントメモリ装置
JPH04146488A (ja) ラスタスキャン式表示装置の表示方法
JP3005220B2 (ja) 走査型表示制御装置
JPH10161638A (ja) 画像表示装置
JPS5936267B2 (ja) ディスプレイ装置におけるメモリ追加方式
JPH06110434A (ja) 文字表示装置
JPS60159786A (ja) 表示制御装置