JPH0327695A - ラスタテストパターンを表示するためのメモリ節約装置および方法 - Google Patents

ラスタテストパターンを表示するためのメモリ節約装置および方法

Info

Publication number
JPH0327695A
JPH0327695A JP1285130A JP28513089A JPH0327695A JP H0327695 A JPH0327695 A JP H0327695A JP 1285130 A JP1285130 A JP 1285130A JP 28513089 A JP28513089 A JP 28513089A JP H0327695 A JPH0327695 A JP H0327695A
Authority
JP
Japan
Prior art keywords
signal
logic
register
memory
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1285130A
Other languages
English (en)
Inventor
Robert G Bassman
ロバート・ジエラード・バスマン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Honeywell International Inc
Original Assignee
AlliedSignal Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AlliedSignal Inc filed Critical AlliedSignal Inc
Publication of JPH0327695A publication Critical patent/JPH0327695A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data

Landscapes

  • Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はラスタテストパターンを表示するメモリ節約装
置訃よび方法に関するものである。
〔従来の技術〕
本発明以前は、ラスタテストパターンを表示する装置は
、水平ラスタタイミングと垂直ラスタタイミ/グを発生
するカウンタにより通常アドレスされる比較的大容量の
ビットマップされるメモリを含んでいた。常時変化する
表示メモリの場合にはこれは許容できるやシ方である。
しかし、たとえば2レベルビデオ、すなわち、オンとオ
フ、による白黒表示のような簡単なテストハターンを表
示するためには、上記の装置に分いてはメモリのほとん
どは無駄にされる。
たとえば、航空電子ビデオ試験器に一般的であるように
広い視野のヘッドアップ表示装置(HUD)に対する諸
要求について考えることにする。走査線数がlフレーム
当り525本と、lフレーム当り875本との2つの表
示モードが求められる。それら2つの表示モードはリフ
レッシュ速度が30Hzで、2対lの飛越し走査である
。走査線が875本のスクリーンを求められている解像
力600画素でビットマップするためには、白黒(モノ
クロ)表示のために800 X 600すなわち480
 , 000ビット(875本の走査線のうち800本
が有効である)のメモリが要求される。
ラ/ダムアクセスメモリ(RAM)を用いると、数種類
のテストパター/のおのおのに対してメモリに書込み、
検査するためのオーバヘッド時間は望ましくない。ある
いは、プログラム可能な読出し専用メモIJ (FRO
M)を使用するには、かなシの数の集積回路を使用する
必要があるために、ボードのスペースを過大に占めるこ
とになる。4種類のパターンをF ROMに格納するた
めには求められるメモリの容量は16ビット語を96K
語(釦の釦の480 X 600釦よび800 X 6
00を2パターン)である。本発明はこのメモリ容量を
16ビット語を512語以下に圧縮し、しかも付加され
る外部回路を最少にするものである。
〔発明が解決しようとする課題〕
したがって、本発明の目的は、ラスタテストパターンを
表示する装置に含まれている全てのメモリが有効な表示
情報を含み、空白のスクリーンスペースに対しては何も
含まないような、ラスタテストハターンを表示する装置
を得ることである。
すなわち、メモリの量は表示される映像の複雑さに比例
する。
〔課題を解決するための手段〕
本発明は、どの走査線上に有効な表示情報(アクティブ
ビデオ)が存在するかをラスタテストパターンを表示す
るメモリ節約装置が予測できるようにする比較器を使用
することによシメモリを節約する、ラスタテストパター
ンを表示するメモリ節約装置に関するものである。この
装置は、有効な走査線に達する1で待機モードが接続す
るようなものである。
Yレジスタが有効な走査線(画像情報を含んでいる走査
線)の値を保持し、Xレジスタが画像情報の水平位置の
値を保持する。レジスタをロードする信号を制御論理装
置が発生する。並列入力、直列出力シフトレジスタから
ビデオが供給される。
そのシフトレジスタの出力はアナログ複合ビデオ信号へ
変換される。
したがって、この装置はメモリアドレスヵウン夕と、前
記Xシフトレジスタと、前記Yシフトレジスタと、前記
ビデオシフトレジスタと、一対の比較器と、記憶装置と
を含む。記憶装置は、表示スクリーンの1番上から1番
下への順序、および各走査線の左から右への順序で表示
すべきビデオデータのリストを含む。最初の語はY値、
筐たは、その上に最初のビデオ(スクリーンの1番上)
が現われる走査線の番号、である。次の語は、その走査
線の上のX値であり、それから画素データである。比較
器のそれぞれのレジスタにロードされたX値とY値を、
ラスタタイミングを発生する水平カウンタと垂直カウン
タとの出力と比較器が比較する。正しい走査線に達する
と、装置は走査線上の正しいX位置に対して待機モード
に入る。それからビデオデータがシフトレジスタにロー
ドされる。垂直走査線のような走査線の2本以上に対し
て繰返見されるデータに対しては、回路は付加メモリを
節約するように、同じデータをループにより戻す性能を
有する。
〔実施例〕
筐ず第1図を参照して、位置確度をテストする典型的な
映像パターンが参照番号1で示されている。図示の映像
はほとんど空白のスペースで構成され、ビットマップの
大きい部をむだにする。しかし、ここで開示してカシ、
後で説明する、図にスクリーン3の上に示されている記
号を表示するルックアヘッド装置を用いると、本発明の
以後の説明からわかるであろうように、メモリを大幅に
節約する。
第2図を参照して、この分野にかいて周知の橿類のDO
Tクロックが参照番号2により示されている。DOTク
ロック2は出力信号DCLを発生する。
信号DCLは通常の水平カウンタ4と同様な通常の垂直
カウンタ6へ加えられる。
水平カウンタ4は信号DCLに応答して水平同期信号H
SYNと水平タイミングカウント信号HTCを発生する
。垂直カウンタ6は信号DCLに応答して、垂直タイミ
ングカウント信号VTCと垂直駆動信号VDRを生ずる
次に第3図を参照する。この図には、2進カウンタ8と
、記憶装置10と、Xレジスタ12と、Yレジスタ14
と、シフトレジスタ16と、比較器18と、比較器20
と、プログラム可能な論理装置22と、ビデオ装置24
とを含む装置が示されている。それらの構成部品の全て
はこの技術に釦いて良く知られている通常の種類のもの
である。
プログラム可能なアレイ論理装置22がDOTクロック
2から信号DCLを受け、水平カウンタ4から信号HY
SNを受け、水平カウンタ4から信号HTCを受け、垂
直カウンタ6から信号VDRを受ける。プログラム可能
なプレイ論理装置22が比較器18と20から信号を受
け、Xレジスタ12からフラッグビットMを受け、Yレ
ジスタ14からフラグビットNを受ける。プログラム可
能なアレイ論理装置22が受けた信号に応答して信号L
XをXレジスタ19をロードするために供給し、Yレジ
スタ14をロードするための信号LYを供給し、シフト
レジスタ16をロードするための信号を供給し、2進カ
ウンタ8をロードするための信号LCを供給する。
2進カウンタ8はDOTクロック2から信号DCLを受
け、垂直カウンタ6から信号VDRを受け、論理装!t
22からの信号LCによシロードされる。
2進カウンタ8は出力を記憶装置10へ加える。
記憶装置10は出力をXレジスタ12へ加える。
そのXレジスタは信号LXによりロードされる。
記憶装置10の出力は、信号LYによシロードされるY
レジスタ14と、信号LSにエシロードされるシフトレ
ジスタ16とへも加えられる。記憶装置10からの出力
は2進カウンタ8へも加えられる。Xレジスタ12ぱフ
ラッグビットMとFILLビットを供給する。Yレジス
タ14はフラッグビツ}Nを供給する。シフトレジスタ
1fiハDOTクロック2からビットDCLを受け、出
力をビデオ装置24へ供給する。シフトレジスタ16は
Xレジスタ12からFILLビットを受ける。そのFI
LLビットはXレジスタに一定の論理的に「高い」信号
を桁送りさせて、ビデオ装置24に一定のビデオを供給
させる。
以上説明してきたことから本発明を要約すると、本発明
の主な目的である,メモリを節約するための鍵は、どの
走査線に有効な表示情報(アクティブビデオ)が存在す
るかを予測できるようにする比較器18と20を用いる
ことができる。したがって、有効な走査線に達するまで
この装置は待機状態を保つ。その点で、装置は走査線上
の正しい水平位置に達するまで待ってデータを表示する
Yレジスタ14は有効な走査線(画像情報を含んでいる
走査線)の値を保持し、Xレジスタ12は画像情報の水
平位置を保持する。プログラム可能なアレイ論理装置2
2は前記した信号を発生していくつかのレジスタおよび
カウンタ8をロードする。ビデオは並列入力、直列出力
シフトレジスタ16から行われる。そのシフトレジスタ
16の出力はビデオ装置24を介してアナログ複合ビデ
オ信号へ変換される。周知のように,ビデオ装置24ぱ
適当なビデオ増幅器とモニタスクリーンを含む。
第3図の記憶装置10は順序づけられたビデオデータリ
ストを含む。ラスク表示は表示スクリーンの1番上から
1番下まで行われるから、記憶装置10の内部のデータ
は同じようκして順序づけられる。すなわち、記憶装置
内の最初の語は、画像情報を含んでいる最初の走査線の
番号を含む。
この値はYレジスタ14にロードされる。垂直タイミン
グカウンタ6(第2図)がこの値に達すると、Xレジス
タ12には記憶装置内の次の語がロードされる。X語の
次は実際のビデオデータである。そのビデオデータの各
ビットはl画素を表す。
水平タイミングカウント1{TCがXレジスタ12内の
値に寺しい時に、その語がシフトレジスタ16Kロード
される。
フラグビットには(前記のように)記憶装置内のX語と
Y語がおのおの組合わされる。Y語の一部であるビツ}
Nが、データを1本の走査線上に表示するのか、何本か
の走査線に繰返見し表示するのか否かを指示するために
用いられる。Nがセットされたとすると、データを繰返
えすべきであシ、記憶装置の次の語はデータが終る走査
線番号である。
第6図を参照して、これはYスタートとYストップを構
成する。Nがセットされないとすると、次のデータは1
本の走査線上に表示すべきである。
X語の一部であるビットMは、セットされた時に、同じ
走査線に従ってよシ多くの情報があることを意味する。
ビットMがセットされないとすると、そのX場所におけ
るビデオはその走査線に対する最後のビデオである。し
たがって、含筐れているハードウエアは次の有効な走査
線を待つ。前記したようにFILLビットとして示され
ているX語の第2のビットが、ビデオ装置24をターン
オンさせて、次のX値に達する1でそのビデオ装置をオ
ン状態に保たせ、次のX値に達した時にビデオ装置をオ
フ状態にすることをシフトレジスタ16にさせる。この
装置によ9、今にわかるように、たった2語のX語で任
意の長さの水平走査線の線分を表示できる。
第4図は記憶装置内のデータ語のフォーマットを示す。
説明のために16ビットの語幅を用いる。
X語とY語との幅は求められる解像力に依存する。
データ語は完全な16ビットを占める。説明のために白
黒表示を考えているから、データ語中の各ビットは1画
素を表し、lデータ語はl6画票を表す。各走査線は1
6のいくつかの数の群に分けられる。各群はXの独特の
値に対応する。したがって、水平解像力が640の表示
が、かのかの16個の画素を含む40個の群として表わ
される。
第5図は、記憶装置内のY語に対する7ラッグビツ}N
がOであるここで説明している場合に対する順序づけら
れたデータリストを示す。N=0であると、ただ1本の
走査線上に関連する情報が表示される。最初の語がY値
であシ、その後に分岐アドレスが続く。以前に呼出され
たY値が現在の表示フィールドでなければ、この分岐に
よってハードウエアが次のデータ群へ飛越すことができ
るようにされる。飛越し走査ビデオ表示の場合には、各
フレームは2つのフィールドよシ或ることに注目すべき
である。最初の60分の1秒の間に半分の走査線が表示
される。次に、ビームは表示スクリーンの1番上まで戻
9、次の60分の1秒の間に走査線の他の半分を表示す
る。分岐の後にX場所が続き、それから画素データが続
く。
第6図は、フラッグビツ}N=1である場合についての
順序づけられたデータリストを示す。最初の語は前記Y
スタート値である。その後に前記Yストップ値が続き、
それからX値が続き、次に画素データ情報が続く。それ
らは、YスタートからYストップまでをカバーする走査
線上に繰返見し表示される。この分岐命令は、ここでは
、初めのXf[まで戻して、同じデータで循環できるよ
うκする。FILLビットを用いるこの例は、それぞれ
のX値とY値によシ指定された寸法の充された長方形を
表示する。
これまで説明してきた装置の動作流れ図を第7図に示す
。この装置は、垂直帰線(信号VDR )によシ行われ
るリセット状態で常に始筐ることに注目することは重要
である。これはカウンタ8(第3図)をOにセットし、
Y実行( Y DONg )におけるデータの開始を指
すためにセットし、N=1にセットし、Yストップ=垂
直カウンタ6内のカウントにし、またぱN=0にセット
する。説明のために、簡単な十字線記号およびそれの関
連するパラメータが第8図に示されている。したがって
、その記号は走査線10で始!17,X=20に中心を
置かれる。垂直帰線が終ると、最初に起る事象はYレジ
スタ12にロードすることである。この時にはYスター
ト=10である。
第9図は第8図に示されている十字線を描くために要す
る記憶装置を示す。10番目の走査線まで待った後で、
この装置はビデオを表示する用意ができ、Yレジスタ1
4にYストップ=16をロ一ドする。第7図に示されて
いる流れ図を参照して、次のステップはXレジスタ12
にX=20をロードすることである。水平カウントが2
0に達すると、データ語がシフトレジスタ16にロード
される。これは、分岐値を2進カウンタ8にロードする
ことによシ走査線YスタートからYストップ筐で繰返見
される。第9図κおいて分岐は初めのX語へ戻ることを
指すことに注目されたい。
垂直カウントがYストップより大きい点においては、次
の語Y=17がロードされる。この値は十字線記号の水
平部分に属するから、Y語の7ラッグビツ}NがOにセ
ットされて、以後のビデオ情報が、何本かの走査線をカ
バーする垂直部分ではなくて、1本の走査線に入る。Y
=17における線が現在の7ィールドにあると仮定する
と、この装置は分岐をスキツプしてXレジスタ12にX
=20t−ロードする。簡単にするために、この例にお
ける十字線記号幅は16画素であるから、X語に続くデ
ータ語は全てrlJである。したがって、水平カウント
が20に等しいと、データ語はシフトレジスタ16にロ
ードされる。それからこの装置は次のYスタートをロー
ドし、走査線18から24會での十字線記号のよシ下側
の部分を表示する。
Yスタート、Yストップ等のような各種の語を「編集」
するため、訃よびメモリにダウンロードするためのデー
タをフォーマットするために、プログラミングの分野に
おける当業者がプログラムを容易に書くことができる。
これは本発明の部分ではない。スクリーンの1番上から
1番下へ、および左から右への順序でデータが入れられ
る限クは、どのように複雑な表示も発生できる。しかし
、ここで説明している装置は、たとえばテキストのスク
リーン全部を表示する時は効率が低いことがわかるであ
ろう。
以上、とくに2レベル、すなわち、オン1たはオフ、ビ
デオで白黒表示に用いるために本発明を説明した。しか
し、ここで説明した場合のような、データ語を直列に桁
送夕する代りにデータ語をデジタルーアナログ変換器へ
加えることにより、灰色調パターンを表示することが全
く簡単である。
同様に、カラーテストパター/を発生するためにこの装
置を使用できる。たとえば、ビデオのために8ビットシ
フトレジスタが用いられるとすると、16ビットデータ
語の残シの8ビットを用いて256色までの色が選択さ
れる。カラーバーテストパターンを発生するにはほんの
少数のメモリを必要とすることがわかるであろう。
ラスク表示装置のたゆ筐ない発展で特定のビデオ試験器
の必要が存在する。新しい表示装置の解像力が非常に高
いから、テストパターンを表示するためによシ大容量の
ビットマップ記憶装置を必要とする。ここで説明してい
る装置はスクリーンの寸法とは独立してカう、テストパ
ターンκ対して融通性を持ち、異なるやシ方で発生され
るビットマップに対しては記憶装置の一部が必要とされ
る。
第2図と第3図に示されているような本発明のいくつか
の部品は当業者にとって周知の市販の部品である。本発
明の新規性は部品自体にあるのではなく、容易に理解さ
れるようにそれらの部品の組合わせ・配置にあるのであ
る。
【図面の簡単な説明】
第1図は本発明を使用できる典型的なラスクパターン表
示の線図表現、第2図はDOTクロックと、それによる
信号の発生とを含む本発明の特徴を后すブロック図、第
3図は本発明の構或と、第2図のDOTクロックによシ
発生される信号の利用とを示すブロック図、第4図は本
発明のラスクメモリ語フォーマットを示すバーチャート
表現、第5図は順序づけられたデータリストを示すパー
チャート表現、第6図はフラッグビットがlに等しい場
合の順序づけられたデータリストを示すパーチャート表
現、第7図は本発明を示すラスク発生の流れ図、第8図
は本発明に従う十字線記号およびそれに関連するパラメ
ータを示す線図、第9図は第8図に示されている十字線
記号を描くために必要な記憶装置を示すバーテヤート表
現である。 2●ゝ●●●DOTクロノク、4●・●●水平カウンタ
、6●・・●垂直カウンタ、8●●●●2進カウンタ、
10●●●●記憶装置、12●●●●Xレジスタ、14
●●●●Yレジスタ、16●●●●シフトレジスタ、1
8.20●●●●比較器、22●●●●プログラム可能
なアレイ論理装置、24●●●●ビデオ装置。

Claims (2)

    【特許請求の範囲】
  1. (1)DOTクロック信号を供給するDOTクロック信
    号手段と、 このDOTクロック信号手段へ接続され、それからの信
    号に応答して水平同期信号と水平タイミングカウント信
    号を供給する第1の手段と、 DOTクロック信号手段へ接続され、それからの信号に
    応答して垂直タイミングカウント信号と垂直駆動信号を
    供給する第2の手段と、 DOTクロック信号手段と第1の手段および第2の手段
    へ接続され、DOTクロック信号と、水平同期信号と、
    水平タイミングカウント信号とに応答して第1の論理信
    号と、第2の論理信号と、第3の論理信号と、第4の論
    理信号とを供給する論理手段と、 表示スクリーンの上から下への順序(Y値)および各表
    示走査線の左から右への順序(X値)で表示すべきビデ
    オデータのリストを含むメモリ手段と、 このメモリ手段と、DOTクロック手段と、第2の手段
    と、論理信号手段とへ接続され、DOTクロック信号と
    、垂直駆動信号と、上記第1乃至第4の論理信号の1つ
    とに応答してメモリ手段をアドレスすることにより、そ
    のメモリ手段に、初めに、スクリーンの1番上に最初の
    ビデオが現われる走査線番号を表すY値デジタル語を供
    給させ、次に、その走査線におけるX値を表すデジタル
    語を供給させ、それからデジタル画素データを供給させ
    るカウンタ手段と、 メモリ手段と論理手段へ接続され、上記第1乃至第4の
    論理信号のうちの他方の信号に応答してX値語を受け、
    対応する信号を供給する第1のレジスタ手段と、 メモリ手段と論理手段へ接続され、上記第1乃至第4の
    論理信号のうちの更に別の信号に応答してY値語を受け
    、対応する信号を供給する第2のレジスタ手段と、 第1のレジスタ手段と第1の手段へ接続され、第1のレ
    ジスタ手段からの信号を水平タイミングカウント信号と
    比較して第1の比較信号を発生し、その第1の比較信号
    を論理手段へ加える第1の比較器手段と、 第2のレジスタ手段と第2の手段へ接続され、第2のレ
    ジスタ手段からの信号を垂直タイミングカウント信号と
    比較して第2の比較信号を発生し、その第2の比較信号
    を論理手段へ供給する第2の比較器手段と、 メモリ手段と、DOTクロック信号手段と、論理手段と
    に接続され、DOTクロック信号と、上記第1乃至第4
    の論理信号のうちの更に別の信号に応答して画素データ
    を受け、対応する信号を供給する第3のレジスタ手段と
    、 第3のレジスタ手段へ接続され、それからの信号に応答
    してアナログ複合ビデオ信号を供給するビデオ装置手段
    と、 を備えることを特徴とするラスタテストパターンを表示
    するメモリ節約装置。
  2. (2)表示スクリーンの1番上から1番下への順序およ
    び各表示走査線の左から右への順序で表示するためにビ
    デオ語のリストを格納する過程と、メモリ手段をアドレ
    スして、Y値、すなわち、スクリーンの1番上において
    第1のビデオ語が現われる走査線の番号、を表す第1の
    デジタル語と、その走査線上のX値を表す第2のデジタ
    ル語を供給し、それから画素データを供給する過程と、
    水平ラスタタイミング信号を発生する過程と、垂直ラス
    タタイミング信号を発生する過程と、X値語を水平タイ
    ミング信号と比較して第1の比較信号を発生する過程と
    、 Y値語を垂直タイミング信号と比較して第2の比較信号
    を発生する過程と、 第1の比較信号と第2の比較信号に応答して、正しい走
    査線に達した時に装置を「待機」モードに置き、走査線
    上の正しいX値に達するまで装置を「待機」モードに維
    持する過程と、 待機モードが終つた時に画素データを受け、対応する出
    力を生ずる過程と、 前記出力に応答してアナログ複合ビデオ信号を生ずる過
    程と、 を備えることを特徴とするラスタテストパターンを表示
    するメモリ節約方法。
JP1285130A 1988-11-02 1989-11-02 ラスタテストパターンを表示するためのメモリ節約装置および方法 Pending JPH0327695A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US266042 1988-11-02
US07/266,042 US4941110A (en) 1988-11-02 1988-11-02 Memory saving arrangement for displaying raster test patterns

Publications (1)

Publication Number Publication Date
JPH0327695A true JPH0327695A (ja) 1991-02-06

Family

ID=23012923

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1285130A Pending JPH0327695A (ja) 1988-11-02 1989-11-02 ラスタテストパターンを表示するためのメモリ節約装置および方法

Country Status (2)

Country Link
US (1) US4941110A (ja)
JP (1) JPH0327695A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5349372A (en) * 1993-07-16 1994-09-20 Pellucid Inc. Video subsystems utilizing asymmetrical column interleaving
US5969707A (en) * 1996-08-21 1999-10-19 United Microelectrics Corp. Apparatus and method of mosaic picture processing
US20020140818A1 (en) * 2001-04-02 2002-10-03 Pelco System and method for generating raster video test patterns

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5256822A (en) * 1975-11-06 1977-05-10 Shibasoku Co Ltd Method of generating television test pattern
JPS5711390A (en) * 1980-06-24 1982-01-21 Nintendo Co Ltd Scanning display indication controller
JPS5987379A (ja) * 1982-09-30 1984-05-19 ザ・ベンデイツクス・コ−ポレ−シヨン 装置内の回路を試験するための装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4435792A (en) * 1982-06-30 1984-03-06 Sun Microsystems, Inc. Raster memory manipulation apparatus
JPS60245034A (ja) * 1984-05-18 1985-12-04 Ascii Corp デイスプレイコントロ−ラ
US4749990A (en) * 1985-11-22 1988-06-07 Computer Design And Applications, Inc. Image display system and method
JPS634493A (ja) * 1986-06-24 1988-01-09 Mitsubishi Electric Corp デユアルポ−トメモリ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5256822A (en) * 1975-11-06 1977-05-10 Shibasoku Co Ltd Method of generating television test pattern
JPS5711390A (en) * 1980-06-24 1982-01-21 Nintendo Co Ltd Scanning display indication controller
JPS5987379A (ja) * 1982-09-30 1984-05-19 ザ・ベンデイツクス・コ−ポレ−シヨン 装置内の回路を試験するための装置

Also Published As

Publication number Publication date
US4941110A (en) 1990-07-10

Similar Documents

Publication Publication Date Title
JP2632845B2 (ja) カラー・パレツト・システム
US5712651A (en) Apparatus for performing a full-color emulation on the TFT display device
US4922238A (en) Method and system for smooth scrolling of a displayed image on a display screen
JPH0335676B2 (ja)
US4910505A (en) Graphic display apparatus with combined bit buffer and character graphics store
EP0525986A2 (en) Apparatus for fast copying between frame buffers in a double buffered output display system
US4720803A (en) Display control apparatus for performing multicolor display by tiling display
US5724063A (en) Computer system with dual-panel LCD display
US4860251A (en) Vertical blanking status flag indicator system
KR19980070281A (ko) 표시제어장치 및 표시장치
US5371513A (en) Apparatus for generating programmable interrupts to indicate display positions in a computer
JPH0327695A (ja) ラスタテストパターンを表示するためのメモリ節約装置および方法
JP2000122030A (ja) マトリクス型液晶表示パネル駆動方法およびこの方法を実施する装置
US4845477A (en) Color blinking system
US5097256A (en) Method of generating a cursor
US4882578A (en) Character display device
JPS632116B2 (ja)
JP2538654B2 (ja) 表示書込装置
JPH071425B2 (ja) ラスタ走査表示システム
JPS6126085A (ja) 画像表示方式
JPS604988A (ja) 画像表示装置
KR100256498B1 (ko) 피디피 텔레비전의 동적램 인터페이스 장치에 있어서 프레임버퍼 제어장치.
JPS6057075B2 (ja) デイスプレ−装置
JP2897223B2 (ja) デイスプレイコントローラ
JPS6228473B2 (ja)