JPS6047531A - 多重信号伝送システムのフエイルセイフ回路 - Google Patents
多重信号伝送システムのフエイルセイフ回路Info
- Publication number
- JPS6047531A JPS6047531A JP58156163A JP15616383A JPS6047531A JP S6047531 A JPS6047531 A JP S6047531A JP 58156163 A JP58156163 A JP 58156163A JP 15616383 A JP15616383 A JP 15616383A JP S6047531 A JPS6047531 A JP S6047531A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- monitoring
- power
- turned
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0796—Safety measures, i.e. ensuring safe condition in the event of error, e.g. for controlling element
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0751—Error or fault detection not based on redundancy
- G06F11/0763—Error or fault detection not based on redundancy by bit configuration check, e.g. of formats or tags
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0751—Error or fault detection not based on redundancy
- G06F11/0754—Error or fault detection not based on redundancy by exceeding limits
- G06F11/0757—Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Time-Division Multiplex Systems (AREA)
- Communication Control (AREA)
- Maintenance And Management Of Digital Transmission (AREA)
- Selective Calling Equipment (AREA)
- Dc Digital Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術□分野〕
本発明は多重信号伝送システムのフェイルセイフ回路に
係シ、特に送信回路と受信回路との間でデータの送受を
行うシステ仏のフェイルセイフ回路に関する。
係シ、特に送信回路と受信回路との間でデータの送受を
行うシステ仏のフェイルセイフ回路に関する。
従来より、入力信号を信号処理する送信回路から伝送ラ
インを介してディジタル信号を受信回路に送信し、受信
回路で信号処理してディスプレイ装置等に出力するディ
ジタル回路が知られている。
インを介してディジタル信号を受信回路に送信し、受信
回路で信号処理してディスプレイ装置等に出力するディ
ジタル回路が知られている。
かかるディジタル回路においては、電源投入時にフリッ
プフロップ等の素子がリセットされて初期設定されるよ
うに構成されているが、回路が誤動作すると正常状態に
復帰することができない、という問題があった。
プフロップ等の素子がリセットされて初期設定されるよ
うに構成されているが、回路が誤動作すると正常状態に
復帰することができない、という問題があった。
本発明は上記問題点を解消すべく成されたもので、伝送
ラインの信号不通や送受信回路の誤動作が発生したとき
回路を正常状態に復帰させるフェイルセイフ回路を提供
することを目的とする。
ラインの信号不通や送受信回路の誤動作が発生したとき
回路を正常状態に復帰させるフェイルセイフ回路を提供
することを目的とする。
上記目的を達成するために本発明は、監視用ビットを備
えたディジタル信号を送信しかつ電源投入時に初期設定
される送信回路と、ディジタル信号を受信しかつ電源投
入時に初期設定される受信回路と、監視用ビットが検出
されないとき電源を遮断して再投入する信号監視回路と
を設けたものである。
えたディジタル信号を送信しかつ電源投入時に初期設定
される送信回路と、ディジタル信号を受信しかつ電源投
入時に初期設定される受信回路と、監視用ビットが検出
されないとき電源を遮断して再投入する信号監視回路と
を設けたものである。
本発明によれば、監視用ビットが検出されないとき電源
が遮断された後再投入されて回路内のデータが初期値に
設定される。
が遮断された後再投入されて回路内のデータが初期値に
設定される。
従って本発明によれば、送受信回路社誤動作したときに
送受信回路を初期状態てして正常動作状態に復帰させる
ことができる、という効果が得られる。
送受信回路を初期状態てして正常動作状態に復帰させる
ことができる、という効果が得られる。
以下図面を参照して本発明の実施例を詳細て説明する。
第1図は、車両用多重信号伝送システムに本発明を適用
した場合の実施例を示すものである。
した場合の実施例を示すものである。
送信回路10け、人力信号を処理する入力信号処理回路
12と、入力信号処理回路12から出力されるパラレル
信号をシリアル信号に変換するパラレル−シリアル(P
/S)変換回路14と、電源回路16とを含んで構成さ
れている。電源回路16は、イグニッションスイッチ2
を介して車両搭載バッテリ4に接続され、P/S変換回
路14は、シリアル信号伝送ライン6を介して受信回路
20のシリアル−パラレル(S/P )変換回路22に
接続されている。また、電源回路16は、入力信号処理
回路12およびP/S変換回路14に電源を供給するよ
う接続されている。
12と、入力信号処理回路12から出力されるパラレル
信号をシリアル信号に変換するパラレル−シリアル(P
/S)変換回路14と、電源回路16とを含んで構成さ
れている。電源回路16は、イグニッションスイッチ2
を介して車両搭載バッテリ4に接続され、P/S変換回
路14は、シリアル信号伝送ライン6を介して受信回路
20のシリアル−パラレル(S/P )変換回路22に
接続されている。また、電源回路16は、入力信号処理
回路12およびP/S変換回路14に電源を供給するよ
う接続されている。
受信回路20V′i、シリアル信号をパラレル信号に変
換するS/P変換回路22と、S/P変換回路22から
出力されるパラレル信号を処理して出力信号として出力
する出力信号処理回路24と、イグニッションスイッチ
2を介してバッテリ4に接続された電源口1i1i!i
26と、信号監視回路28と、電源再投入回路30とを
含んで構成されている。
換するS/P変換回路22と、S/P変換回路22から
出力されるパラレル信号を処理して出力信号として出力
する出力信号処理回路24と、イグニッションスイッチ
2を介してバッテリ4に接続された電源口1i1i!i
26と、信号監視回路28と、電源再投入回路30とを
含んで構成されている。
電源回路26は、S/P変換回路22、出力信号処理回
路24、信号監視回路28および電源再投入回路30に
電源を供給するように接続されている。信号監視回路2
80入力端はS/P変換回路22の一出力端に接続され
、その出力端は電源再投入回路30に接続されており、
信号監視回路28は、監視用ビットとして割り当てられ
たシリアル信号の特定ビットが入力されないとき所定幅
のノ・イレペルの信号を出力する。電源再投入回路30
は、電源回路16および電源回路26に接続され、信号
監視回路26の出力が立上ったときに所定幅のハイレベ
ルの信号を出力し、この所定幅の間電源回路16.26
から供給される電源を遮断する。
路24、信号監視回路28および電源再投入回路30に
電源を供給するように接続されている。信号監視回路2
80入力端はS/P変換回路22の一出力端に接続され
、その出力端は電源再投入回路30に接続されており、
信号監視回路28は、監視用ビットとして割り当てられ
たシリアル信号の特定ビットが入力されないとき所定幅
のノ・イレペルの信号を出力する。電源再投入回路30
は、電源回路16および電源回路26に接続され、信号
監視回路26の出力が立上ったときに所定幅のハイレベ
ルの信号を出力し、この所定幅の間電源回路16.26
から供給される電源を遮断する。
次に上記実施例の動作を第2図を参照して詳細に説明す
る。いま、シリアル信号伝送ライン6にビットD1〜D
、を有するシリアル信号aが伝送されておシ、ビットD
、が監視用ビットであるものとする。S/P変換回路2
2はシリアル信号aをパラレル信号に変換し、ビットD
、に対応するパラレル信号すを信号監視回路26に入力
する。
る。いま、シリアル信号伝送ライン6にビットD1〜D
、を有するシリアル信号aが伝送されておシ、ビットD
、が監視用ビットであるものとする。S/P変換回路2
2はシリアル信号aをパラレル信号に変換し、ビットD
、に対応するパラレル信号すを信号監視回路26に入力
する。
ここで、ビットD、すなわち監視用ビットに対応するパ
ラレル信号がS/P変換回路22から出力されない場合
、従ってパラレル信号すが立下った場合には、信号監視
回路26から所定幅のハイレベル信号Cが出力される。
ラレル信号がS/P変換回路22から出力されない場合
、従ってパラレル信号すが立下った場合には、信号監視
回路26から所定幅のハイレベル信号Cが出力される。
電源再投入回路30は、ハイレベル信号Cの立上9から
所定時間ハイレベルKlるリセット信号dを出力する。
所定時間ハイレベルKlるリセット信号dを出力する。
そして、電源回路26けリセット信号dが立、ヒつだと
き電源の供給を停止し、リセット信号dが立下ったとき
電源を再投入する。また、同様K、電源回路16はリセ
ット信号dが立上ったとき電源の供給を停止し、リセッ
ト信号dが立下ったとき電源を再投入する。この結果、
電源再投入時に送信回路および受信回路のデータが初期
状態に設定される。
き電源の供給を停止し、リセット信号dが立下ったとき
電源を再投入する。また、同様K、電源回路16はリセ
ット信号dが立上ったとき電源の供給を停止し、リセッ
ト信号dが立下ったとき電源を再投入する。この結果、
電源再投入時に送信回路および受信回路のデータが初期
状態に設定される。
なお、上記では信号監視回路28の入力端をS/P変換
回路22の一出力端に接続した例について説明したが、
本発明はこれに限定されるものではなく、第1図に破線
で示すように信号監視回路26の入力端を信号伝送ライ
ン6に接続したり、第1図に一点鎖線で示すように出力
信号処理回路24の一出力端に接続して、監視用ビット
を検出することも可能である。
回路22の一出力端に接続した例について説明したが、
本発明はこれに限定されるものではなく、第1図に破線
で示すように信号監視回路26の入力端を信号伝送ライ
ン6に接続したり、第1図に一点鎖線で示すように出力
信号処理回路24の一出力端に接続して、監視用ビット
を検出することも可能である。
次に1つの送信回路から複数の受信回路に信号を伝送す
る実施例について第3図を参照して説明する。ηお、第
3図において第1図を対応する部分には同一符号を付し
て説明を省略する。本実施例は、同一構成の受信回路2
0および20aと受倍回路10とを光ファイバから成る
伝送ライン6aおよび6bで接続したものである。この
ため、送信回路10には電気信号を光信号に変換するE
10変換回路11が設けられ、受信回路20には光信号
を電気信月に変換する0/E変換回路21が設けられて
いる。また、受信回路20には入力端が出力信号処理回
路24の一出力端に接続され、出力端が電源回路16.
26に接続された信号監視回路28が設けられている。
る実施例について第3図を参照して説明する。ηお、第
3図において第1図を対応する部分には同一符号を付し
て説明を省略する。本実施例は、同一構成の受信回路2
0および20aと受倍回路10とを光ファイバから成る
伝送ライン6aおよび6bで接続したものである。この
ため、送信回路10には電気信号を光信号に変換するE
10変換回路11が設けられ、受信回路20には光信号
を電気信月に変換する0/E変換回路21が設けられて
いる。また、受信回路20には入力端が出力信号処理回
路24の一出力端に接続され、出力端が電源回路16.
26に接続された信号監視回路28が設けられている。
なお、受信回路20aは受信回路20と同一構成である
ので信号監視回路28aを示して他の回路は省略する。
ので信号監視回路28aを示して他の回路は省略する。
本実施例においても監視用ビットが検出されないとき電
源が遮断された後再投入されるため、送受信回路を初期
状態圧して正常状態に復帰させることができる。なお、
本実施例においてばS/1〕変換回路出力から監視用ピ
ットを検出することもできる。
源が遮断された後再投入されるため、送受信回路を初期
状態圧して正常状態に復帰させることができる。なお、
本実施例においてばS/1〕変換回路出力から監視用ピ
ットを検出することもできる。
第1図は本発明の一実施例を示す回路図、第2図は上記
実施例の各部の波形を示す線図、第3図は本発明の他の
実施例を示す回路図である。 1019.送信回路、22・・・受信回路、28・・・
信号監視回路。 代理人 鵜 沼 辰 之 (ほか1名) 第1図 第2図 f、!l
実施例の各部の波形を示す線図、第3図は本発明の他の
実施例を示す回路図である。 1019.送信回路、22・・・受信回路、28・・・
信号監視回路。 代理人 鵜 沼 辰 之 (ほか1名) 第1図 第2図 f、!l
Claims (1)
- (1)監視用ビットを備えたディジタル信号を送信し゛
かつ電源投入時に初期設定される送信回路と、前記ディ
ジタル信号を受信しかつ電源投入時に初期設定される受
信回路と、前記監視用ビットが検出されないとき電源を
遮断して再投入する信号監視回路と、を含む多重信号伝
送システムのフェイルセイフ回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58156163A JPS6047531A (ja) | 1983-08-26 | 1983-08-26 | 多重信号伝送システムのフエイルセイフ回路 |
US06/641,485 US4635257A (en) | 1983-08-26 | 1984-08-16 | Fail safe circuit for multi-signal transmission system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58156163A JPS6047531A (ja) | 1983-08-26 | 1983-08-26 | 多重信号伝送システムのフエイルセイフ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6047531A true JPS6047531A (ja) | 1985-03-14 |
JPH0448013B2 JPH0448013B2 (ja) | 1992-08-05 |
Family
ID=15621724
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58156163A Granted JPS6047531A (ja) | 1983-08-26 | 1983-08-26 | 多重信号伝送システムのフエイルセイフ回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4635257A (ja) |
JP (1) | JPS6047531A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61212145A (ja) * | 1985-03-15 | 1986-09-20 | Fujitsu Ltd | 障害情報伝送方法 |
JPS6354097A (ja) * | 1986-08-22 | 1988-03-08 | Noritsu Co Ltd | 遠隔操作装置 |
US4938074A (en) * | 1988-03-17 | 1990-07-03 | Mitsubishi Denki Kabushiki Kaisha | Vortex flow meter |
JPH02244583A (ja) * | 1989-03-17 | 1990-09-28 | Sharp Corp | 敷物状電気暖房機 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2768791B2 (ja) * | 1990-03-09 | 1998-06-25 | 三菱自動車工業株式会社 | 車載用電子制御装置 |
US5345583A (en) * | 1992-05-13 | 1994-09-06 | Scientific-Atlanta, Inc. | Method and apparatus for momentarily interrupting power to a microprocessor to clear a fault state |
US6134655A (en) * | 1992-05-13 | 2000-10-17 | Comverge Technologies, Inc. | Method and apparatus for initializing a microprocessor to insure fault-free operation |
WO2001016744A1 (en) * | 1999-08-27 | 2001-03-08 | Tachyon, Inc. | Watchdog system that toggles power inputs |
US6760367B1 (en) * | 2000-09-26 | 2004-07-06 | Eni Technology, Inc. | Internal noise immune data communications scheme |
US6593801B1 (en) | 2002-06-07 | 2003-07-15 | Pericom Semiconductor Corp. | Power down mode signaled by differential transmitter's high-Z state detected by receiver sensing same voltage on differential lines |
US20050270870A1 (en) * | 2004-06-02 | 2005-12-08 | Sangho Shin | Time slot interchange switch with cache |
US7944876B2 (en) | 2004-06-02 | 2011-05-17 | Integrated Device Technology, Inc | Time slot interchange switch with bit error rate testing |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS49134978A (ja) * | 1973-02-28 | 1974-12-25 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3483510A (en) * | 1965-03-26 | 1969-12-09 | Ericsson Telefon Ab L M | Error detecting and control device in a data transmission system |
US3795800A (en) * | 1972-09-13 | 1974-03-05 | Honeywell Inf Systems | Watchdog reload initializer |
DE2246826B2 (de) * | 1972-09-23 | 1974-08-08 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | System zur gesicherten blockweisen Übertragung von binär codierten Daten |
US3824547A (en) * | 1972-11-29 | 1974-07-16 | Sigma Syst Inc | Communications system with error detection and retransmission |
FR2269148B1 (ja) * | 1974-04-25 | 1978-01-20 | Honeywell Bull Soc Ind | |
US4377862A (en) * | 1978-12-06 | 1983-03-22 | The Boeing Company | Method of error control in asynchronous communications |
US4270205A (en) * | 1979-02-27 | 1981-05-26 | Phillips Petroleum Company | Serial line communication system |
US4422171A (en) * | 1980-12-29 | 1983-12-20 | Allied Corporation, Law Department | Method and system for data communication |
US4393501A (en) * | 1981-02-26 | 1983-07-12 | General Electric Company | Line protocol for communication system |
US4410991A (en) * | 1981-06-03 | 1983-10-18 | Gte Laboratories Incorporated | Supervisory control apparatus |
-
1983
- 1983-08-26 JP JP58156163A patent/JPS6047531A/ja active Granted
-
1984
- 1984-08-16 US US06/641,485 patent/US4635257A/en not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS49134978A (ja) * | 1973-02-28 | 1974-12-25 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61212145A (ja) * | 1985-03-15 | 1986-09-20 | Fujitsu Ltd | 障害情報伝送方法 |
JPS6354097A (ja) * | 1986-08-22 | 1988-03-08 | Noritsu Co Ltd | 遠隔操作装置 |
US4938074A (en) * | 1988-03-17 | 1990-07-03 | Mitsubishi Denki Kabushiki Kaisha | Vortex flow meter |
JPH02244583A (ja) * | 1989-03-17 | 1990-09-28 | Sharp Corp | 敷物状電気暖房機 |
Also Published As
Publication number | Publication date |
---|---|
US4635257A (en) | 1987-01-06 |
JPH0448013B2 (ja) | 1992-08-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6047531A (ja) | 多重信号伝送システムのフエイルセイフ回路 | |
US4819225A (en) | Redundant and fault tolerant communication link | |
EP0317472A3 (en) | Logic redundancy circuit scheme | |
US5034966A (en) | Redundant and fault tolerant communication link | |
JPS5585156A (en) | Protective unit of transmission system | |
JPS6135739B2 (ja) | ||
JP3093052B2 (ja) | ケーブル誤接続補償回路 | |
JPS6142981B2 (ja) | ||
JPS62171349A (ja) | 通信制御装置 | |
JPS5924206Y2 (ja) | 光伝送システム | |
JP2525185B2 (ja) | インタ−フェ−ス回路 | |
JPS5823790B2 (ja) | 2重化サイクリツクデ−タ伝送装置の同期連携方式 | |
SU951720A2 (ru) | Устройство автоматического контрол исправности приемника | |
JPH08162938A (ja) | バスドライバー回路 | |
JP2800018B2 (ja) | ベースバンドネットワークシステム | |
JPS607421B2 (ja) | データ伝送装置 | |
JP2898024B2 (ja) | 入出力ターミナル | |
JPH0662010A (ja) | 通信インタフェースアダプタ装置 | |
JPS61206348A (ja) | 送受信システム | |
JPS63240145A (ja) | デイジタル信号伝送方式 | |
JPS57111621A (en) | Bus monitoring system | |
JPH11275063A (ja) | デジタル伝送装置 | |
JPS6394394A (ja) | マスタ−スレ−ブ方式の自動販売機の制御装置 | |
JPH01190051A (ja) | アラーム転送方式 | |
JPS56166657A (en) | Data transmission system |