JPS6028009B2 - デ−タロガ− - Google Patents

デ−タロガ−

Info

Publication number
JPS6028009B2
JPS6028009B2 JP13863181A JP13863181A JPS6028009B2 JP S6028009 B2 JPS6028009 B2 JP S6028009B2 JP 13863181 A JP13863181 A JP 13863181A JP 13863181 A JP13863181 A JP 13863181A JP S6028009 B2 JPS6028009 B2 JP S6028009B2
Authority
JP
Japan
Prior art keywords
memory
converter
power
multiplexer
sampling
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP13863181A
Other languages
English (en)
Other versions
JPS5840656A (ja
Inventor
喜三郎 中田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National Institute of Advanced Industrial Science and Technology AIST
Original Assignee
Agency of Industrial Science and Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Agency of Industrial Science and Technology filed Critical Agency of Industrial Science and Technology
Priority to JP13863181A priority Critical patent/JPS6028009B2/ja
Publication of JPS5840656A publication Critical patent/JPS5840656A/ja
Publication of JPS6028009B2 publication Critical patent/JPS6028009B2/ja
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/05Digital input using the sampling of an analogue quantity at regular intervals of time, input from a/d converter or output to d/a converter

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Description

【発明の詳細な説明】 この発明は、低消費電力、軽量小型で、長時間連続計測
の記録が可能なデータロガーに関するものである。
データロガーは、特定の時刻に観測量を自動的に走査し
その値を記録する記録計であるが、特に海洋計測用デー
タロガーのように大容量電源が得られない場所で使用で
きるようにするために種々のものが提案されている。
すなわち、計測器内蔵用にも使える軽量小型のものは、
記録媒体として磁気テープカセットまたは集積回路(I
C,LSI)メモリを用いた2種類がある。
しかし、磁気テープカセットの場合には、機械的回転機
構が必要で駆動装置を小型にするには限度がある上、故
障が起り易く電力消費も大であり、また、書込口、読取
口を設けなければならないため密閉が不可能で、耐水性
、耐湿性に欠ける。
集積回路メモリは極めて微細なものであり、機械的部分
は全くなく密閉も可能であり、低消費電力、高記録速度
の非常に小型なものがあるが、通常の大容量メモリ素子
はRAM(ランダムアクセスメモリ)であり、これはい
わゆる揮発性であって、電源が断たれると記録が消滅し
てしまう。
したがって、記録保存には特殊な装置が必要であるばか
りでなく、電源故障、誤操作等により、折角記録したデ
ータを全部失う危険がある。なお、不揮発性で講出し専
用のEEPROMがあるが、これはプログラム等反復利
用の目的で作られたもので、容量が4・さくデータ記録
用としては不遜功である。この発明は上記の点にかんが
み、記録媒体として磁気バブルメモリを用いてデータロ
ガーを構成したものであり、上述した従来の欠点を一挙
に解消したものである。
以下、図面に基づいてこの発明を説明する。第1図はこ
の発明の一実施例を示すブロック図である。
この図で、1はマルチプレクサで、計測信号の受信端子
ch,〜chnを有し、複数のセンサからの入力信号を
並列に受信しうるようになっている。2はA−D変換器
で、マルチプレクサ1か別項次出力されるアナログ信号
をディジタル信号に変換する。
3はマイクロ・コンピュータで、マルチプレクサ1,A
−D変換器2の電源の供給のみならず、システム全体の
制御を行う。
マイクロ・コンピュータ3には、制御信号発生回路3A
,A−D変換器インターフェ−ス3B,バッファメモリ
3C、およびバブルインターフェイス3Dが含まれてお
り、制御信号発生回路3Aにはへッダ設定スイッチ3E
が接続される。バッファメモリ3Cは磁気バブルメモリ
の書込みがページ方式であるため、1ページ分のデータ
を蓄積するためのメモリである。へッダ設定スイッチ3
8は、例えば12ビットのディジタルスイッチを用い、
このスイッチを3桁のBCDコードとし、0〜999ま
で設定が可能である。
4は磁気バブルメモリを作動するコントローフである。
5はホルダ、6は磁気バブルメモリ・カセットで、ホル
ダ5に収容されており、コントローラ4に着脱自在に装
着される。7はサンプリング周期設定用のタイマで、サ
ンプリング設定スイッチ7Aによりサンプリング周期が
決定される。
すなわち、サンプリング設定スイッチ7Aとして、例え
ば8ビットのディジタル・スイッチを用い、サンプリン
グタイムの最小値は0.5秒で、この値にサンプリング
設定スイッチ7Aの設定値を掛けた値が実際のサンプリ
ングタイムとなる。サンプリング設定スイッチ7Aの設
定範囲が0〜255までなので、サンプリングタイムは
0.9秒おきに0.5〜12親砂の範囲で設定できる。
8は電源回路で、バッテリー0の直流電圧をDC−DC
コンバータによって上記各部が必要とする電圧に変換し
て給電する。
給電に際しては全回路に常時給電するのではなく、タイ
マ7からの信号でマイクロ・コンピュータ3に給電され
、マイクロ・コンピュータ3からの制御信号で各部に給
電される。9は電源スイッチである。
次に、第1図の実施例の動作を第2図のタイミングチャ
ートを参照しながら説明する。
第2図のaはサンプリング周期Tのサンプリングパルス
を示す。
時刻toで電源スイッチ9がオンすると、電源回路8が
作動し、まず、タイマ7およびバッファメモリ3Cに第
2図のbに示すように給電が行われる。次に、サンプリ
ングパルスP,の発生時刻t,で第2図のcに示すよう
にマイクロ・コンピュータ3と、さらにマルチプレクサ
ーおよびA−D変換器2にも電源が給電され、マルチプ
レクサ1の受信端子th,のアナログ信号のデータはサ
ンプリングされ、A−D変換器2でディジタル信号に変
換されてから、マイクロ・コンピュータ3を経てバッフ
ァメモリ3Cの所定のアドレスに記録される。
そして記録終了と同時にマルチプレクサーおよびA−D
変換器2,マイクロ・コンピュータ3への電源の供給は
断たれる。同様にしてサンプリングパルスP2の発生時
点t2では再びマルチプレクサ1およびA−D変換器2
への電源の供給が行われ、マルチプレクサ1の受信端子
ch2のアナログ信号がサンプリングされ、A−D変換
器2でディジタル信号に変換され、バッファメモリ3C
に記憶される。以下、このようにして順次サンプリング
が繰り返され、時刻tiにおけるサンプリングパルスP
iによってA−D変換器2の出力をバッファメモリ3C
に記憶させたとき、バッファメモリ3Cがフルメモリに
なったとする。
このときマイクロ・コンピュータ3はコントローラ4の
電源を第2図のdに示すように電源をオンする。これに
より、バッファメモリ3Cに記憶されている1ページ分
の情報が、マイクロ・コンピュータ3を経て磁気バブル
メモリ・カセット6に転送され記録される。転送後、コ
ントローラ4、マルチプレクサ1、A−D変換器2、お
よびマイクロ・コンピュータ3の電源はマイクロ・コン
ピュータ3の信号によって断たれる。以後、再び上述の
動作を繰り返して磁気バブルメモリ・カセット6に入力
信号を高密度に記録する。
第2図のeは消費電力総計のパターンを示すもので、全
面積が給電電力量を表わす。
もし、常時各部に電源を供給した場合には時刻tiで消
費される電力が常時必要となり、総電力量がこの発明に
よるよりもはるかに多くなることがわかる。以上詳細に
説明したように、この発明は磁気バブルメモリを記録媒
体としたデータロガーであるので、電源が切れても記録
が消滅することがなく、また、機械的可動部分が全くな
いため、振動、衝撃に強く、かつ封入可能であるから塵
挨、温度の影響を受けないので、信頼性をきわめて高め
ることができる。さらに、タイマおよび制御信号発生回
路によって、サンプリングパルスの発光ごとにマルチプ
レクサおよびA−D変換器に所要時間電源を供給し、か
つ、バッファメモリがフルメモリになったとき、磁気バ
ブルメモリ・カセットのコントローラへ所要時間電源を
供給して、バッファメモリの一時記憶情報を磁気バブル
メモリ.カセットへ永久記憶させるようにしたので、全
体の消費電力をきわめて低くおさえることができ、磁気
バブルメモリの低電力と相まって従来の装置にない低電
力化をはかることができる。しかも磁気バブルメモリは
記憶容量が大きいので、装置全体を非常に小型にするこ
とができる。したがって、海洋計測用データロガ−のよ
うに電源の供給が困難なものに特に有効である利点を有
する。
【図面の簡単な説明】
第1図はこの発明の−実施例を示すブロック図、第2図
は第1図の実施例の動作説明のためのタイミングチャー
トである。 図中、1はマルチプレクサ、2はA−D変換器、3はマ
イクロコンピュータ、3Aは制御信号発生回路、3Bは
A−D変換器インターフェイス、3Cはバツフアメモリ
、3Dはバブルインターフェイス、3Eはへツダ設定ス
イッチ、4はコントローラ、5はホルダ、6は磁気バブ
ルメモリ・カセット、7はタイマ、7Aはサンプリング
設定スイッチ、8は電源回路、9は電源スイッチ、10
はバツテリである。 第1図 第2図

Claims (1)

    【特許請求の範囲】
  1. 1 多数のセンサからの入力信号を受信するとともに、
    サンプリング周期毎に前記入力信号を順次出力するマル
    チプレクサと、このマルチプレクサから出力されるアナ
    ログ信号をデイジタル信号に変換するA−D変換器と、
    このA−D変換器からのデイジタル信号を一時記憶する
    ためのバツフアメモリと、このメモリの一時記憶情報を
    永久記憶する磁気バブルメモリ・カセツトと、前記サン
    プリング周期ごとにサンプリングパルスを発生するタイ
    マと、前記サンプリングパルスの発生ごとに所要時間動
    作して、前記マルチプレクサおよびA−D変換器に所要
    時間電源を供給し、かつバツフアメモリがフルメモリに
    なつたときに前記磁気バブルメモリ・カセツトのコント
    ローラへ所要時間電源を供給する制御信号発生回路とを
    具備したことを特徴とするデータロガー。
JP13863181A 1981-09-04 1981-09-04 デ−タロガ− Expired JPS6028009B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13863181A JPS6028009B2 (ja) 1981-09-04 1981-09-04 デ−タロガ−

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13863181A JPS6028009B2 (ja) 1981-09-04 1981-09-04 デ−タロガ−

Publications (2)

Publication Number Publication Date
JPS5840656A JPS5840656A (ja) 1983-03-09
JPS6028009B2 true JPS6028009B2 (ja) 1985-07-02

Family

ID=15226559

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13863181A Expired JPS6028009B2 (ja) 1981-09-04 1981-09-04 デ−タロガ−

Country Status (1)

Country Link
JP (1) JPS6028009B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6288074A (ja) * 1985-10-14 1987-04-22 Nippon Steel Corp 信号デ−タの収集処理装置

Also Published As

Publication number Publication date
JPS5840656A (ja) 1983-03-09

Similar Documents

Publication Publication Date Title
US4156286A (en) Solid state data recorder
ATE11193T1 (de) Schnittsysteme fuer audiosignale.
ATE114859T1 (de) Aufzeichnungs- und/oder wiedergabesystem und kassette für ein solches system.
JPS6028009B2 (ja) デ−タロガ−
JPS59142989U (ja) 情報読取装置における汚れ検出表示装置
JPS5845589A (ja) 停電時の時計機能補償回路
JPH0652497B2 (ja) 信号記憶方法
JPH0353580B2 (ja)
JPS6017797A (ja) 録音再生装置
JPS62228910A (ja) 測定記録装置
JPS60244810A (ja) オ−トインタ−バル機能を持つメモリカセツト式デ−タ収録装置
JPS62123313A (ja) 測定記録装置
JPS62159052A (ja) 波形記憶装置
SU746721A1 (ru) Запоминающее устройство с неразрушающим считыванием информации
SU696526A1 (ru) Устройство дл записи цифровой информации
JPS55108914A (en) Magnetic tape device control system
JPS63163128A (ja) 自動温度測定記憶装置
JP2000155039A (ja) 測定装置
JPS5717017A (en) Unexpected phenomenon recorder
JPH0591456A (ja) 記録再生装置
JPH06111030A (ja) 計測データ収録装置
Negro A battery operated bubble memory data-acquisition system
JPS648600A (en) Testing device for integrated storage circuit
JPS6031716U (ja) ビデオテ−プレコ−ダ
JPH0737903B2 (ja) 測定記録装置