JPS60261281A - 色信号処理装置 - Google Patents
色信号処理装置Info
- Publication number
- JPS60261281A JPS60261281A JP59118512A JP11851284A JPS60261281A JP S60261281 A JPS60261281 A JP S60261281A JP 59118512 A JP59118512 A JP 59118512A JP 11851284 A JP11851284 A JP 11851284A JP S60261281 A JPS60261281 A JP S60261281A
- Authority
- JP
- Japan
- Prior art keywords
- output
- phase
- signal
- current
- sign
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 abstract description 12
- 238000006243 chemical reaction Methods 0.000 abstract description 2
- 230000011664 signaling Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 4
- 230000001360 synchronised effect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 239000000284 extract Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000001615 p wave Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Color Television Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明はビデオテープレコーダ等に用いられ、入力搬送
色信号のバースト信号に同期した信号を得る、オートフ
ェーズコントロール回路(以下、APC回路と呼ぶ)の
ごとき色信号処理装置に関するものである。
色信号のバースト信号に同期した信号を得る、オートフ
ェーズコントロール回路(以下、APC回路と呼ぶ)の
ごとき色信号処理装置に関するものである。
従来例の構成とその問題点
最近、ビデオテープレコーダ等で用いられる搬送色信号
を含む映像信号の処理を、デジタル信号で行う要求が高
まっている。その場合、バースト信号に同期したクロッ
クを得るためにAPC回路が用いられている。
を含む映像信号の処理を、デジタル信号で行う要求が高
まっている。その場合、バースト信号に同期したクロッ
クを得るためにAPC回路が用いられている。
以下、図面を参照しながら従来のAPC回路について説
明する。第1図は、色信号をデジタル信号処理する場合
に用いられる従来めAPC回路の構成を示したブロック
図である。同図において、入力端子1から入力された搬
送色信号を含む映像信号はA、/D(アナログ/デジタ
ル)変換器2でデジタル信号に変換され、出力端子3へ
出力されるとともに位相比較器4に入力され、VCO(
電圧制御発振器)8の出力と位相比較される。
明する。第1図は、色信号をデジタル信号処理する場合
に用いられる従来めAPC回路の構成を示したブロック
図である。同図において、入力端子1から入力された搬
送色信号を含む映像信号はA、/D(アナログ/デジタ
ル)変換器2でデジタル信号に変換され、出力端子3へ
出力されるとともに位相比較器4に入力され、VCO(
電圧制御発振器)8の出力と位相比較される。
次に位相比較器4の出力はバースト期間だけ閉じるスイ
ッチ回路5を通り、抵抗R4,抵抗R2゜コンデンサC
と演算増幅器7で構成されるローパスフィルタ9でp波
されてvcosを制御する。
ッチ回路5を通り、抵抗R4,抵抗R2゜コンデンサC
と演算増幅器7で構成されるローパスフィルタ9でp波
されてvcosを制御する。
VCOBの出力1r!、 A / D変換器2ヘクロソ
クとして送られ、その結果、入力端子1からの入力信号
はバースト信号と同期したクロックでA 、/ D変換
、される。
クとして送られ、その結果、入力端子1からの入力信号
はバースト信号と同期したクロックでA 、/ D変換
、される。
しかしながら上記のような構成に於いては、vcosの
出力とバースト信号の位相差が、演算増幅器7の正転入
力端子に接続された電圧源6の電圧によって決定される
為、電圧源6の電圧変動が生じると前記の位相差も変動
する欠点かあった。
出力とバースト信号の位相差が、演算増幅器7の正転入
力端子に接続された電圧源6の電圧によって決定される
為、電圧源6の電圧変動が生じると前記の位相差も変動
する欠点かあった。
これはローパスフィルタ9が電圧源6の電圧と、スイッ
チ回路5を通った位相比較器4の出力との差をE波する
為、位相比較器4が位相差零の時に出力する電圧と、電
圧源6の電圧が等しくなければ、位相比較器4で比較さ
れる2つの信号、即ちバースト信号とvcoaの出力の
位相差が零になるように帰還がかからないからである。
チ回路5を通った位相比較器4の出力との差をE波する
為、位相比較器4が位相差零の時に出力する電圧と、電
圧源6の電圧が等しくなければ、位相比較器4で比較さ
れる2つの信号、即ちバースト信号とvcoaの出力の
位相差が零になるように帰還がかからないからである。
発明の目的
本発明の目的は、搬送色信号を含む映像信号をバースト
信号に同期してA 、/ D変換する時に必要なりロッ
クと、バースト信号の位相差が、アナログ回路の定数変
動によらず常に零に保たれるようなAPC回路である色
信号処理装置を提供することにある。
信号に同期してA 、/ D変換する時に必要なりロッ
クと、バースト信号の位相差が、アナログ回路の定数変
動によらず常に零に保たれるようなAPC回路である色
信号処理装置を提供することにある。
発明の構成
本発明の色信号処理装置は、搬送色信号を含む映像信号
をA 、/ D変換するA 、’ D変換器と、そのA
、/D変換器に与えるクロックを発生する周波数制御可
能な可変周波数発振器と、前記A 、’ D変換器の出
力と前記クロックの位相を比較する位相比較器と、その
位相比較器の出力のうちバースト期間の信号の絶対値と
符号を算出する演算回路と、その演算回路の絶対値出力
によって電流値が制御され、前記演算回路の符号出力に
よってそれぞれオンオフされる電流流出型と電流流入型
の2つの電流源を具備し、前記電流流出型電流源と前記
電流流入型電流源の出力端子は結合され且つ、その出力
はローパスフィルタを通して前記可変周波数発振器を制
御するように構成することにより、バースト信号とクロ
ックの位相差が常に零となる制御を行うものである。
をA 、/ D変換するA 、’ D変換器と、そのA
、/D変換器に与えるクロックを発生する周波数制御可
能な可変周波数発振器と、前記A 、’ D変換器の出
力と前記クロックの位相を比較する位相比較器と、その
位相比較器の出力のうちバースト期間の信号の絶対値と
符号を算出する演算回路と、その演算回路の絶対値出力
によって電流値が制御され、前記演算回路の符号出力に
よってそれぞれオンオフされる電流流出型と電流流入型
の2つの電流源を具備し、前記電流流出型電流源と前記
電流流入型電流源の出力端子は結合され且つ、その出力
はローパスフィルタを通して前記可変周波数発振器を制
御するように構成することにより、バースト信号とクロ
ックの位相差が常に零となる制御を行うものである。
実施例の説明
以下、本発明の実施例について図面を参照しながら説明
する。第2図は本発明の実施例に係るAPC回路の構成
を示すブロック図である。同図において、入力端子1o
から入力された搬送色信号を含む映像信号はA、/D変
換器11でA、’D変換され、出力端子12へ出力され
るとともに位相比較器13へ送られる。
する。第2図は本発明の実施例に係るAPC回路の構成
を示すブロック図である。同図において、入力端子1o
から入力された搬送色信号を含む映像信号はA、/D変
換器11でA、’D変換され、出力端子12へ出力され
るとともに位相比較器13へ送られる。
位相比較器13はA、/D変換器11の出力とVCO2
4の出力を位相比較し、その出力は演算回路14へ送ら
れる。演算回路14は位相比較器13の出力のバースト
期間の値を取シ出し、その値の符号と絶対値を算出して
、符号は2値の信号として端子16へ、絶対値はデジタ
ルのデータとして端子16へ出力する。端子16へ出力
された絶対値は電流値が制御可能な電流源18と19へ
送られ、それらの電流値を制御する。電流源18と19
は、それぞれ電流流出型電流源と電流流入型電流源であ
り、デジタルのデータによってその電流値が決するもの
である。このような電流源は、たとえば異なった電流値
の複数個の電流源を内部に持チ、デジタルのデータによ
ってそれらを選択するように構成すれば実現出来る。
4の出力を位相比較し、その出力は演算回路14へ送ら
れる。演算回路14は位相比較器13の出力のバースト
期間の値を取シ出し、その値の符号と絶対値を算出して
、符号は2値の信号として端子16へ、絶対値はデジタ
ルのデータとして端子16へ出力する。端子16へ出力
された絶対値は電流値が制御可能な電流源18と19へ
送られ、それらの電流値を制御する。電流源18と19
は、それぞれ電流流出型電流源と電流流入型電流源であ
り、デジタルのデータによってその電流値が決するもの
である。このような電流源は、たとえば異なった電流値
の複数個の電流源を内部に持チ、デジタルのデータによ
ってそれらを選択するように構成すれば実現出来る。
一方、端子15に得られた符号はスイッチ回路17を開
閉し、また、インバータ20を通してスイッチ回路21
を開閉する。その結果、たとえば、バースト信号の位相
がVCO24の出力の位相よりも進んでいる時にはスイ
ッチ17が閉じて、その位相差に比例した電流が電流源
18によって電源から抵抗22を通じてコンデンサ23
に流れ込み、コンデンサの電位が上昇する。逆にバース
ト信号の位相がVCO24の出力の位相よシも遅れてい
る時にはスイッチ21が閉じて、その位相差に比例した
電流が電流源19によってコンデンサ23から抵抗22
を通してグランドに流れ出し、コンデンサ23の電位は
降下する。このコンデンサ23の電位が抵抗22を通じ
てVCO24を制御して負帰還ループを形成し、バース
ト信号とVCO24の出力信号の位相差は零となる。こ
こで、コンデンサ23と抵抗22は従来の実施例に於け
るローパスフィルタ9に相当するものである。
閉し、また、インバータ20を通してスイッチ回路21
を開閉する。その結果、たとえば、バースト信号の位相
がVCO24の出力の位相よりも進んでいる時にはスイ
ッチ17が閉じて、その位相差に比例した電流が電流源
18によって電源から抵抗22を通じてコンデンサ23
に流れ込み、コンデンサの電位が上昇する。逆にバース
ト信号の位相がVCO24の出力の位相よシも遅れてい
る時にはスイッチ21が閉じて、その位相差に比例した
電流が電流源19によってコンデンサ23から抵抗22
を通してグランドに流れ出し、コンデンサ23の電位は
降下する。このコンデンサ23の電位が抵抗22を通じ
てVCO24を制御して負帰還ループを形成し、バース
ト信号とVCO24の出力信号の位相差は零となる。こ
こで、コンデンサ23と抵抗22は従来の実施例に於け
るローパスフィルタ9に相当するものである。
本実施例に於いてはアナログ的な回路定数の変動があっ
た場合、たとえば電流源18と19のあるデジタルのデ
ータに対する電流値に変化が生じたとしてもコンデンサ
23には、バースト信号の位相がVCO24の位相よシ
も進んでいる時は電流が流れ込み、逆の場合は流れ出す
という動作(′:を確実に行われるので、バースト信号
とVCO24の出力信号の位相差は零に保たれる。
た場合、たとえば電流源18と19のあるデジタルのデ
ータに対する電流値に変化が生じたとしてもコンデンサ
23には、バースト信号の位相がVCO24の位相よシ
も進んでいる時は電流が流れ込み、逆の場合は流れ出す
という動作(′:を確実に行われるので、バースト信号
とVCO24の出力信号の位相差は零に保たれる。
発明の効果
以上の説明から明らかなように、本発明ではバースト信
号とvCOの出力の位相差をデジタル信号の−itで絶
対値と符号に変換し、符号によってvCOの制御電圧を
上げるか下げるかをコントロールしているので、アナロ
グ的な回路定数変動が生じても、バースト信号とクロッ
クとして用いるvCOの出力の位相差が常に零に保たれ
るという優れた効果が有る。
号とvCOの出力の位相差をデジタル信号の−itで絶
対値と符号に変換し、符号によってvCOの制御電圧を
上げるか下げるかをコントロールしているので、アナロ
グ的な回路定数変動が生じても、バースト信号とクロッ
クとして用いるvCOの出力の位相差が常に零に保たれ
るという優れた効果が有る。
第1図は従来のAPC回路の構成を示したブロック図、
第2図は本発明の一実施例の構成を示したブロック図で
ある。 2・・・・・・A/Di換器、9・・・・・・ローパス
フィルタ、14・・・演算回路、18.19・・・・電
流源。
第2図は本発明の一実施例の構成を示したブロック図で
ある。 2・・・・・・A/Di換器、9・・・・・・ローパス
フィルタ、14・・・演算回路、18.19・・・・電
流源。
Claims (1)
- 搬送色信号を含む映像信号をアナログ/デジタル変換す
るA、/D変換器と、そのA、/D変換器に与えるクロ
ックを発生する周波数制御可能な可変周波数発振器と、
前記A 、/ D変換器の出力と前記クロックの位相を
比較する位相比較器と、その位相比較器の出力のうちバ
ースト期間の信号の絶対値と符号を算出する演算回路と
、その演算回路の絶対値出力によって電流値が制御され
、前記演算回路の符号出力によってそれぞれオン、オフ
される電流流出型と電流流入型の2つの電流源を具備し
、前記電流流出型電流源と前記電流流入型電流源の出力
端子は結合され、且つ、その出カバローパスフィルタを
通して前記可変周波数発振器を制御するように構成した
ことを特徴とする色信号処理装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59118512A JPS60261281A (ja) | 1984-06-08 | 1984-06-08 | 色信号処理装置 |
US06/741,234 US4670776A (en) | 1984-06-08 | 1985-06-04 | Chrominance signal processing system |
DE8585303977T DE3579381D1 (de) | 1984-06-08 | 1985-06-05 | Chrominanzsignalverarbeitungssystem. |
EP85303977A EP0168157B1 (en) | 1984-06-08 | 1985-06-05 | Chrominance signal processing system |
KR1019850003978A KR890004226B1 (ko) | 1984-06-08 | 1985-06-07 | 색신호 처리장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59118512A JPS60261281A (ja) | 1984-06-08 | 1984-06-08 | 色信号処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60261281A true JPS60261281A (ja) | 1985-12-24 |
JPH0436519B2 JPH0436519B2 (ja) | 1992-06-16 |
Family
ID=14738466
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59118512A Granted JPS60261281A (ja) | 1984-06-08 | 1984-06-08 | 色信号処理装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4670776A (ja) |
EP (1) | EP0168157B1 (ja) |
JP (1) | JPS60261281A (ja) |
KR (1) | KR890004226B1 (ja) |
DE (1) | DE3579381D1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4955074A (en) * | 1988-05-30 | 1990-09-04 | Matsushita Electric Industrial Co., Ltd. | AFC apparatus with selection between average value mode and keyed mode |
JPH06505843A (ja) * | 1990-05-01 | 1994-06-30 | ドイチエ トムソン−ブラント ゲゼルシヤフト ミツト ベシユレンクテル ハフツング | 色同期信号から色副搬送波を発生する回路 |
US5442492A (en) * | 1993-06-29 | 1995-08-15 | International Business Machines Corporation | Data recovery procedure using DC offset and gain control for timing loop compensation for partial-response data detection |
DE69621313T2 (de) * | 1995-11-30 | 2003-01-09 | Sanyo Electric Co., Ltd. | Fernsehsignalverarbeitungsvorrichtung mit A/D-Wandler |
WO2014002750A1 (ja) * | 2012-06-27 | 2014-01-03 | 横浜ゴム株式会社 | タイヤトレッド用ゴム組成物および空気入りタイヤ |
EP3182584B1 (en) * | 2015-12-18 | 2019-06-05 | Stichting IMEC Nederland | Phase tracking receiver |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5457829A (en) * | 1977-10-17 | 1979-05-10 | Sony Corp | Processing circuit for color video signal |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3740456A (en) * | 1972-04-10 | 1973-06-19 | Rca Corp | Electronic signal processing circuit |
CA1141022A (en) * | 1974-04-25 | 1983-02-08 | Maurice G. Lemoine | Time base compensator |
JPS5665530A (en) * | 1979-10-31 | 1981-06-03 | Sony Corp | Pll circuit |
US4291332A (en) * | 1980-04-10 | 1981-09-22 | Tokyo Shibaura Denki Kabushiki Kaisha | Phase-locked circuit |
DE3026473A1 (de) * | 1980-07-12 | 1982-02-04 | Robert Bosch Gmbh, 7000 Stuttgart | Verfahren zum ausgleich von zeitfehlern |
DE3123038A1 (de) * | 1981-06-10 | 1982-12-30 | Siemens AG, 1000 Berlin und 8000 München | Verfahren und anordnung zur regelung des digitalen chrominanzssignales eines farbfernsehempfaengers |
DE3136522A1 (de) * | 1981-09-15 | 1983-03-24 | Siemens AG, 1000 Berlin und 8000 München | Verfahren und anordnung zur digitalen regelung der phase des systemtaktes eines digitalen signalverarbeitungssystems |
US4458356A (en) * | 1982-07-02 | 1984-07-03 | Bell Telephone Laboratories, Incorporated | Carrier recovery circuit |
CA1184979A (en) * | 1982-08-18 | 1985-04-02 | John G. Hogeboom | Phase comparator |
-
1984
- 1984-06-08 JP JP59118512A patent/JPS60261281A/ja active Granted
-
1985
- 1985-06-04 US US06/741,234 patent/US4670776A/en not_active Expired - Lifetime
- 1985-06-05 EP EP85303977A patent/EP0168157B1/en not_active Expired - Lifetime
- 1985-06-05 DE DE8585303977T patent/DE3579381D1/de not_active Expired - Lifetime
- 1985-06-07 KR KR1019850003978A patent/KR890004226B1/ko not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5457829A (en) * | 1977-10-17 | 1979-05-10 | Sony Corp | Processing circuit for color video signal |
Also Published As
Publication number | Publication date |
---|---|
KR890004226B1 (ko) | 1989-10-27 |
US4670776A (en) | 1987-06-02 |
JPH0436519B2 (ja) | 1992-06-16 |
EP0168157A2 (en) | 1986-01-15 |
KR860000779A (ko) | 1986-01-30 |
EP0168157B1 (en) | 1990-08-29 |
DE3579381D1 (de) | 1990-10-04 |
EP0168157A3 (en) | 1987-01-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5517534A (en) | Phase locked loop with reduced phase noise | |
CA1054232A (en) | Phase detector having a 360.degree. linear range for periodic and aperiodic input pulse streams | |
US4494080A (en) | Voltage-controlled oscillator with independent gain and frequency controls | |
US4835481A (en) | Circuit arrangement for generating a clock signal which is synchronous in respect of frequency to a reference frequency | |
US4570130A (en) | Input controller circuit apparatus for phase lock loop voltage controlled oscillator | |
JP3276749B2 (ja) | 周波数変調装置 | |
US4340864A (en) | Frequency control system | |
JPS60261281A (ja) | 色信号処理装置 | |
US5097219A (en) | Pll for controlling frequency deviation of a variable frequency oscillator | |
JP3326286B2 (ja) | Pll周波数シンセサイザ回路 | |
KR940011376B1 (ko) | Vtr의 캐리어 주파수 자동 조정 회로 | |
KR0183793B1 (ko) | 영상신호의 지연특성보정장치 | |
JP3128448B2 (ja) | Fm信号検波器 | |
JP3128449B2 (ja) | Fm信号検波器 | |
JPH0787368B2 (ja) | 外部制御型原子発振器 | |
JPS5938759Y2 (ja) | 位相同期回路 | |
JPS6390215A (ja) | 連続可変モ−ドpll回路 | |
JP2626287B2 (ja) | Plo回路 | |
JPH033420A (ja) | Pll回路 | |
JP3135374B2 (ja) | 周波数特性自動調整回路 | |
JPS6223284A (ja) | 水平同期回路 | |
JP2656546B2 (ja) | 位相同期発振器 | |
JPH04344713A (ja) | 位相同期回路 | |
JPH04189029A (ja) | Pll回路 | |
JPS6359008A (ja) | Fm変調回路 |