JPS6022183A - キヤラクタ表示方式 - Google Patents

キヤラクタ表示方式

Info

Publication number
JPS6022183A
JPS6022183A JP58130510A JP13051083A JPS6022183A JP S6022183 A JPS6022183 A JP S6022183A JP 58130510 A JP58130510 A JP 58130510A JP 13051083 A JP13051083 A JP 13051083A JP S6022183 A JPS6022183 A JP S6022183A
Authority
JP
Japan
Prior art keywords
character
circuit
horizontal scanning
scanning line
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58130510A
Other languages
English (en)
Inventor
正勝 菊池
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP58130510A priority Critical patent/JPS6022183A/ja
Publication of JPS6022183A publication Critical patent/JPS6022183A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は、インターレース走査方式を適用したディスプ
レイ装置にキャラクタ情報を表示するためのキャラクタ
表示方式に関する。
〔発明の技術的背景とその問題点〕
近年、家庭用テレビジョン受像機に静止画像でおるキャ
ラクタ情報を表示することが多く行なわれている。ここ
ろが、一般に家庭用テレビジョン受像機は、水平走査周
波数を15.75 kHz、垂直走査周波数を60Hz
とし、かつ1フレームを奇数フィールドと偶数フィール
ドとに分割して走査を行なうインターレース走査方式を
採用している。このため、一画面の表示容量を増加させ
たり、24X24ドツトマトリクスの漢字を表示しよう
とすると、キャラクタの横線を構成する水平走査線数が
1本となってこの横線は30Hzで表示されることにな
り、この結果フリッカが生じてちらつきが目立ち、極め
て見難いものとなる。
そこで、従来では、例えばキャラクタの横線を構成する
水平走査線数を堆やしてフリ、力を低減することが行な
われている。しかしながらこのような方式では、キャラ
クタの線が太くなって解像度が低下するため、文字を判
別し離くなるといつた不具合を生じ、好ましくな―。
一方、従来の別の方式として、フレーム周波数を例えば
54 Hzに高めることによシフリッカを低減させる方
式が提唱されている。ところが、このような方式は、水
平走査線数を増加させる前記方式のような解像度の低下
は生じないものの、フレーム周波数を通常の値(30H
z)と異ならせるものであるから、キャラクタ表示用と
して別個に受信回路を設けなければならず、この結実装
置構成の複雑化および大形化を招いて、高価となる欠点
があった。
〔発明の目的〕
本発明は、キャラクタの解像度を低下させず、しかも特
別に受信回路を設けることなく7リツカを低減すること
ができ、簡単な構成で明確にキャラクタを表示し得るキ
ャラクタ表示方式を提供することを目的とする。
〔発明の概要〕
本発明・は、上記目的を達成するために、1つのフレー
ムを構成する各水平走査線毎に、その前後に位置する走
査線のうち少なくとも一方の走査線の画像信号の有無に
応じてサブ画像信号を作成し、このサブ画像信号を前記
水平走査線の画像信号に合成してその合成画像信号をデ
ィスプレイ装置に供給して表示するようにしたものでち
る。
〔発明の実施例〕
第1図は本発明の一実施例におけるキャラクタ表示方式
を適用した表示制御回路の構成を示すものでおる。
この表示制御回路は、外部から供給されたキャラクタコ
ードを一時記憶するバッファ回路1と、このバッファ回
路1から読出されたキャラクタコードに応じてキャラク
タノぐターンを発生するキャラクタ発生回路2と、図示
しないテレビジョン受像機の水平および垂直各走査信号
に基づいてタイミング信号を発生するタイミング回路3
と、アドレス設定回路4と、前記キャラクタ発生回路2
から出力されたキャラクタパターン情報を並列直列変換
する並直変換回路5と、合成回路6とから構成されてい
る。
アドレス設定回路4は、前記タイミング回路3から発生
されるタイミング信号に同期して行および列の各アドレ
ス情報を発生し、これらのアドレス情報を前記ノ々ツフ
ァ回路1に供給してキャラクタコードを出力させている
。またそれとともにアドレス設定回路4は、前記タイミ
ング信号に同期してスライスアドレス情報を発生し、こ
のスライスアドレス情報を前記キャラクタ発生回路2に
供給して、キャラクタパターン情報を各水平走査線毎に
出力させている。
並直変換回路5は、それぞ扛シフトレジスタからなる3
個の並直変換器51,52.53を有し、これらの並直
変換器51.52.53に、前記キャラクタ発生回路2
から出力される互いに隣り合う3本の水平走査線のキャ
ラクタノぐターン情報を記憶するものである。なおこの
とき、上記各並直列変換器51,52.53のうち中央
の変換器52が、前記3本の水平走査線のうち表示すべ
き中央の走査線の情報を記憶するようになっている。
合成回路6は、前記並直変換器5 J 、 52 e5
3のうち両端に位置する各変換器51.53の出力情報
をオア回路6ノで論理牙口処理している。そして、中央
に位置する並直変換器52の出力情報が”0#レベルの
とき、つまりキャラクタパターン情報がなV)ときに、
上記論理オn出力をアンド回路62を通過させ、この出
力4′青幸μを上記変換器52の出力情報と抵抗63.
64で合成するものとなってV)る。
次に、以上の構成に基づいて本実施flのキャラクタ表
示方式を説明する。なお、本実施flJでは第2図に示
す如く、画面に1゛上”なる漢字を表示する場合を例に
とって説明する。
アドレス設定回路4のアドレス指定により、バッファ回
路1から上記”上”なる文字を表わすキャラクタコード
が読出されると、このキャラ−ククコードに対応するキ
ャラクタノぐターンカ玉キャラクタ発生回路2で選択さ
れる。
この状態で、いま奇数フィールドにおける水平走査線(
第2図SN )のキャラクタ1青報を表示する場合には
、アドレス設定回路4力島ら、先ず上記水平走査線SN
に対応するスライスアドレス情報が出力され、これによ
シキャラクタ発生回路2から上記水平走査線SNに対応
してスライスされたキャラクタパターン情報が出力され
て並直変換回路52に記憶される。そして、この記憶が
終了すると、アドレス設定回路4から続いて上記水平走
査線sNの1ライン前の走査線(第2図5N−1)に対
応するスライスアドレス情報が出力され、この結果キャ
ラクタ発生回路2からは上記水平走査線S N−1に対
応するキャラクタツクターン情報が出力されて、この情
報は並直変換器5ノに記憶される。同様に、アドレス設
定回路4からは、続いて水平走査線SNの1ライン後の
走査線SN+1に対応するスライスアドレス情報が出力
され、これによりキャラクタ発生回路2から上記水平走
査線SN+1に対応するキャラクタツクターン情報が出
力さして、並直変換回路53に記憶される。なお、以上
の記憶動作において、並直変換回路51,52.53の
選択はタイミング回路3から発生される選択制御信号に
よυなされる。
そうして各並直変換回路51.52.53にそれぞれキ
ャラクタツクターン情報がセ、)されると、これらの情
報は互いに同期してそれぞれ出力される。ところで、い
ま出力された各情報のうち並直変換器52から出力され
た情報は、水平走査線sNに対応するものであるため、
第3図SSNに示す如く“1”レベルのキャラクタ信号
を含んでいる。このため、合成回路6のアンド回路62
は上記“1#レベルの期間に閉状態となり、この結果並
直変換回路51.53からの情報は上記アンド回路62
を通過しない。つまり、サブ画像信号は作成されない。
したがって抵抗63.64からなる合成部からは上記並
直変換回路52から出力さfした情報SSNのみが出力
され、図示しないテレビジョン受像機の画面には上記情
報SSNがそのまま表示される。
一方、偶数フィールドにおいて、前記水平走査線SNの
1ライン後に位置する走査線SN+1の情報を表示する
場合には、次のように行なわれる。
すなわち、アドレス設定回路4は、水平走査線bN+1
r SN r SN+2に対応するスライスアドレス情
報を順に発生する。そうすると、キャラクタ発生回路2
からは、先ず水平走査線SN+1に対応するキャラクタ
パターン情携が出力されて並直変換器52に記録され、
続いてその前後に位置する走査線SN r SN+2に
対応するキャラクタパターン情報が順に出力されて並直
変換器51゜53にそれぞれ記憶される。そして、こし
らの各情報は互いに同期して出力される。ところで、こ
のとき上記並直変換器52から出力された情報は、水平
走査線sN+1に対応するものでおるため、第4図SS
N+1に示す如く全″′0”レベルとなっている。また
、1ライン前の水平走査線SNに対応する情報には゛1
″部分が存在している。このため、アンド回路62は常
時開状態となり、このアンド回路62を水平走査線SN
とSN+2との論理和出力SSNが通過して合成部に供
給される。つまり、水平走査線sNの情報に応じたサブ
画像信号が作成される。そして、このサブ画像信号は、
合成部で水平走査線SN+ 1の情報ssN+1と合成
され、水平走査線SN+1の信号としてテレビジョン受
像機に供給される。なお、このとき上記ザブ画像信号S
、は、抵抗64により定常の信号レベルに対して棒とな
るように設定される。
したがって、テレビジョン受像機の画面には、例えば第
5図■に示す如く通常の′4既■の半分の明るさでサブ
画像信号が表示される。
このように、本実施例であれば、表示キャラクタ画像の
横線を栴成する水平走査線と隣接する走査線で中間輝度
のサブ画像信号を表示するようにしたので、キャラクタ
の横線のように、インターレース走査によって30Hz
でしか表示されない部分であっても、上記サブ画像信号
による中間輝度部分のために見掛は上60Hzで表示し
た場合に近い状態で表示することができる。
このため、フリッカを低減して画像のちらつきを少なく
することができ、高品質のキャラクタ表示を行なうこと
ができる。また、従来のようにフレーム周波数を高める
必要がなく、家庭用テレビジョン受像機をそのまま使用
できるので、システムの構成を簡単化して安価にて提供
することが可能となる。さらには、キャラクタの横線を
構成する水平走査線数を増やす場合に比べて、解像度の
低下を低く抑えることができ、この結果明瞭で判別し易
いキャラクタ表示を行なうことができる。特に本実施例
では、サブ画像信号の輝度を半値に設定したので、解像
度の低下は見掛は上はとんど甘じず、フリッカの抑制と
相まって極めて明確で視認し易いキャラクタ表示を可能
にできる。
なお、本発明は上記実施例に限定されるものではない。
例えば、上記実施例では表示を行なう水平走査線の前後
に位置する各画像信号のオア出力をもってサブ画像信号
としたが、いずれか一方によりサブ画像信号を作成して
もよい。
またサブ画像信号の信号レベルは半値以外の値でもよく
、適宜設定可能である。その他、表示制御回路の構成や
ディスプレイ装置の種類、インターレース走査の比(通
常は2 : 1 )等についても、本発明の要旨を逸脱
し・ない範囲で種々変形して実施することができる。
〔発明の効果〕
以上詳述したように本発明によれば、各水平走査線毎に
、その前後に位置する走査線のうち少なくとも一方の走
査線の画像信号の有無に応じてサブ画像信号を作成し、
この信号を上記水平走査線の本信号に合成して表示する
ようにしたことによって、キャラクタの解像度を低下さ
せず、しかも特別に受信回路を設けることなくフリッカ
を低減することができ、簡単な構成で明確にキャラクタ
を表示し得るキャラクタ表示方式を提供することができ
る。
【図面の簡単な説明】
図は本発明の一実施例を示すもので、第1図はキャラク
タ表示方式を適用した表示制御回路の回路構成図、第2
図はキャラクタの表示例を示す模式図、第3図および第
4図は表示画像情報の信号波形を示す図、第5図はキャ
ラクタの表示結果を拡大して示した図である。 1・・・バッファ回路、2・・・キャラクタ発生回路、
3・・・タイミング回路、4・・・アドレス設定回路、
5・・・並直変換回路、51,52.53・・・並直変
換器、6・・・合成回路、SN + 5N−1r SN
+1# SN+2・・・水平走査線。 出願人代理人 弁理士 鈴 江 武 彦第2図 第3図 第4図 第5図

Claims (1)

    【特許請求の範囲】
  1. キャラクタ情報をインターレース走査方式を適用したデ
    ィスプレイ装置に表示するシステムにおいて、1つのフ
    レームを構成する各水平走査線毎に、その前後に位置す
    る走査線のうち少なくとも一方の走査線の画像信号の有
    無に応じてサブ画像信号を作成して、このサブ画像信号
    を前記水平走査線の画像信号に合成し、その合成画像信
    号をディスプレイ装置に供給して表示するようにしたキ
    ャラクタ表示方式。
JP58130510A 1983-07-18 1983-07-18 キヤラクタ表示方式 Pending JPS6022183A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58130510A JPS6022183A (ja) 1983-07-18 1983-07-18 キヤラクタ表示方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58130510A JPS6022183A (ja) 1983-07-18 1983-07-18 キヤラクタ表示方式

Publications (1)

Publication Number Publication Date
JPS6022183A true JPS6022183A (ja) 1985-02-04

Family

ID=15036008

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58130510A Pending JPS6022183A (ja) 1983-07-18 1983-07-18 キヤラクタ表示方式

Country Status (1)

Country Link
JP (1) JPS6022183A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0622550U (ja) * 1992-04-13 1994-03-25 川崎重工業株式会社 2サイクルエンジン

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0622550U (ja) * 1992-04-13 1994-03-25 川崎重工業株式会社 2サイクルエンジン

Similar Documents

Publication Publication Date Title
JP2641478B2 (ja) 映像表示方法
US4544922A (en) Smoothing circuit for display apparatus
US7468754B2 (en) High-definition de-interlacing and frame doubling circuit and method
US5010413A (en) Method and apparatus for displaying an enlarged image on multiple monitors to form a composite image
JPH01591A (ja) 映像表示方法
JPH02999A (ja) 静止画編集装置
JPS6025949B2 (ja) テレビ信号処理方式
US5250928A (en) Graphics decoder
JP3322613B2 (ja) 映像信号変換器
US4455572A (en) Flicker free stretched grams
JPS6022183A (ja) キヤラクタ表示方式
CA2017600C (en) Apparatus for superimposing character patterns in accordance with dot-matrix on video signals
JP2908870B2 (ja) 画像記憶装置
JP2589953B2 (ja) 文字・画像データ生成装置及び方法
JPH0515349B2 (ja)
JPH0683299A (ja) スキャン変換回路
JPS6382180A (ja) 映像信号変換装置
JPS6382179A (ja) 映像信号変換装置
JPS58143378A (ja) Crt上における表示文字拡大制御方式
JPH10282947A (ja) オンスクリーン表示装置
JPS6262116B2 (ja)
JPH04346583A (ja) 表示コントローラ
JPH0588642A (ja) 表示装置
JPH05323926A (ja) 表示装置
JPH04369687A (ja) 映像表示装置