JPS60179673A - 自動利得制御回路 - Google Patents
自動利得制御回路Info
- Publication number
- JPS60179673A JPS60179673A JP59035753A JP3575384A JPS60179673A JP S60179673 A JPS60179673 A JP S60179673A JP 59035753 A JP59035753 A JP 59035753A JP 3575384 A JP3575384 A JP 3575384A JP S60179673 A JPS60179673 A JP S60179673A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- output
- switch
- agc
- stc
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/02—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S13/00
- G01S7/28—Details of pulse systems
- G01S7/285—Receivers
- G01S7/34—Gain of receiver varied automatically during pulse-recurrence period, e.g. anti-clutter gain control
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Radar Systems Or Details Thereof (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
この発明は追尾レーダ等における自動利得制御回路の改
良、特に制御時間の縮小に関するものである。
良、特に制御時間の縮小に関するものである。
まず従来のこの種の自動利得制御回路を説明する。第1
図は従来から一般に用いられている追尾レーダにおける
自動利得制御回路のブロック図であ91図においてfi
lはAGCフィルタ、(2)は2つの入力を切換える切
換器−vs’rcはSTC(SensitlvityT
ime Control )電圧、VB>(Fi追尾レ
ーダ受信機の出力電圧−VAGCはAGC(自動利得制
御)電圧でおる。また、第2図はSTC電圧vs’rc
の一例である。
図は従来から一般に用いられている追尾レーダにおける
自動利得制御回路のブロック図であ91図においてfi
lはAGCフィルタ、(2)は2つの入力を切換える切
換器−vs’rcはSTC(SensitlvityT
ime Control )電圧、VB>(Fi追尾レ
ーダ受信機の出力電圧−VAGCはAGC(自動利得制
御)電圧でおる。また、第2図はSTC電圧vs’rc
の一例である。
従来、追尾レーダにおいては目標を探知した後追尾を開
始するが、探知性能を向上するために第2図に示すST
C電圧Vsrck使用し、近距離からの強い信号に対し
てはレーダ受信機の感度を抑制し。
始するが、探知性能を向上するために第2図に示すST
C電圧Vsrck使用し、近距離からの強い信号に対し
てはレーダ受信機の感度を抑制し。
遠距離にいくに従って上記レーダ受信機の感度を上げて
いく。そして目標を探知した時点で上記STC電圧vs
’rcと上記AGCフィルタi1+の出力でであるAG
C電圧VAGCを上記切換器(21で切換え、 AGO
電圧VAGCを用いて目標の追尾を行う。
いく。そして目標を探知した時点で上記STC電圧vs
’rcと上記AGCフィルタi1+の出力でであるAG
C電圧VAGCを上記切換器(21で切換え、 AGO
電圧VAGCを用いて目標の追尾を行う。
第3因は、上記8TC電圧vs’rcと上記AGC亀圧
VAGCの切換時におけるレーダ受信機の出力電圧VR
Xを説明した図である。第3図においてT1は上記ST
C電圧と上記AGC電圧を切換えた時刻、 T2はレー
ダ受信機の利得が最大となシ、出力航圧VRXが最大と
なる時刻、T3は上記AGC電圧VAGCによシレーダ
受信機の利得制御が開始される時刻、T4はレーダ受信
機の利得制御が定常状態に達した時刻である。
VAGCの切換時におけるレーダ受信機の出力電圧VR
Xを説明した図である。第3図においてT1は上記ST
C電圧と上記AGC電圧を切換えた時刻、 T2はレー
ダ受信機の利得が最大となシ、出力航圧VRXが最大と
なる時刻、T3は上記AGC電圧VAGCによシレーダ
受信機の利得制御が開始される時刻、T4はレーダ受信
機の利得制御が定常状態に達した時刻である。
このように上記STC’fi圧VSTCと上記AGC電
圧VAGCを単に切換えれば、レーダ受信機が上記AG
C電圧vAgGで制御されるまでに(T4 Tl)の時
間を擬するばかりでなく、上記第3図に示すように(T
a−Tl)の間レーダ受信機の利得は無制呻状態になり
、レーダ受信機が飽和する等の欠点がある。
圧VAGCを単に切換えれば、レーダ受信機が上記AG
C電圧vAgGで制御されるまでに(T4 Tl)の時
間を擬するばかりでなく、上記第3図に示すように(T
a−Tl)の間レーダ受信機の利得は無制呻状態になり
、レーダ受信機が飽和する等の欠点がある。
この発明はこのような従来の問題点全改善するために表
されたものであシ、追尾レーダにおいてSTC電圧とA
GC@圧の切換時にSTC寛圧を保持することにより、
切換時間を短縮すると共にレーダ受信機の飽和等を防止
する自動利得制御回路を提供するものである。
されたものであシ、追尾レーダにおいてSTC電圧とA
GC@圧の切換時にSTC寛圧を保持することにより、
切換時間を短縮すると共にレーダ受信機の飽和等を防止
する自動利得制御回路を提供するものである。
第4図はこの発明の一実施9’lJ’に示すブロック図
であシ、 fi+、 12+は第1図に示したものと同
様である。(31は上記STC電圧VSTCkホールド
するサンプル長ホールド回路、(4)は上記AGCフィ
ルタ(1)の出力であるAGC電圧VAGCと上記サン
プル長ホールド回路の出力を切換える切換器2.[51
けオペレーショナル・アンプのフィードバンク回路の切
換器3゜(61はホールドキャパシタの切換器4.[7
1はオペレージ冒ナル・アン7”、 +81u上記オペ
レージ璽ナル・アンプ+71のフィードバック抵抗R1
,(91は充電用抵抗R2,α0)は上記STC電圧V
8TCの充電用キャパシタCであり、上記切換器1f2
1.切換器2(41,切換器3151、切換器4(6;
の切換端子をX、Y、共通端子iZとする・また# V
RX # ’VAGC−VaTCはmx図に示したもの
と同一であるが、SHCは上記サンプル長ホールド回路
(31へのサンプル・コマンド−V8/i(は上記サン
プル長ホールド回路+31においてサンプル・コマンド
SHOによりホールドされたSTC電圧である。
であシ、 fi+、 12+は第1図に示したものと同
様である。(31は上記STC電圧VSTCkホールド
するサンプル長ホールド回路、(4)は上記AGCフィ
ルタ(1)の出力であるAGC電圧VAGCと上記サン
プル長ホールド回路の出力を切換える切換器2.[51
けオペレーショナル・アンプのフィードバンク回路の切
換器3゜(61はホールドキャパシタの切換器4.[7
1はオペレージ冒ナル・アン7”、 +81u上記オペ
レージ璽ナル・アンプ+71のフィードバック抵抗R1
,(91は充電用抵抗R2,α0)は上記STC電圧V
8TCの充電用キャパシタCであり、上記切換器1f2
1.切換器2(41,切換器3151、切換器4(6;
の切換端子をX、Y、共通端子iZとする・また# V
RX # ’VAGC−VaTCはmx図に示したもの
と同一であるが、SHCは上記サンプル長ホールド回路
(31へのサンプル・コマンド−V8/i(は上記サン
プル長ホールド回路+31においてサンプル・コマンド
SHOによりホールドされたSTC電圧である。
第5図に各部の時間波形の概略を示す。第5図において
(−)は上記STC電圧V8TC−(b)は上記サンプ
ル、eコマンドSHC,(c)は上記サンプル長ホール
ド回路(31において(b)に示すサンプル・コマンl
’ SHCによりホールドされたSTC電圧vs7hで
ある。
(−)は上記STC電圧V8TC−(b)は上記サンプ
ル、eコマンドSHC,(c)は上記サンプル長ホール
ド回路(31において(b)に示すサンプル・コマンl
’ SHCによりホールドされたSTC電圧vs7hで
ある。
追尾レーダが探知状態にある場合、第4因の切換器1[
2+、切換器2t41.切換器3t51.切換器4(6
1はすべて端子Yと端子2が接続されており、上記切換
器1(21の出力端子2には上記STC電圧vs’rc
が出力されている。また、上記充電用キャパシタCには
ホールド電圧V13/I(が充電されホールドされてい
る。ここで V8/)(”’ α・VB2)1 ・・・・・・・・・
・・・・・・・・・・・・・・・(11であp、aは回
路によって決まる定数である。
2+、切換器2t41.切換器3t51.切換器4(6
1はすべて端子Yと端子2が接続されており、上記切換
器1(21の出力端子2には上記STC電圧vs’rc
が出力されている。また、上記充電用キャパシタCには
ホールド電圧V13/I(が充電されホールドされてい
る。ここで V8/)(”’ α・VB2)1 ・・・・・・・・・
・・・・・・・・・・・・・・・(11であp、aは回
路によって決まる定数である。
次に追尾レーダが追尾の状態に変ると、第4図の切換器
1t21.切換器2f41.切換器3(51,切換器4
(61はすべて端子Xと端子2が接続され、切換器1(
21の出力端子2には上記ホールド電圧列Δ(が出力し
# V8/1(で制御されたレーダ受信機の出力電圧V
RXによシ上記AGCフィルタjl+が作動全開始し。
1t21.切換器2f41.切換器3(51,切換器4
(61はすべて端子Xと端子2が接続され、切換器1(
21の出力端子2には上記ホールド電圧列Δ(が出力し
# V8/1(で制御されたレーダ受信機の出力電圧V
RXによシ上記AGCフィルタjl+が作動全開始し。
所定の時間経過後、上記切撓器:N51作動させて端子
2と端子Yを1・3続することにより、切換器1(21
の出力2はAGC電圧VAGCに整定する。
2と端子Yを1・3続することにより、切換器1(21
の出力2はAGC電圧VAGCに整定する。
第6図は上記第4図の動作におけるレーダ受信機の出力
電圧VRXを説明した図であり1図中Tl ’r、。
電圧VRXを説明した図であり1図中Tl ’r、。
は第3図に示したものと同一である。第6図に示すよう
に、sTc電圧vs’rcからAGC電圧VAGCに切
換えた時刻T1においては、第4図の自動利得制御回路
の出力はホールド電圧Vs、4(にホールドされている
ため、レーダ受信機の出力′電圧VRXはホールド電圧
VSAで制御される電圧と々す、飽和することはな(、
AGC電圧VAGCで制御される電圧に非常に近いため
、直ちに時刻T4で、定常出力に整定する。
に、sTc電圧vs’rcからAGC電圧VAGCに切
換えた時刻T1においては、第4図の自動利得制御回路
の出力はホールド電圧Vs、4(にホールドされている
ため、レーダ受信機の出力′電圧VRXはホールド電圧
VSAで制御される電圧と々す、飽和することはな(、
AGC電圧VAGCで制御される電圧に非常に近いため
、直ちに時刻T4で、定常出力に整定する。
なお上記実M1.mJではオペレーショナル・アンプ(
7]ヲ使用しているが、同等な機能を有するトランジス
タを用いても同様の動作を期待できる。
7]ヲ使用しているが、同等な機能を有するトランジス
タを用いても同様の動作を期待できる。
この発明は以上説明したとお、9.STC電圧からAG
C電圧への切換時に、 8TC電圧をホールドしておく
ことにより、切換時にレーダ受信機を飽和させることな
く、短時間にAGC電圧を整定し、追尾レーダとして安
定な作動を行う効果がある。
C電圧への切換時に、 8TC電圧をホールドしておく
ことにより、切換時にレーダ受信機を飽和させることな
く、短時間にAGC電圧を整定し、追尾レーダとして安
定な作動を行う効果がある。
第x13は従来の自動利得制御回路のブロック図。
第2図はSTC電圧の一例を示す図、第3図は第1図に
示す自動利得制御回路を使用した時のレーダ受信機の出
力電圧を説明する図、第4図はこの発明の一実施例を示
す自動利得制御回路のブロック図、第5図は第4図の各
部の波形を説明する図。 第6図はこの発明におけるレーダ受信機の出力電圧を説
明する図である。 図において、(1)はAGCフィルタ、(21は切換器
。 (31はサンプル長ホールド回路、(41は切換器2.
+51は切換器3.+61は切換器4.+71はオペレ
ーシヨナル・アンプ、(81は抵抗R1,+91は抵抗
R2# Q[Iは充電用キャパシタe v8TCはST
C電圧、 VRXはレーダ受信機の出力電圧、 VAG
CFi AGC電圧、 SHCはサンプル会コマンド、
vs/1(はSTC電圧VS’l’Cのサンプル&ホー
ルド出力、V8/14はV8/1(に定数αを乗じた値
。 X、Yは切換器の切換端子、Zは切換器の共通端子、
TlはSTC電圧とAGC電圧を切換えた時刻、 T2
はレーダ受信機の利得が最大に々り出力電圧が最大とな
る時刻、T3はAGC電圧によりレーダ受信機の利得制
御が開始きれる時刻、 T4はレーダ受信機の利得制御
が定常状態に整定した時刻である。 なお1図中同一符号は同一または相当部分を示す。 代理人大岩増雄 第 ■ 図 ■呑賭 第3 図 $4 v!J
示す自動利得制御回路を使用した時のレーダ受信機の出
力電圧を説明する図、第4図はこの発明の一実施例を示
す自動利得制御回路のブロック図、第5図は第4図の各
部の波形を説明する図。 第6図はこの発明におけるレーダ受信機の出力電圧を説
明する図である。 図において、(1)はAGCフィルタ、(21は切換器
。 (31はサンプル長ホールド回路、(41は切換器2.
+51は切換器3.+61は切換器4.+71はオペレ
ーシヨナル・アンプ、(81は抵抗R1,+91は抵抗
R2# Q[Iは充電用キャパシタe v8TCはST
C電圧、 VRXはレーダ受信機の出力電圧、 VAG
CFi AGC電圧、 SHCはサンプル会コマンド、
vs/1(はSTC電圧VS’l’Cのサンプル&ホー
ルド出力、V8/14はV8/1(に定数αを乗じた値
。 X、Yは切換器の切換端子、Zは切換器の共通端子、
TlはSTC電圧とAGC電圧を切換えた時刻、 T2
はレーダ受信機の利得が最大に々り出力電圧が最大とな
る時刻、T3はAGC電圧によりレーダ受信機の利得制
御が開始きれる時刻、 T4はレーダ受信機の利得制御
が定常状態に整定した時刻である。 なお1図中同一符号は同一または相当部分を示す。 代理人大岩増雄 第 ■ 図 ■呑賭 第3 図 $4 v!J
Claims (1)
- 目標を捜索・探知し追尾する追尾レーダの受信機利得制
御回路において# STC(Sensitivity
TimeControl )電圧を所定の時刻にホール
ドするサンプル&ホールド回路と、サンプル&ホールド
回路の出力とAGC電圧を切換える切換器と、上記サン
プル&ホールド回路の出力を増幅するオペレーショナル
・アンプと、オペレーショナル・アンプの出力全充電し
、ホールドするキャパシタおよび抵抗と、上記オペレー
ショナル・アンプのフィードバック抵抗と、上記オペレ
ーショナル・アンプを増幅器か積分器かに切換える切換
器と、上記オペレージ言ナル・アンプの出力を充電する
か、しないか全切換える切換器と、上記充電およびホー
ルドされた上記サンプル&ホールド回路の出力と上記S
TC電圧を切換える切換器とを備えたことを特徴)−+
ム白動泪1得制御回路〜
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59035753A JPS60179673A (ja) | 1984-02-27 | 1984-02-27 | 自動利得制御回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59035753A JPS60179673A (ja) | 1984-02-27 | 1984-02-27 | 自動利得制御回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60179673A true JPS60179673A (ja) | 1985-09-13 |
JPH0349076B2 JPH0349076B2 (ja) | 1991-07-26 |
Family
ID=12450587
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59035753A Granted JPS60179673A (ja) | 1984-02-27 | 1984-02-27 | 自動利得制御回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60179673A (ja) |
-
1984
- 1984-02-27 JP JP59035753A patent/JPS60179673A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPH0349076B2 (ja) | 1991-07-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH08262069A (ja) | 電圧電流特性測定装置 | |
JPS59128806A (ja) | Agc回路 | |
JPS6141227A (ja) | 検出されたパラメーターを積分する回路及び積分する方法 | |
JPS60179673A (ja) | 自動利得制御回路 | |
US4588983A (en) | Instantaneous gain changing analog to digital converter | |
JPH018026Y2 (ja) | ||
JPS6325911Y2 (ja) | ||
JPS646000Y2 (ja) | ||
JPS60188841U (ja) | 燃料噴射時間制御用電子制御装置のバツクアツプ装置 | |
JP2587173Y2 (ja) | 電流レンジ付定電流発生装置 | |
JPS642247Y2 (ja) | ||
JPS63252070A (ja) | フイ−ドバツククランプ回路 | |
JPS6315933Y2 (ja) | ||
JPS63283218A (ja) | 自動利得制御増幅回路 | |
JPH0224572A (ja) | ピークホールド回路 | |
KR920004814Y1 (ko) | Rf자동이득제어회로 | |
JPH0417510B2 (ja) | ||
JPS642541Y2 (ja) | ||
JPH02311720A (ja) | センサアンプ | |
JPS6156788B2 (ja) | ||
JPH03198622A (ja) | システムリセット回路 | |
JPS6139713A (ja) | 自動利得制御回路 | |
JPH04252969A (ja) | ピークホールド回路 | |
JPS5947397B2 (ja) | サンプル・ホ−ルド回路 | |
JPS62264439A (ja) | フオ−カス制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |