JPS60166870A - 論理動作観測装置 - Google Patents

論理動作観測装置

Info

Publication number
JPS60166870A
JPS60166870A JP59236584A JP23658484A JPS60166870A JP S60166870 A JPS60166870 A JP S60166870A JP 59236584 A JP59236584 A JP 59236584A JP 23658484 A JP23658484 A JP 23658484A JP S60166870 A JPS60166870 A JP S60166870A
Authority
JP
Japan
Prior art keywords
mark
trace
marks
data
analyzer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59236584A
Other languages
English (en)
Other versions
JP2554460B2 (ja
Inventor
Eru Niyuudaa Debitsudo
デビツド・エル・ニユーダー
Ee Zerumaa Jiyoeru
ジヨエル・エー・ゼルマー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hewlett Packard Japan Inc
Original Assignee
Yokogawa Hewlett Packard Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Hewlett Packard Ltd filed Critical Yokogawa Hewlett Packard Ltd
Publication of JPS60166870A publication Critical patent/JPS60166870A/ja
Application granted granted Critical
Publication of JP2554460B2 publication Critical patent/JP2554460B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/20Cathode-ray oscilloscopes
    • G01R13/22Circuits therefor
    • G01R13/32Circuits for displaying non-recurrent functions such as transients; Circuits for triggering; Circuits for synchronisation; Circuits for time-base expansion
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/25Testing of logic operation, e.g. by logic analysers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の属する技術分野〕 本発明はステート・アナライザ、タイミング・アナライ
ザ、オーバビユ拳アナライザ等の論理動作観測装置に関
する。
〔従来技術〕
従来のタイミング・アナライザとステート・アナライザ
には人手で位置決めできるマークが設けられている。こ
のマークは捕捉したトレース中に該当する場所を見分け
ると共に、トレース測定を繰返すことなく、時間間隔を
確認するための終点を画定するためにも役立つ。表示装
置でのこのようなマークはラベルを付されたカーノルの
形をとることがある。使用者はこのマークの位置を決め
るのにまず、先に得たトレース表示な検査して当該状態
を目でつきとめる。このような場所が一旦見つかると、
適切な命令を発するか関連の制御操作を行う1iどのよ
うな人手による動作で、そこに所望のマークな位置ぎめ
する。しかし、まず最初にいろいろな場所を探すこのよ
うな検査は、使用者が多くの信号を含む表示装置の表示
なスクロールしなから、各信号間の成る特定の関係を探
し、次に各種のマークごとにそのプロセスを繰返さねば
ならない。前記操作は極めて繁雑である。
〔発明の目的〕
本発明は、複数の入力信号に関連してマークを付して表
示し、前記入力信号の位置乞検出し易くした論理動作観
測装置を提供することを目的とする。
〔発明の概要〕
使用者がマークの位置をトレース信号間に特定な関係に
よって簡単に指定できればこれは望ましいことである。
そうすればアナライザ自身はその捕捉メモリ内のサンプ
〃した測定データ中に該当するデータを探し、マークを
トレース中の前記データに自動的に付けることになる。
マークな推論的に位置ぎめするのに使用する推論の規則
にトレース信号内の一定の事象により満足されるクオリ
ファイ条件を含めることができれば特に有益となる。例
えば、一定時間以内若しくは以上持続する信号パターン
をクオリファイ条件とすることもできる。このような拡
張推論マーキングはクオリファイ推論マーキングと呼ば
れる。また、次に来るマークの位置を既に付けたマーク
を参照して規定すること、たとえば、第1のマークを付
したトレース中に第2のマークを位置ぎめしなければな
らないと規定することができればこれも漬ましい。
−基マークが正しい位置に付けられれば、使用者がタイ
ミング・アナライザにそのマークに関係する測定を曜認
させるよう指令することができることは更に有利である
。たとえば、二つのマークの間の時間の長さ、あるいは
選定した二つのマークの間に発生するマークの数を知る
ことは望ましい。後者の測定により、使用者は当該選定
範囲内で一定の事象が何回発生するかを知ることができ
る。なお更に一連のトレースを反復して捕捉し、新しく
捕捉したトレース中に新しくマークを付は前述の如く、
時間間隔を到るかマークの数を数え時間間隔の測定直ま
たは計数に関連する一定の統計的記録を取ることも必快
である。特に、平均および標準偏差ばかりでなく最大お
よび最小測定呟をめることが望ましい。例えば、選定し
た数のトレースを捕捉した後、これらの統計量を表示す
るように規定してもよい。
その他の有用な特徴としては、最新のトレースにより示
される成る条件を検出すれば直ちに一連のトレース測定
の反復実行を停止することができるということがある。
このような条件には、規定した二つのマークの間の時間
間隔が選択しt、−f!tより大きいか小さいか、規定
した二つのマークの間に介在するマークの数が選択した
数より大きいか小さいか、および捕捉したトレース中に
、規定しりj1序でマークが発生しているか否かという
ことを含めることができる。最後の条件はそれが一種の
拡張ボスト・ファクト・トリガ(PO8T −FACT
O−’I’KIUGER)に等しいので、特に1安であ
る。すなわち、それはデータが高速でサンプルされ、ス
トアされる場合、実時間で検出することができないデー
タ中に、該当するシーケンスで発生しているか否かを見
分けるのに使用することができる。
しかし、これらはそれを記憶してからト、レースを検査
することにより検出することができる。検出したシーケ
ンスによりトレースを保持することができる。更に他の
有用な特徴は、捕捉したトレースをマークが付いている
サンプルだけに圧縮することかできることである。
タイミング・アナライザまたはステート・アナライザの
トレース中にマークを使用することに関連して、他の特
徴はアナライザに捕捉メモリ内に記憶されているトレー
スのデータを探すことにより、適切な命令に反応する機
構を設けることにより達成される。規定した条件な検出
すると直ちに関連するマークがそのトレースに付加され
る。一旦正しい位置にマークが付けられると、付加機構
がマークの付いたトレースを探して遣みの時間間隔ある
いは計数をめ、該当する統計量を計算する。更に機構は
捕捉したトレース中のマークを検査して一連の反復測定
を終rすべきか否かを決定する。
〔実施例〕
第1A、1B、IC図は本発明の論理動作観測装置のブ
ロック図で、タイミング・アナライザの例を示している
。第1D図は、第1A、18.IC図の組立図である。
以F、第1A、IB%IC,ID図を用いて説明する。
本発明はメモリに捕捉されるトレースデータに関する操
作を含んでおり又、捕捉され、記憶されたデータと論理
状態(ステート)データとの間には一定の相似性が存在
するので、本発明の一般原理はステート・アナライザ等
にも適用することができる。原理的には、トレースデー
タが成る種のデータ捕捉メモリにストアされるかぎりで
は、本発明を利用できるようピするためタイミング・ア
ナライザまたはステート・アナライザのいずれかの基本
的データ捕捉動作を変更する必要はない。
そのメモリにトレースデータをd己1意するいくつかの
様式は一定の目的に対しては、他の目的に対するよりは
一層便利である。
複数のプローブが被測定クステム(図示セス)に接続さ
れていて、それからタイミング波形データを採用するこ
とになっている。プローブボッド4a 、4b は81
固のプローブ3 a−3h 、 3 ’t−3p有して
いる。プローブボッド4aおよび4bから選択したプロ
ーブの所潅の集合体ごとに、しきい値だけでなく、論理
lと0とを表わす電気的極性を集曾的に規定することが
できる。プローブボッド4aと4bとからの出力は、条
件付されたデータ信号の一層6a□〜6hと6i−6p
とである。
各種の条件付されたデータ信号はデータ捕捉ユニット7
に入力され、線路6a−6pを介して関連するサンプリ
ング回路8a−8p に入力される。
サンプリング回% 8 a〜8pは、プログラマブル・
サンプルクロック発生器10から発生するサンプルクロ
ック9に応答して、条件付された信号な址子化する。こ
れによりサンプルクロック9に応答してサンプルされた
直列ビットの論理信号11a〜llpが生ずる。直列ビ
ットの論理信号11a−1ipはそれぞれ個別に関連の
あるシフトレジスタ128〜12pと結合している。各
シフトレジスタ12a〜12pはサンプルクロック9に
応答して論理信号tta−ttp を受入れてシフトす
る。
本実施例ではシフトレジスタ128〜12m)の各々の
良さは16ビツトである。このように、信号サンプルク
ロック9の16サイクルが終るとシフトレジスタ12a
−12pには完全に新しい並列データが入っている。
信号サンプルクロック9は、幅の狭いラッチパルス15
を出力する16分割回%14にも結合している。並列デ
ータ13a−13p とラッチパルス15との各種集合
体はそれぞれの16ビツトのラッチ16a〜161)と
結合しており、更にラッチパルス15は、誉込みパルス
18を出力するワンショット回路17に結合じでいる。
シフトレジスタ12a−12pに完全に新しいデータが
入るとと憶ラッチパルス15によりラッチ16a−16
p がその盾しいデータを捕える。レジスタ12a〜1
2p内のデータは、シフトレジスタ12a〜129が新
しいデータを獲得するとき、ラッチ16a−161)に
とどまっている。ラッチ16a−16pの出力信号19
a〜19pおよび書込パルス18はデータ捕捉メモリ(
)LAM ”) 20と結合している。本実施例では、
データ捕捉RAM 20 Kは256のアドレ可能な場
所がある。それぞれの場所は並列データ19a−19p
の全1N 会体に対するビットの全数を同時に受入れる
に充分な広さがある。たとえば、各プローブボッドにプ
ローブが8ケあり、2個のプローブボッドがあったとす
れば、16のビット流れがあり、それぞれが16ビツト
の並列ワードに集められる、このように、データ捕捉R
AM20内のアドレス可能なそれぞれの場所は256ビ
ツトを記憶する必要がある。したがって、本実施例では
、データ捕捉1−LAM20は256X256 ビット
のRAMである。
書込パルス18により256ビツトをデータ捕捉RAM
20に書込むことができるようになり更に、アドレスカ
ウンタ21を歩進させるから、次の書込動作は次のアド
レスに成されることになる。
直列並列変換により圧縮が行われるための256の場所
は、それぞれ16の連続サンプルのデータを記憶するか
ら、データ捕捉FtAM20の論理容量は16行の40
96サンプルである。これにより、データ捕捉RAM2
0に必要な最大データ記憶速度がサンプルクロック9の
最大速度のわずか1/16となる。
トリが位置コントローラ22がプログラマブルトリガ検
出器23と協働して測定の途中で捕捉したデータ捕捉ル
AM20に導入するのを中止する時期を決定する。この
目的でこれらの回路はマイクロプロセッサ・アドレスお
よびデータバス26(これらは簡単のため単にμPバス
と呼ぶ)によりROMおよびIt入Mの記憶装置25に
結合しているマイクロプロセッサ24の動作に応動する
ように11つている。μPバス26は以下に述べるよう
に、タイミング・アナライilの他の!素とも結合して
いる。本実施例においてはμPバスの幅は16ビツトで
あるが、他の幅でも可能である。
タイミング拳アナライザlの動作には使用者が選択可能
な多様なオプションがuf能で、その幾つかを後に詳細
に説明することにする。使用者は動作モード等を、記憶
装置25のROM部分に符号化されている制御システム
との相互作用を通じて指定する。制御システムは、ノッ
トキイまたはC)tT27に表示される図表により設定
した事若しくは設定可能事項を知らせる。CRT27は
μPバス26と結合している記憶装置28およびCRT
制御装置によって駆動される。又、μPバスと結合して
いるキーボード29を介して命令を発することもできる
捕捉データをデータ捕捉RAM20に記憶させるのを制
御するタスクの一般的説明に戻ると、トリガ検出器23
とトリが位置コントローラ22がμP 、(ス26に結
合している。トリが検出器23とコントローラ22とは
各々制御システムで構成されていて、使用者が制御シス
テムに供給する情報に基く特定の適切な動作特性を示す
使用者はサンプル速度を規定するが、本例では2Hzか
ら400MHz の範囲にある。マイクロプロセッサ2
4は、正しく符号化された直をμPバス26と結合して
おり且つ、特定のアドレスに向けられた記憶サイクルの
期間、記憶装置として応動する制御レジスタ(図示せず
)に誓き込むなどの適当な手段でサンプルクロック発生
器10をプログラムする。レジスタの内容は既知の適当
に高い周波数の安定な発1辰器に応答するカウンタをプ
リセットする。カウンタがOKなるとサンプルクロック
9のサイクルが始まり、カウンタがセットされ、同時に
プロセスが再開される。更に、制御レジスタの一定のビ
ットがサンプルクロック発生器10のスタート/ストッ
プ信号として働くことができるようになる。速度が一旦
セットされると、スタート信号によって測定が開始され
る。スタート信号は使用者からの測定開始の命令に応答
して発せられる。ストップ信号は゛使用者からの停止命
仝に応じであるいは、データ捕捉)tAM20が一杯に
なったことおよび該当するトリが条件の発生に続いて規
定量のデータを記憶したことを確認するトリが位置コン
トローラ22の中にある機構(図示せず)に応じて発せ
られる。ここに記した機構は、第8図に関連して説明す
る停止反復実行の概念と混同してはならない。愛1−る
に、今記述した停止とは既に実行中の蘭々のトレース測
定を完Tすることに関係するが、第8図の機構は新しい
ものを始めるのを拒否することによってトレースのFi
後測定馨自動的に中止する。
トリが条件は、例えば、捕捉したデータ中のパターンで
あって使用者が予め選定する。これが検出されると、デ
ータのサンプリングとデータ捕捉)LAM 20へのデ
ータの取り込みは、直ちに、あるいは予定数のサンプル
が続いた後に、終了する。
このようにして、トリが条件を満足するできごとに対応
するように選定されていれば、完了した測定は該当する
できごとを導く動作かその後に発生する動作か、あるい
は各々の幾分かを表わすものとなる。記憶装置20に記
憶されている捕捉データはトレースと呼ばれ、第1の場
合すなわち「導く」場合はエンドトリが(すなわちトリ
がか発生するや否やトレースを停止する)と呼ぶことが
できる。第2の場合すなわち「その後に発生」する場合
は同様にスタートトリがと名付けることができるが(ト
リガの発生に基づいてトレースを開始する)、3査目の
場合は、トリがか正確にトレースの中心にある必髪はな
いが、センタトリがである。
予め選定したトリガ条件は、μPバス26に結合してい
るプログラマブルトリがか検出器23で認識することが
できる。トリが検出器23は各種入力信号6a〜6pの
それぞれの他に、その捕捉された論理信号118〜ll
pとも結合している。これにより、トリが条件を直ちに
しかもサンプルクロック9に無関係に検出される非同期
(サンプルされ1fい)条件で、またはサンプリング回
路88〜8pおよびサンプルクロック9でのサンプリン
グに続いて検出される同期サンプル条件で表わすことが
できるようになる。予洞選定しtこトリが条件を実際に
認識するには圧意の手段を利用することができ、例えば
、論ql、論理0およびド/トゲアビットを組会せで記
述する。かわりに、もつと複雑にし、シーゲンス条汗を
設定するとともできる。
トリが演出器23を実行する便利な方法の一つはRAM
を基にしたステートマシンを使用することである。設定
モードでは、このRAM(図示せず)内の場所は記憶装
置として特定のアドレスに向けられたμPバス26上の
記憶サイクルに応動する。
設定されたトリが条件に応じて、制御システムは適格1
r匝をそれらの場所に書き込んで、窒みのトリが条件を
認識するステートマシンを形成する。
実行上−ドでは信号6a〜6pおよび1la−1ipは
ステートマシンへの入力となる。本実施例ではトリが検
出器23にはそれぞれ8個の捕捉人力信号に応動する互
いに独立な二つのプログラマブル検出機構を備えている
(米国特計願第352672号参照)。この機構の出力
は生トリが信号30aおよび30b である。生トリが
信号30a、30bは、一対のトリが信号をクオリファ
イ回路42aと42bとにそれぞれ結合している。クオ
リファイ回路42a。
42bの出力信号はそれぞれのクオリファイトリガ信号
43a、43bとなる。クオリファイトリが信号43a
と43bとはμPバス26に応動するトリガ組合せ選択
回路44に結合している。選択回路44の出力は前記米
国特許願第352672号の第3図の信号20に対応す
る二重クオリファイトリが信号45である。
今述べた回路と信号(23、30a−30b 、 42
a−42b 。
43a−43b 、 44 、 #よび45)とはタイ
ミング−7ナライザ中で強力な遷移トリがおよび持続時
間トリがを行うことができ、本発明の回路と良好に協働
する。遷移トリガおよび持続時間トリがの説明について
は米国特許m第352,672号参照。
ただし、遷移トリがおよび持続時間トリガは、タイミン
グ・アナライザにとっては望ましい向−ヒであるが、こ
こに説明する本発明の動作に久くことのできないもので
はない。これらが無ければ信号45は単にトリが検出器
23から出る単一の生トリが信号となり、と、fは全入
力信号ぞ代表する信号の集会体に関するトリが条件を認
識するだけである。
しかしこれが発生すると、トリガ信号45がトリが位置
コントローラ22に送られ、そこで前述のとおり、トレ
ース測定の持続時間に影響する。
μPバス26は記憶コントローラ39にも接続している
。このコントローラの機能は、データ捕捉ltAM 2
0のデータ記憶と除去な制御することである。測定の途
中でマルチプレクサ3 i (MLIX31 )はアド
レスカウンタ21の出力をデータ捕捉1(AM20のア
ドレス入力と結合させる。しかし一旦測定か光子すると
、MLIX31はμPバス26の一部をそれらアドレス
入力と結合するようにセットされる。更に、多数の3状
態バツフア32a〜32pがブザ捕捉RAM20からの
出力データ線路338〜33pに結合していて、その各
々は入力データの集合体19a〜19pに対応している
。これらのバッファ32a〜32p によりデータ捕捉
RAM20内のアドレスされた場所の256ビツトのμ
Pバス26上に+lAl々に読取りができるようになる
。記憶コントローラ39内の制御レジスタ40はMLJ
X32a〜32pのどれかその関連のデータ線g 33
a〜33pとμPバス26上で結合できるかを選択する
。この制御レジスタ40aは、μPバス26が特定のア
ドレスに方向付されたとき、記憶サイクルのメモリとし
て働く。制御レジスタ40の個々のビットはバッファ3
2a〜32p のそれぞれのビットに関連している。
シフトレジスタ12a−12pによる直列並列変換のた
め、データ捕捉LAM 20のトレースデータは、規則
的且つ予想可能な方法ではあるが、幾分スクランブルさ
れている。マイクロプロセッサ24はスクランブルされ
たデータを読み取り、C1(’l’制御および記憶装置
28の記憶装置部分にスクランブルされない表示しやす
いトレースのデータの集合体を作り上げる。その後でト
レースの像をCR’l’27の画面上に再構築された論
理波形の形でまたは論理値のリスト形で示すことができ
る。
第2図はこのような再構築された論理波1V)cル゛r
表示を示すものであり、トレース中の該当する状態に自
動的に且つ推論的に位置ぎめされたマーク「×」と「0
」とを含んでいる。第2図はLJ56と名付けられた2
進カウンタの動作に関するトレースの一部である。カウ
ントはU56 のビン1 h>ら8に有効糸数を加味す
ることにより得られる。
8蘭の波形には適切にUP56 Pin 1からUP5
6 Pin −8までのラベルが付けられている。実際
のトレースは図示したものよりはるかに艮い。LJP5
6 Pin 8に対する波形の丁に′l′EAct!;
 MEMoFLy=というラベルのついた表示の区画は
、トレース表示の倍率を示している。第2図ではIOQ
倍(X100)である。全トレース中の表示部分を△印
の記号34で示している。
第2図はセンタトレースであって、トリが条件はUP5
6 Pin 1からUP56 Pin 8までの信号の
各々が00状態である。表示には幾つかのカーソルが現
われている。これらの最左端のユーザカーソル35は太
い破線の区画を有する細い縦線である。ユーザカーゾル
35にはラベルが付されておらず、単に使用者が使用す
るカーソルである。これは一般目的用である。カーソル
35の右には他のカーソル36があって記号tが付いて
太い破線だけから構成されている。このカーソル36は
指定のトリガ条件が発生した場所を示すもので、使用者
が操作することはできない。ただし、トリがの指定を変
更し新しい測定を続けて実行1−ればカーノル36の位
置は変わる。トリがカーソル36の右にはマーク×が付
された破線のマーク37があり更にな8右には同様のマ
ークOか付されたマーク38がある。表示にはサンプル
の単位で(すなわち、信号サンプルクロック11の丈イ
クル)トリがカーソル36に対するユーザカーソル35
と各マーク37と38との位置を示す説明文が入ってい
るうマークx、Oは各々トリがカーソルから7タロツク
、21クロツク目である。マークXと0との間の時間間
隔も表示されている。
第2図のマークXとOとはトレースの手勤倹査では位置
ぎめされなかった。そのかわり、タイミング−アナライ
ザlはデータ捕捉)tAM20の内容を険食してトリが
条件発生後UP56 Pin 1 の状態が最初の1に
等しい状態になったとき自動的にマーク×を付けている
。同様に、マーク0はマーク×の後LJP56 Pin
 l が最初に1に等しい状態になるとき自動的に付け
られていた。
第2図の例ではトレースは30回捕捉されている(RU
NS=30)。図示した再構成波形はそれらの最初に捕
捉したもσ)を表わしている。またそのトレースの表示
の一部として、マークXとOとの間の時間間隔41を示
すデータも幾つか示してあり、図では70.Ons (
’r IMg X O= 70.On s )である。
また30蘭の数随(これらは結局は同じでないであろう
)の平均随(MEAN) と標準偏差(Si’D DE
V) をも示しである。平均は69.5 n sで標準
偏差は1.5nsである。このような情報は少くとも二
つの使い道がある。第1は、統計呟は長さが変る場合の
成るプロセスまたは動作な特徴づけるのに使用すること
ができる。第2に、サンプルクロック90周期より大き
な分解能で不変時間間隔を測定するのに使用することが
できる。この有益な結果は反復測定で得られた平均化か
ら生ずるものである。
この点でC1(’r27に表示される付録Nを参照する
。付録Aには、第2図に描いた波形を形成するための有
用な命令ファイルが掲げられており、これはC)tT2
7に表示される。命令ファイルは予め準備されていて、
タイミング・アナライザを構成するのに使用される実行
Ijf能な命令の集合体であり、いろいろなモードのタ
イミング・アナライザを確立するのに有用である。これ
らの命令は、必要となる・たびに使用者がキーボードを
使用して作り出すことができるが、ラベルを付されたフ
ァイル内にテキストとして保持しておぎ、アナライザに
一定のファイル中に見出される命令を実行させる方がは
るかに便利である。命令ファイルは複製したり編集した
りすることができるから、新しい測定を行なう場合、複
写して現行の命令ファイルを編集することができる。い
ずれにしても、命令ファイルは同\じ測定設備を長い期
間に成って繰返し使用しなげればならないときにはきわ
めて有用なものである。命令ファイルはタイミング響ア
ナライザに利用できる任意の記憶媒体に記憶させること
ができる。
付録Aの命令ファイルはフォーマットを指定するための
ものである。フォーマットの指定はshowforma
t 5pecificationを発し続いて希望のフ
ォーマットを確定する各種の命令を発することによりて
行われる。フォーマットは1固々のプローブまたはグロ
ーブの東金体に関連するラベルを規定することの他に、
各信号の論理的意味会いと電気的数置との対応を規定す
ることに使用される。ラベルは任意である。たとえば付
録Aでは、人力のつにラベル(label) 「UP5
6 Pin−tJ が割当てられている。このラベルは
、関連するプローグがカウンタの最ド位ビットに接続し
ていることを意味するこのような名札は収集ケースを有
するボッド(pod)のはるか右手のプローブがU56
でカウンタのLSB(Nkド位ビット)であることを覚
えるよりは取扱いがかなり簡単になる。タイミング・ア
ナライザlへの例を表示すべきかについての次の指令は
フォーマットで定義したラベルを用いて組立てることが
できる。
フォーマットにおけるラベルは到来信号の集会体にも割
当てることができる。たとえば、ラベル11+56 A
LLJはプローブ10ビツト(bi t ) 0からプ
ローブlのビット7までの果合体に割当てられる。この
集会体は、その記号名が[LJ56 ALLJである2
進級の8ビツトと考えるべきである。ラベルI−usG
 ALL、Jは特定の信号値を表わすものではなく、ボ
ッドlのピッドOからホットlのビット7までのプロー
ブな存在する8ビツトの変数1直を表わす簡略記号であ
る。
次に付録Aの命令ファイルはトレース仕様(trace
speci tication )を確定する。トレー
ス仕様は被測定システムの監視動作のどの部分まtこは
区画なトレースするかを決めるものである。測定中、被
測定システムの動作は連続的にサンプルされ、データ捕
捉1(AM20 に記憶される。このプロセスは測定が
打切られるかトリが条件が発生するまで限りなく継続す
る。トリが条件はトレース仕様で規定される。そのとき
測定は直ちに停止するか、あるいは予定数の後続サンプ
ルだけ継続してから停止するかのいずれかである。後続
サンプルの数もトレース仕様で規定される。それは最終
トレースにおいてトリガがどこに曳われるかを確定する
ことである。たとえば、トリが条件が発生して直ちに測
定を中止する場合には、トリガはトレースの終りに現わ
れる(エンドトリガ)。付録Aでは、トリが条件はU5
6 ALLが全てOの場合で、希望するトリが位置はト
レースの中央(ce口ter oftrace)にある
。このようにタイミング響アナライザ1はデータ捕捉1
’tAM 20を、U56 ALL、がすべて0である
ことが検出されたとぎ単に[半分溝たされている」と考
え、測定は捕捉したデータの更にデータ捕捉メモリ20
0分量の半分だけ続けられる。
付録人で確定される次の仕様は後処理仕様である。この
仕様は先行のトレース測定の終T後、トレース中の捕捉
データに関して行われる各種動作を規定するのに使用さ
れる。付録Nの例ではトレース中のマーク×どよびOの
位置が規定されていて、このようなマークの付いた場所
には随意の記号名が割当てられている。付録Aでは、ト
リが発生後U56 Pin 1が1になったときマーク
Xを付し、マーク×発生後056 Pin 1が1にな
ったときマークOを付すよう設定している。
付録への命令ファイルで確定される最後の仕様はタイミ
ング図仕様である。これは、使用者が再構成波形にどの
信号がどんな順序に現われるかを指示することである。
本例では、この仕様にはマークXからOまでの時間間隔
を測定し平均1直と標゛準偏差(mean anむ5t
andard deviation )を表示する命令
も含まれている。
マークの付記を制御するのに使用できる各種命令、時間
間隔や生起の測定にそれらを使用する方法を、関連する
構文と共に付録Bに示す。これらの命令は命令ファイル
に現われることもあり、あるいは使用者が適切なときに
キーボード29で発生させることもある。マークに関す
る後処理仕様が一旦始動すると、データ捕捉)tAM2
0に入っている以前の測定データとすべての後続データ
とは規定のマークが付いて表示される。このことは、ト
レース測定が行われ関連する捕捉データがデータ捕捉)
LAM20に記憶される前ばかりでなく後でもマークの
指定のため特に準備されている。このように、一定のマ
ーキング方式あるいは関連する時間間隔または生起の測
定が発生しないか、もはや有用ではないことが証明され
れば、トレース測定を繰返す必要なしに、その同じ記憶
データについて異なるマーキング方式あるいは関連測定
を試みることができる。したがって、マーキング命令の
ある仕様について後処理という語が使用される。
次に、付録Bを参照する。本実施例では6個の異なるマ
ークa 、b、c、d、o、およびXが使用可能である
。当然、マーク塩として選択された特定の記号は、マー
クの数と共に、多少の任意性を備えている。経験によれ
ば6個のマークは一般に充分以上の数であり、そのロー
マ字のアルファベット塩は標準のキーボード29で既に
利用されている記号から選ばれたものである。したがっ
て他の数や名前のマークも可能である。マークは単なる
点ではなく、成る条件が満足される範囲を表示すること
ができる。このような範囲は信号の間で、成るパターン
に関連する持続安住を実際に満足する波形図の一部であ
ることもある。このよった例では、このようなマークを
表わす有用な方法はトレースを色を変えて表示すること
であろう。勿論、範囲は一連の連続記号で表わすことも
同様にできる。更に、マークが持続期間を有する条件を
表わす場合には、トレースの表示においてマークラ条件
のはじまりに置(かあるいは終りに置くかに関しての選
択の問題となる。
付録Bには注解が付いている。F記は付録Bの重要な点
を映約説明したものである。これらの説明の中で「明白
」および「推論的に」の語は次のように考えるものとす
る。マークは使用者がトレースの中でマークを置くべき
場所を既に指定していて、事実−ヒ、「そのマークをこ
こに置け」と指定しているときは、「明白K」位置ぎめ
される。
マークを明白に位置ぎめすることは本質的にはそのマー
クをトレースのデLりの中で条件を自動的に探すことな
く人手で付けることである。対照的に、使用者がマーク
の位置としてデータ中に幾つかの重要1g条件を指定す
るときはマークは「推論的に」置かれる。この仕様はデ
ータ信号に与えられた名称を用いて論理的関係として定
義された記号であり、多かれ少かれ成る程度の限定を含
んでいる。一定のトレース測定において、仕様は一回、
あるいは多数回満足されることもあれば、あるいはおそ
ら(全く満足されないことがある。条件を満たすトレー
ス中の正しい位置についての予備知識が欠けていると、
明白なおき方と推論的おき方との違いの中間になる。後
者の場合には使用者は所定の条件に関するトレースを探
し出し、それを満足する場所に自動的にマークを付ける
ように定義する。
付録Bはタイミング・アナライザに使用するように組立
てられており、本発明をステート・アナライザに適用し
ようとする場合には一定の変更を行うことが望ましい。
たとえば、ステート−アナライザにとっては再構成波形
のない表形式のトレースのみを表わすことは普通でない
。更に、近代的ステート・アナライザの長所の一つは、
どの条件がトリがとして働くかということについての他
に、どの状態がトレースに適しているかについて広(選
択が可能であるという点である。結果として得られたト
レースの連続*累が時間軸に沿う等しい増加に対応しな
いということは全く可能である。そのかわり、一定の定
義された判定基準を満たし、その時間間隔を予測できな
いステートデータを表わす傾向が最も多い。これまで述
べたことはステート・アナライザの環境をより良く受け
入れるにはマーキング仕様の各種のものの微小な変更が
必要であることを示唆している。それにもかかわらず、
このよう7.Cステート・アナライザの動作にはなおト
レース測定のマーヤングとデータなトレースの要素の間
の予め規定した論理IJA係にしたがって位置ぎめされ
た推論的に付けられたマークを用いて検査することが含
まれている。このようなマークをトレースリストのそれ
自身の欄に置くことができる。
再び付録Bを参照する。任意のマークを消すことができ
る。規定したマークのすべてが影響を受ける。消された
マークは削除されるのではなく単に見えなくなるわけで
ある。マークが見えているかいないかは、マークbの後
と定義した場合にも他のマークに影響しない。すなわち
、消されたマークはなおそこに存在するが、単に見えな
いだけである。同様に、任意のマークを現わすことがで
きる。規定されているマークのすべてが影響を受ける。
マークを現わすようにすると再び見えるようになる。
マークはすべてトリがカーノル36の位置にまたはユー
ザカーソル35の位置に設定できる。更に、記号名をこ
のようなマークと関連づけることができる。
マークはすべてトレースを構成する4096サンプルの
散瞳的に指定した一つに対応するトレースの場所に位置
ぎめすることかできる。
マークはすべて規定の事象が最初に発生した位置に推論
的に位置きめすることかできる。又、カーソルまたはサ
ンプル番号で規定されり膜なるマークの前または後のい
ずれかに置くようにもできる。
aからdまでのマークは規定の事象が発生するそれぞれ
の位置に推論的に位置ぎめすることかできる。又、カー
ソルまたはサンプル番号で規定された異なるマークの前
または後のいずれかに置くようにもできる。マークXと
0とは不注意に複数のXや0が生じないようにこの命令
から除外しである。カウントと時間間隔とに関する統計
量はXから0までの区間について行われ、複数の同じマ
ークがあるとあいまいさが生ずることになるからである
。前述したように、規定された事象には監視している信
号が規定のパターンに変化すること及びパターンから変
化すること、前記パターンの持続時間、ラベルつき入力
信号(の集合体)の直の遷移、およびOT変のグリッチ
基準等な含めてよい。
タイミング・アナライザに対する持続時間の要求事項は
一般に「この信号またはこの信号の組合せは関連持続時
間だけ存在するか」という質問と考えられる。質問の一
部ではない信号は質問とその構文的表示から除外される
。これらの信号は、可能であることが確信されているが
、ドントケア記号として現われることさえ必要としない
。他方ステート・アナライザでは持続時間の概念には、
アドレスの最ド位部分に、ドントケアが入っていること
かある。このようなことは利用できるフォーマット仕様
とラベル付けによって決まる。持続時間がチェックされ
る条件の定義中にあるドントケア記号は、トレース中の
連続する状態が規定の持続時間に対する範囲条件に合う
かどうかを尋ねるということに等しい。[この特定の状
態(ドントケア無しで表わされている)が持続時間の要
求事項を満たしているか」と尋ねることも可能である。
後者の場合は同じ状態がトレース中に連続して現われる
という予想、およびトレース中の各汝素が関連する時間
軸の籠を持つているという期待が必要である。更に、マ
ークが一旦規定されると、マークXからOまでの時間間
隔はトレースの一部として測定し表示するこ、とができ
る。
マークXとOとの間のマークaからdまでのマークの数
はマークの一部として数え表示することができる。
更に、1000までの連続的に実行される反復トレース
測定が自動的に行われる。この反復実行に続いて最小直
、最大直、および平均呟が、標準偏差とともに、繰返し
実行される測定と関連する時間間隔測定1′直あるいは
カウントの測定直に対して広範に利用できる。halt
 repetitive execution(停止、
反復、実行)命令については、アナライザの他の各種の
命令と動作の幾つかの例および説明の後で、後に詳細に
説明する。
要約すると、第2図は056と呼ばれる2進カウンタか
ら発生する波形に対してタイミング・アナライザ1にお
ける各種のフォーマット、トレース仕様および後処理仕
様の適用法を示している。
各種の仕様が付録Aの命令ファイルで確定される。
その命令ファイルの後処理仕様によって、付録Bに記す
各種命令を適用することにより第2図に現われるマーク
が位置ぎめされる。
特定のフォーマット、トレース仕様、および後肌理仕様
が確定すると、前に述べたとおり、タイミング・アナラ
イザ1の成る内部特性が変化する。
成る意味。、仕様の一つが変るとタイミング・アナライ
ザの動作が変る。使用者は一定の時刻に、動作に影響す
与えることな(、どれだけいろいろなモードの動作が現
在実行されているかをめる方法を知っていなければなら
ない。この目的のため、タイミング・アナライザl自身
が使用者の要求があり次第、現在実行されている仕様の
概髪を表示しIこりあるいは打出したりする。付録のC
I。
C2、およびC3は付録Aおよび第2図に関連する例と
してこのような概要を示したもので、CRT27に表示
される。たとえば、付録C1は付録Aの命令ファイルで
確定したフォーマットを表の形で表わしたものである。
付録C1の情報は命令[フォーマットを示せ(show
 format 5pecification)Jを実
行することによって、CI(′r表示装置27で見るこ
とができる。他の仕様の概要は、たとえ(人後処理仕様
を示せ(show post process 5pe
cification)Jという命令によってアクセス
することができる。
次に第3図に移る。この南はカウンタ[56に関連する
他の捕捉トレースを示すが、多数の段階の各種のマーク
が付いている。第3図はまた少し後で述べる「くり返し
実行を停止せよ(halt−repetitive e
xecution )J命令の一つを使用した結果を含
めて、付録Bにおいて設定された命令の他の使用方法を
示している。簡単のため、関連する命令ファイルは省略
しであるが、付録D1.D2、およびD3はそれぞれ結
果と17で得られたフォーマット、トレース仕様、およ
び後肌理仕様を記している。
第3図に関連するフォーマットおよび後処理仕様である
ため、マークのすべての例をこの図で見ることはできな
いが、これらはなおトレースデータには存在している。
選択した倍率の程度とC)tT27の限られた幅とが組
合わさってこの状況を作り出している。第3図の再構成
波形図k IJスト表示したものが付録Eのル−スリス
トである。トレースリストの長さはcltTz7の高さ
より太きいが、それは単にCRT上で比較的容易に垂直
にスクロールできるか、あるいはノ・−トコビー装置に
その全体を印刷することにより全体が見れる。又、各記
号はASC1i文字の通常のファイルである。
第3図はマークXと0との間のマークaからdまでの複
数の例を示しているだけでなくマークXと0との間のマ
ークaからdまでの数を数える場合の表示結果をも示し
ている。付録Eのトレースリスト(省略しである)から
、数えたマークがトレースを通してどのように分布する
かが分かる。
付録Eのあらゆるマークの位置を決めるには、リスト全
体な検査しなければならず、これは各員に64行が提示
された場合には、それぞれが64頁を必要とすることに
なる。1頁あたり1秒かかるとして、各種の結果を比較
しその意味を熟考しない場曾でも、全マークを観察する
だけで1分以上かかることになる。付録FlとF2はト
レースリストをマークの付いたサンプルだけに減らして
この状況を改善している。いずれもCRT 27に表示
される。
付録F 1 ハ、 P)LUCESS FORDA’l
’A ツマ−りの付いた命令が入っていることを除いて
は付録D3と同一である。この命令はトレース測定をマ
ークの付いているサンプルだけが入っているリスト表示
に圧縮する。付録F2は得られたリスト表示である。
第3図および付録りとEとに示したように、マークを数
える能力は次の目的に有用である。マークXと0とは時
間に関するウィンドウを定義するのに使用することがで
きるが、一方マークaからdまでは必要に応じて該当す
る事象を識別するのに使用する。図示した計数動作はウ
ィンドウ内に何回事象が発生したかを明らかにしてくれ
る。
次に、第4図を参照すると、自動マーキングおよび後処
理に関係するタイミング・アナライザの動作の様子な簡
単化し一般化した流れ図が示されている。第4図の流れ
図は使用者とタイミング争アナライザ1の各糧動作の間
の機能的関係を概略示している。特定のシステムがどの
ように実行されるかに関する詳細は簡単のため省略しで
ある。
たとえば、一連の一つ以上の測定を実行あるいは停止す
るための使用者からの命令に対応するアイドリンク機構
は無い。同様に、ユーザが各種仕様を設定するのにキー
ボード29およびCftT 27を通じてタイミング・
アナライザと実際にどのように作用し合うかということ
に関する詳細は示されていない。そのかわり、第4図の
流れ図は結果に推論マーキングと後は埋の動作に入るこ
とに役立っており、このそれぞれの動作は幾分詳細に検
討されている。
第4図の流れ図に従って使用者は、実行しようとする測
定に関係するフォーマット、トレース仕様、および後処
理仕様を設定する。後処理仕様はこの時点では省略して
よく、後で設定して差支えない。仕様にしたがってタイ
ミング・アナライザはトレース測定を実行する。すなわ
ち、4096の連続サンプルを作り前述のとおりデータ
捕捉1(AM20にロードする。
トレース測定が完了すると、制御システムはマークの必
要性を確める。使用者がトレースにマークを安来してい
ない場合には、制御システムは、マークを挿入すること
なく、直接トレースの準備と出力を行なう。一方、もし
使用者が自動マーキングを要求していると、FIND 
MA)LK という名のサブルーチンがその動作を行う
。F’lND−MA)LKサブルーチンは第5図に詳細
に説明している。
要求されたマークがトレースに自動的に付けられると制
御システムは統計量を見つけるべきか否かを決定する。
もし不要のときは、制御システムはトレース準備と出力
とに進む。
トレースを出力した後で、制御システムはサブルーチン
HALT ’rES’rを呼ぶ。その機能は呼び出され
たhalt repetitive executio
n命令が満足されているか否かに基いて、フラグHAL
’I’ FLAGの匝す制御することである。これらの
命令によりて自動的に実行される一連の連続且つ反復さ
れるトレース測定が、このような命令の判定基準を満た
すトレース測定の終了時点で中止される。これらの命令
については後述7する。サブルーチントIALT’I”
 E S Tについても抜根(第8図に関連して)論す
る。要約すれば、j4ALT ’rEsTは反復実行を
中止すべきか否かを決定する。中止する場合は、フラグ
出し’l’ FLAGを真にセットする。中止しない場
合は、HAt、’r FLAGは偽にセクトされる。
サブルーチンHAL’r I’ES’rの後で制御シス
テムは反復実行が実行中であるか否かを確かめる。
もし実行中ならば、HALT−FLAGが真にセットさ
れないかぎり他のトレース測定が遅滞なく自動的に実行
され、この点に記されたプロセスを繰返す。HALT 
FLAGが真にセットされでいれば、反ff14行は中
止される。反復実行されでいないかあるいは完了してい
れば制御システムは先に完了した測定に対して新しい後
処理仕様が存在しているか否かを確かめる。もしこのよ
うなものが存在しなければ制御システムは新しい測定全
体を見越して新しい仕様を受入れる。しかし、もし新し
い後処理仕様が存在すればタイミング−アナライザはそ
の新しい仕様にしたがって再び初期状態に戻り、サブル
ーチンFIND MARKが呼出され、つづいて新しい
波形図またはトレースリストなどが呼出される。使用者
が新しいマーキング方式にしたがって古いデータを再検
討できるのはこの機構を通してであり、測定を再実行し
ないで行われも1回だけのあるいは繰返しの実行段階の
終りでアイドリングループは似ているかもしれないが、
このようなアイドリングループには先に説明したように
、古い測定のだめの後処理使用か否かの制限が入ってい
る。
第5図はサブルーチンFIND MARKの流れ図であ
る。このサブルーチンはトレース測定の中の各サンプル
を検査し適切なマークをトレースに挿入する。
FIND M、ARKが取る最初の行動はデータ捕捉)
tAM 20の中にある獲得したデータをシステム記憶
装置250にNM部にアンロードすることである。この
プロセスで情報は4096ビツトワードに様式化しなお
される。このワードの各ビットは試験中のシステムから
テンプルされた16の信号の一つに対応する。lは湖レ
ベルの信号を表わし、0は低い信号を表わす。
矢に、FLND MARKは、各活動マーク(すなわち
、使用者がつげたマーク)に対して、捕捉したデータの
中にマークの定義を満たすノくターンをつぎとめる。こ
れらのパターン(家付録BのM入1(K命令K L i
s 請求メラjt、MARK−PAT’ll’ E )
tNXカラMARK P、AT’rPiRN d tテ
d)名前カツイている変数に誓き込まれる。簡単のtこ
め、その集合体の全部または一部を、心安に応じてi=
x 、 o 。
a、b、c、dと考えて、時に応じて簡単にMARKP
A’l”r[81(N i トmt、号化f 6゜各M
ARK PA’f’TE)LNに関連してMANY E
NOUGHiとFgW ENOU(iHiと呼ぶ二つの
制御変数がある。第6図に関連して下に示すように、こ
れら三つの変数はマークごとに採用したデータ内のどの
条件をそのマークで識別すべきかを定義するものである
。マークの自動的付4が単にパターンの認識に限られて
いる場合には、M入RK PAT′rENiはそれ自身
で充分である。しかし、あるパターンへの変化又はある
)くターン以外への変化のような事象にしたがって、お
よび持続時間にしたかつて、マークの適性を評価するに
は現在考慮中のサンプルのパターンの他に余分の情報が
必要になる。各マークごとにその余分の情報を見つけ出
しM入NY−ENOLIUHiとFEWEN(JLIG
I(iに記憶する。安約すれば、流れ図のこの点でF’
lND MAI(KSは、サンプルがマークを受取るた
めにデータを到来するサンプルごとに検査している間に
、MARK−PATTERNi 、 MANY−EN(
JUGt(i 、およびFEW )iN(JLIGHi
のどの特定の直が満足されねばならないかを正確に決定
する。
次にFIND MARKSはILAM 25の中のいろ
いろな場所を初期状態にする。ここにはその内容がトレ
ースに属するマークの名前と場所となるMAftK’f
’ A B L Eという名の表(実際にマークを出カ
ドレースにhuhすのはこの表の入口である)および探
索中どのサンプルが考察されているかを規定するサンプ
ルポインタの他に、MATCHC0LINT iを含む
その他の一定の変数が入っている。Mk′rCHCOI
JNT iは0にセットされる。
この点でFINI) MAFtKは4σ96のサンプル
の各々をマークごとに検査するループに入る。変数ME
MOFLY−DA′rAニ最初の(または次の)サンプ
ルの数1直がロードされる。次にMEMO)tY DA
’rAハfフに一−1−y’1’EsT MARK x
 カラTES’l’ MARK−までの各々によって試
験される。本実施例ではマーク識別用パラメータを選択
し通過させるループで呼出される単一ルーチンTEST
 MA[K i を備えるよりは、6ケの別々のサブル
ーチンi’ B S ’r−MARK x カラTES
′l’JJAL(K dまでを備、t 6 (Dが好ま
しい。この二つの方法の間の選択は使用中のプログラム
用クールがこのような索引を支援するのにどれだけ便利
であるか、得られたコードがどれほど効果的か、それか
どれだけ実行が速いかなどの他に、これらの事柄のスタ
イルに関するプログラマの個人的嗜好によって決まる。
本実施例では実行の速度は非常に重装であり、索引は幾
分不便であり、一般にシステムディスク上にコード区画
用の充分なオフライン記憶装置が存在する。したがって
、どれが同じルーチンの本質的に6ケの異なるコピーで
あるかな見極めるように決定か行われる。
本実施例では、第6図に関連するルーチンを実行Lソj
tヲTh:ST MARK i ト呼ぶ。シカシ、−d
 MATCHC(JLJNfiのliiを制御L、ソJ
:) I直トMEMORYDA”l’AとをMANY 
ENOLJGHi 、FEW ENOLJGt(iオ、
1: ヒMAI(K PA’l”rlERNi K対し
 テ試Mit L ”CMAt(KTABLE ヘ入6
り’否カヲ決定fルcQハ’rEsT MAI(Klサ
ブルーチンである。
各マークFIND MARKSごとにサンプルを試験し
、それから4096ケのサンプルの最後であるか否かを
チェックする。もし最後であれば、サブルーチンは完了
したのであり戻りに移る。そうでなければ、サブルーチ
ンは次のサンプルを捕えてマークに関する試験を行う。
第6図を参照すると、サブルーチン’I’EST MA
[(Kの簡単化した流れ図が示されている。最初の動作
はそのマークのための試験を実際に行うか否かを決める
ことである。考察中のマークが活発(使用者がフォーマ
ットで記述している)で且つ使用可能(マークが他のマ
ーク′に付随していないか、あるいは付随している場合
は、条件が満たされている)でなければ実際に現行のサ
ンプル(MEMORY−DN′rAに保持されている)
を試験しない。これら二つの条件が満足されないかぎり
TEST MA)tKは直ちに終りへ進む。すなわち、
流れ図を通る径路は無い。
考察中のマークが活性で且つ使用可能の場合には、次の
試験ハMEMOI(Y DATA (現在考察Cl17
)サンプル)がMAl(K PATTg)LN iに等
しいか否かをチェックすることである。すなわち、各種
の人出および持続段階の遷移あるいは動的観点を無視し
て、現行のサンプルがマークの定義のためのテンプレー
トに会っているかを判定する。もし合っていれば、等し
いあるいはより大きいという条件が満足される可能性が
ある。この二つを区別する機構の一部として、カウンタ
MATC1(−C0LINi’ iが、パターンの合致
が検出されることに(YES 、 YES・・・(1)
径路) jiiチに歩進スル。MA’f’C)l−CO
UNTi ハ。
からスタートするからはじめて規定のパターンに遭遇す
ルト、直ぐMATCH−C(JLJNTi &’J−試
RIjt サレル前に1だけ歩進することになる。
1’ ES T −MA f−tK が入り込み条件を
見つけなければならないときは、制御呟MAN Y −
EN(J UGHiは予め1にセットされていなければ
ならない。M入NY−ENUUGtii ハMATCH
−COLIN’I’ iが歩進L ts 直後にこれと
比較される。試験ではパターンの合致の数が制御呟以上
であるかどうかが検査される。
等しい場合には、上述のとおり、この二つは等しくなる
。シカシ大きい場合1c ハMA’l’CI(−C0L
INi’ iが充分大きな随になってMAN Y −E
NU UGHiに対する適切に大きな制御呟以上になる
まで試験は合格とならない。この考え方は心安な持続時
間が100マイクロ秒でサンプルクロックの周波数が1
.0MHzである場合には、実際の持続時間が約100
マイクロ秒より長ければM人’rCH−COUN’l’
 i な連続的に100歩進させることになる。すなわ
ち、’rEST−MA托Kiをマークlの試験に使用す
るごとに1歩進する。制御システムはサンプルクロック
の特定の周波数を持つ一定の持続時間を表わすのにMA
N Y−EN(JUGHi をどれだげ高くセットする
かを決める。パターンの合致の実際の持続時間が実際充
分長ければMA’l’CH−COUNTi ハ結局MA
NY−COUNTi以上となり適性基準が満足されるこ
とになる。
一旦適性基準が満足されると、YES 、 YgS 、
・・・の径路はM、IK−1’ALILEの入口となり
、見つかったばかりのマークに基いて、必要に応じ他の
マークを使用可能にしたり使用不能にしたりする。
次に、事象が欠陥でない場合には、MAN Y −FJ
N(JUGHiは1000という不可能に高い直にセッ
トされて(少くとも一時的に)、前述の検出機構が使用
不能になる。これによりて更にMARK−TABLEに
入ることを防いで合致が継続する。他の入り込みまたは
より大きいという条件を検出することができるが、まず
介在する立去り条件を検出しなければならない。このよ
うな介在が検出されるとMAN Y −ENOLl(j
Hi はそのはじめの制御随に戻ることになる。
事象が欠陥である場合には、今論じた使用不可能機構は
使用されない。一般に、各欠陥は当該のあるいはそれ自
身のものである孤立事象であって、1行に欠陥が三つ連
続していれば連続したマークが三つできる。連続欠陥の
ストリングに入るマークは無い。すなわち各欠陥はM八
)LK−TABLEへの対応する入口を生ずる。
1& 後ノ数tin ハ4 注基準MATCH−COU
NT i ;a MANY−ENUU(jHi が満た
されている( YES 、 YES 、 ’?ES 。
・・・・・・径路)と仮定した。この関係が満たされな
い(YES 、 YES 、No 、・・・)場合は二
つある。第1は該当するパターンが存在し、早い頃のサ
ンプルと共に既に入ってしまっているが、必安な持続時
間にはまだ達していないということである。第2は同じ
であるが持続時間は達成され、検出され、超過しつつあ
るということである。いずれの場合も、MAi’CH−
COUNTi カ歩進’fルコトヲ除イテ&!1.、パ
ターンは会致しなが即座に動作する必要のない場合な表
わしている。
サテ’r ES’[’−MARK K 入口rs トキ
、MEMO)LY−DA[’A カMARK−PA’l
”I’EI(Nj ト等L < ナイ(YES 。
NO,・・・・・・)場合を考える。この場合には次の
試験は遷移判定基準に有効な漬のがあるか否かを確かめ
ることである。MANY−ENOUGHiに対して20
000 というような極めて高い1直はこの状況の場合
フラグとして働く。遷移条件自身はMARK−P A’
l’T EKN i k MEMO)LY −D、AT
A の以前の値を常に表わすように配置すれば検出され
る。こうして、第2の適性基準では、新しいサンプルが
以前のものと等しいかを調べる。もし等しくなければ遷
移が生じている。したがって、MEMO)t Y −D
A’rAのブvセ:/ トサレt、=IWがMARK−
PAT’I’ERN i K 記憶され、 MAFLK
−1’ABL、Hに入口が作られ、他のマークの必安な
有効化または無効化が行われる。
遷移を表わさない後続サンプルは、等しいまたはより大
きいという条件と同様、パターン合致を生ずる。しかし
M入N Y −ENU UuHiは先にこのような大き
な1直にセットされているので流れ図のこの径路でMA
I−LK−’FABLEにマークを記憶させることは決
してできない。しかしその次に遷移が起ればMEMOH
Y−DATIL かMARK−PAl”I’ER,Ni
K等しくなり、これによって前述のとおり、再びマーク
が記録されることになる。
任意の遷移によってマークがMARK−IBIJに入つ
+’、:のに続いてMATcH−COUNTiがOKセ
フ トされMAN Y −ENOUGHiが20000
というその元のIO!(これはその匝から変っていない
)にリセットさレル。MEMORY−DA’rA とM
ARK−PATTERNi とは等しくな(、MANY
−gNOLJGt−1iは20000と等しくはなり得
ない。すなわち、合致は起らずどの遷移段階も重要では
ない(YES、NO,NO,・・・・・・)。これな生
ずる一つの方法は単にそのマークに心安なパターンが決
して生じないようにする(あるいはトレース測定の少く
ともこの点まで到達しないようにする)ことである。こ
の特別の場合は、MATCH−COLJN’l’i が
00ままである(これは合致があった後でだけ歩進する
ものであり、0位置から動き始める。> b−ら区別し
やすい。それで、これが適性基準I S MATCH−
COUN’l’ i ;ZEROの意味である。
答がYESCYES、NO,NU、YES)であれば、
前述したようになり、これが’I’ES’l’−MAi
’LKを通過する間何等の措置も不必蟹である。
シカシ、MATCH−COCINT i カo K 等
L < ナイ場会(Yl(S、NO,NO,N(J、・
・−・・)、先の入り込み/置去りの組を無視すれば、
流れ図は置去り条件を検出したことになる。さて、置去
りと条件より小さい持続時間との差はパターンの合致が
あまり長く続かないようにずれば認識することができる
。これは制#値FEW−ENOUGHiは何のためであ
るかということであり、この1直はMANY−BNUI
JuHi といくらか似た動作をする。MAN Y −
FJNOUGHi とFEW−ENOIJFHIとは共
に10000という極めて高イlifにより、等しいま
たはより太き(なる場合(YES、YES、No)にな
ることが抑制されている。
MA 1’CH−C0LINT i kt ナオMEM
OH,、Y−DATA +!: MARK−PA’rT
E)LN iトが合致すれば歩進するが、tooo。
という喧の端数より大きくなることは決してできない。
それでパターンの探索に入っても、任意に長い持続時間
が得られても、パターンがもはや会致しな(なるまでは
何事も起らない。その点で流れ図を貫く径路はYES、
NO,NO,NO,YFJSとなる。
最後の答は、パターン合致の数が10000に達するこ
とのできる道がないからYESでなければならない。M
AI′tK−’L’lJLgへの属目が作られ、必要に
応じて他のマークが使用可能または使用不可能にされて
から、M入TCt(−C(JUNT iがOにセットさ
れる。
パターン合致が#たされないままであると仮定すれば、
これにより流れ図を通る径路がYES、NO。
NO,Yl!:S に変り、他のパターンの合致があり
MATCH−COUN’l’ iがoから歩進するまで
MA[K−TABLgへの立入りができなくなる。
より小さいという条件の場合は同じように動作j ルカ
適正tftlJlffl is ?vlTCH−COL
IN’l” 1(FEW−ENOUGHiは、置去りに
先立つ連続合致数が充分小さくないかぎり、すなわち、
今終ったばかりのパターン合致の持続時間が充分短か(
ないかぎり、流れ図の、MAFLK−’1BLEへの入
口となる部分に入れないように動作する。この条件が満
たされれば、MA RK −’1’A 13 L Eへ
の入口が作られ、そうでなければイ乍られない。いずれ
にしても、M入TCH−COL]NTをOにリセットす
ればできごとは終結し、少くとも一つの後続介在をパタ
ーンが曾致するまで他の立去りまたはより少いと一部・
5状況の可能性が無くなる。
第6図のこれまでの説明は特定のタイミング・アナライ
ザに特臀のものであり、より太きいおよびより小さいと
いう持続期間は連続1−るパターン会致の数によって決
めることができると仮定している。この仮定はサンプリ
ングの既知の規則的周期的性格によって可能となる。こ
のようなことはステート・アナライザでは一般的に起ら
ず、トレースの連続要素の間の時間間隔は一般に予測で
きない。それは予測できるかも・しれわが、ストアクオ
リファイとして知られる特徴を犠牲にすることにより、
一定の数値の範囲内にあるというようなりオリファイ条
件を満足しないかぎり状態は記憶されない。それにもか
かわらず、持続時間による推論的マーキングの概念は、
よ(あるように、時間軸情報をトレースの一部として記
憶している各1状態に付加すれば、なおステート・アナ
ライザに適用することかできる。第6図の流れ図はした
がって勿論変わることになる。それは関連する時間軸直
な直接比較することによって持続時間判定基準な決定す
るものとなる。
制御システムにはそれがトレースリストであるかあるい
は再構成波形図表であるかというトレース表示を作り出
すルーチンが入っている。このルーチンはl(AM25
からスクランブルされていないトレースデータサンプル
を取り出すのでMA )tK −’l’ A B L 
Eの関連バイトをもチェックして指示されたマークを表
示に付加する。
MA)LK−’l’ABIJは、あたかも記憶装置のワ
ードの幅が8ビツトしかないように、1カラムのバイト
として示されてきた。本実施例においては記憶装置のワ
ードの幅は16ビツトであり、したがって、MARK−
’rl:ILE ハ1ワ−トVcつキ二ッv)入口で詰
められる。
一−’M)代W案テハMAR,に−TABIJ ハト1
/ −7,測定におけるサンプルの数より短かい可変長
または固定長のいずれでもよい。入口の幅は広く、たと
えば、16ビツトである。表への各入口には二つの部分
がある。第1の部分はサンプル番号を識別し、第2の部
分はそのサンプルに関連する一つ以上のマークを識別す
る。第2の部分のビットが充分多ければ、複数のマーク
な符号化することができる。そうでなければ、同じサン
プルの複数のマークを、MARK−1’ABLgへの各
々が異なるマークのためのものである。複数の人口によ
りて表わすことかできる。
他の代替案では別個のMAf七K −’1’ A B 
1. Eが無く。
マークを符号化するに必ヅなビットの数によってデータ
捕捉)LAM20が広(なる。それでトレース測定が終
ると各種のマークがそれら余分のビットに符号化される
第71’in!?フル−チZ STA’l’lS’l’
IC5)簡略流れ図である。最初の動作は、この5TA
TISTIC8の特定の用法が自動的に行われる反復ト
レース測定の最初のものであるかを確かめる。もし最初
のものならば、1(LINSという名のカウンタが0に
セットされ各種統計量に関連する変数がすべて初期状態
となる。すべての場合、次にRUNSが歩進する。RU
NSは現行のシリーズでそれまで実行された連続自動ト
レース測定の数を表わす。
次に、サブルーチンはどの種類の測定をMA )tK 
−TABIJ内のデータから取出すかを決定する。それ
に続き必快な測定(カウントまたは時間間隔)を取出し
、最大(直、最小値、平均皿および標準偏差等の統計量
を計算する。
再び付録Bと第3図とを参照して、各種のhalt−r
epetitive−execution命令に注目す
る。この命令は丁度終rしたトレース測定に下記条件の
一つを検出すると直ちに進行中の一連の反復実行トレー
ス測定を終了する。
1、 マークXと0との間の時間か規定の持続時間より
大きいか小さい。
2、マークXと0との間に介在するマークの数が規定の
数より大きいか小さい。
3、トレースに付けたマークの順序が長さ最大4マーク
までの規定の順序を満足している。
4 丁度終ったばかりのトレース測定が規定の反復実行
数runsの最後のものである。各runは個々のトレ
ース測定である。
上記の1から3までの条件はアナライザのトリが能力を
拡張する際に有用である。これらの条件により、トレー
ス測定の終了につづいて、トレース測定な火付しながら
実時間で且つ高速に検出するのは実際的でないような条
件を検出することができる。たとえば、マークa、b、
c、dのそれぞれが、各クオリファイ持続時間を有して
いる四つの異なるパターンを表わすと仮定しよう。マー
クa。
b、c、dのシーケンスな検出して反復実行な停止する
と、従来のタイミング−アナライザまたはステー)−ア
ナライザの7−ケ/ストリが機構でさえも検出すること
ができない事象夕0を捕えることができる。
勿論、調整が心安である。たとえばステート・アナライ
ザにおけるシーケンストリガはむだ時間なしに実時間で
且つ高速で動作する。当面の機構は一つのトレース測定
の終りと、他の始まりとの時間間隔の間に動作する。こ
の期間中の7ステムの動作は考慮外とする。このことは
halt−repetitive−execution
命令の広範なトリガ動作にサンプリングまたは統計的な
性格を付←することになり、これでは活動の特定段階が
捕捉されることは保証されていない。しかし、そうなる
機会は確かに存在し、これは一般に全体の測定動作が希
望する結果を生ずるにはもっと長い時間がかかるという
ことな意味するに過ぎない。このように、探している状
態がアナライザが動作する非常に速い速度で、目標シス
テム内に発生することができ、しかもなお見つけられる
という利点が残っている。
halt−repetitive−execution
命令はアナライザのトリガ操作での一定の他の実用的制
限を克服するのにも使用することができる。たとえば、
タイミング・アナライザのトリガ回路のタイミング部分
での実用的制限により検出できる持続時間が、オシロス
:l−ブの校正ずみアッテネータが一定ステップしか出
せないのとほぼ同じ程度に、数置が一定の廣会体になる
程に制限される。このように、持続時間に関する1、2
.5.10という数置は、5ns。
50ns、500ns 、 5sなどを超す持続時間が
発生するどき個々のトレース測定をトリがすることがで
きるが、675ns というよ5な持続時間を規定する
ことはできない(米国特許願第352672号参照)。
このような制限は関連するパターンまたは信号に対して
675 ns より大きい値を規定するhalt−re
petitive−execution命令により(す
なわち、上の条件lを使う)克服することができる。そ
れぞれ個々のトレース測定についてのトリガ条件は50
0nsを超す関連の信号またはパターンについてセンタ
トレースである。このようにタイミング・アナライザは
繰返し実行し、必ずしも重装ではない事象を含んでいる
トレース測定直を捕える。アナライザは該当することが
はっきりしている事象が捕えたトレース測定直中に検出
されたときは停止する。
第8図はルーチン1(ALT−1’ES’l’の簡略化
した流れ図である。このルーチンは第4図に使用され、
呼び出されたhal t−repetitive−ex
ecution命令に応答して進行中の一連の反復トレ
ース測定な停止するか否かを決定する。
1(ALT−’l’Es’l’ ハ* f 7 ラf 
HAL’l’−FLAG ヲ偽にセットしてから、ha
lt−repetit+ve−execution命令
が現在呼出されているか否かを確かめる。もし呼出され
でいなければ、それ以上の動作は不咳となりt−IAL
L’−’rEsT は第4図の呼出しルーチンに戻る。
もしhalt−repetitive−executi
on命令が実行中であるとどの種類の条件が有効である
かを一連の適性制限によって確かめる。この適性制限の
各各は停止条件が満たされているか否かを確かめるため
の爾後の試験と関連しでいる。停止条件が満たされてい
るとHhLt゛−F LAGは真にセットされ、第4図
について前に説明したところにしたかってアナライザの
動作が規制さ扛る。
〔発明の効果〕
論理信号と共に、前記論理信号に関連する位置にマーク
を表示しているので、所遣信号を倹素するのが容易であ
る。又、表示を圧縮することにより、必要な信号のみを
表示できるので極めて早(検索できる等の効果を有する
付堆Δ execute repetitively付#B 命令 注解 mark<1da−に〉 ユーザカーソルの位置にマー
クを配置mark < i da −x > onlo
ff マークをオン又はオフ付樵91 表 付#kC2 Trace 5pecification昶 付綽皇主 1’ost process Specifacati
onMARKSTAT[ISonfirstoccur
renceofNAMEonentering056P
in+=1afLertriggerSTARTon 
entering 056 Pin 1− 1 aft
er mark x STOP付一旦1 表 付録02 Trace 5pecificationrBL6 i
321JLI Mllz 佛牡■ 1’ost process 5pecifacaLi
on■^RK 5TATUS on first oc
currence of NAMEMARK 5TAT
US on all occurrences of 
NAMEllALT R1!PETTIνE I!XI
ECUTIONwhen 5equence x o 
mard a then mark a then n
ot mark d付録E トυIJI t OX b、o n5ec付神■上 Po5t process Specifacatio
nMARK 5TATUS on first occ
urrence of NAMEMARKSTATUS
onalloccurrencesofNAME11八
LTRHI’[+TITIVHUXECUTIONwh
en 5equence x o mard a th
en mark a tben not mark d
lllloc[1ssFORDATE arked 1トーー
【図面の簡単な説明】
第1A、1B、tc図は本発明の論理動作観測装置のブ
ロック図。 第1D図は第tA、tB、tC図の組立図。 第2図、第3図は本発明の論理動作観測装置に表示され
た流れ図。 第4図、第5図、第6図、第7図、第8図は本発明の論
理動作観測装置の動作を示す流れ図。 4a、4b ニブロープボッド、7:データ捕捉ユニッ
ト、20:データ捕捉1−LAM、22 : トリガ位
隨コントローラ、23:トリガ検出器、24:マイクロ
プロセッサ、25:記憶装置、27 : Ca′r、 
28 : c )tTlllJ(fllオJ:ヒ記憶4
u[fi、29:キーボード、32a、3zp :バッ
ファ、39:記憶コントローラ、42a、42b : 
トリdクオリファイ回路、44:)りが組合せ選択回路
。 (う し− □□□□□−博 FIG 7

Claims (1)

  1. 【特許請求の範囲】 複数の並列入力信号に関連する並列の論理信号を記憶す
    る記憶手段と、 前記論理信号の中少なくとも2つの論理信号に対応する
    マークを設定する手段と、 JliJ記論理信号を表示すると共に、前記論理信号の
    表示位置に関連する位置に対応する前記マークを表示す
    る表示手段を具備して成る繊坤動作観測装置。
JP59236584A 1983-11-09 1984-11-09 論理動作観測装置 Expired - Fee Related JP2554460B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/550,322 US4641348A (en) 1983-11-09 1983-11-09 Timing or logic state analyzer with automatic qualified inferential marking and post processing of captured trace data
US550322 1990-07-09

Publications (2)

Publication Number Publication Date
JPS60166870A true JPS60166870A (ja) 1985-08-30
JP2554460B2 JP2554460B2 (ja) 1996-11-13

Family

ID=24196683

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59236584A Expired - Fee Related JP2554460B2 (ja) 1983-11-09 1984-11-09 論理動作観測装置

Country Status (2)

Country Link
US (1) US4641348A (ja)
JP (1) JP2554460B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63186153A (ja) * 1987-01-27 1988-08-01 Matsushita Electric Ind Co Ltd ロジツクアナライザ
JP2007256170A (ja) * 2006-03-24 2007-10-04 Yokogawa Electric Corp 波形表示装置及びプログラム

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5050107A (en) * 1981-07-24 1991-09-17 Hewlett-Packard Company Side-by-side displays for instrument having a data processing system
JPS6193962A (ja) * 1984-10-15 1986-05-12 Anritsu Corp パタ−ントリガ付オシロスコ−プ
US4942614A (en) * 1986-04-16 1990-07-17 Australian Atomic Energy Commission Calibration of ultrasonic transducers
US4868552A (en) * 1986-08-25 1989-09-19 Rohde & Schwartz-Polarad Apparatus and method for monochrome/multicolor display of superimposed images
US5047971A (en) * 1987-06-23 1991-09-10 Intergraph Corporation Circuit simulation
US4989207A (en) * 1988-11-23 1991-01-29 John Fluke Mfg. Co., Inc. Automatic verification of kernel circuitry based on analysis of memory accesses
CN1045655A (zh) * 1988-11-23 1990-09-26 约翰弗兰克制造公司 系统自动诊断的内核测试接口和方法
US4958347A (en) * 1988-11-23 1990-09-18 John Fluke Mfg. Co., Inc. Apparatus, method and data structure for validation of kernel data bus
US5020011A (en) * 1989-11-07 1991-05-28 Array Analysis, Inc. System for displaying adaptive inference testing device information
US5068852A (en) * 1989-11-23 1991-11-26 John Fluke Mfg. Co., Inc. Hardware enhancements for improved performance of memory emulation method
JPH0481675A (ja) * 1990-07-25 1992-03-16 Mitsubishi Electric Corp 半導体デバイステスト装置
US5404504A (en) * 1993-05-04 1995-04-04 International Business Machines Corporation Trace tool for serial, optical interface
US5457637A (en) * 1993-08-20 1995-10-10 Texas Instruments Inc. Flash waveform analyzer method and device
US5737520A (en) * 1996-09-03 1998-04-07 Hewlett-Packard Co. Method and apparatus for correlating logic analyzer state capture data with associated application data structures
JP3666237B2 (ja) * 1998-03-31 2005-06-29 セイコーエプソン株式会社 情報処理装置及び電子機器
US6110225A (en) * 1998-07-10 2000-08-29 Agilent Technologies Inverse assembler with reduced signal requirements using a trace listing
US6182280B1 (en) 1998-07-10 2001-01-30 Agilent Technologies Inverse assembler with reduced signal requirements with a user supplied memory map
US6237101B1 (en) * 1998-08-03 2001-05-22 International Business Machines Corporation Microprocessor including controller for reduced power consumption and method therefor
US6181320B1 (en) 1998-08-19 2001-01-30 International Business Machines Corporation Method for converting timing diagram into timing graph and vice versa
US6456959B1 (en) * 1999-07-14 2002-09-24 Guide Technology, Inc. Time interval analyzer having parallel counters
US6463392B1 (en) * 1999-08-16 2002-10-08 Agilent Technologies, Inc. System and method for adjusting a sampling time in a logic analyzer
JP3629181B2 (ja) * 2000-03-28 2005-03-16 Necマイクロシステム株式会社 プログラム開発支援装置
US20040017399A1 (en) * 2002-07-25 2004-01-29 Beck Douglas James Markers positioned in the trace of a logic analyzer snap to locations defined by clock transitions
US6999382B2 (en) * 2003-04-30 2006-02-14 Guide Technology, Inc. Signal splitting system and method for enhanced time measurement device operation
US7684447B2 (en) * 2004-12-23 2010-03-23 Agilent Technologies, Inc. Sequencer and method for sequencing

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52136536A (en) * 1976-05-08 1977-11-15 Tektronix Inc Logical analyzer
JPS58113863A (ja) * 1981-12-28 1983-07-06 Sony Tektronix Corp ロジツク・アナライザ

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4100532A (en) * 1976-11-19 1978-07-11 Hewlett-Packard Company Digital pattern triggering circuit
US4376298A (en) * 1980-08-06 1983-03-08 Dickey-John Corporation Combine data center
US4507740A (en) * 1981-09-08 1985-03-26 Grumman Aerospace Corporation Programmable signal analyzer
US4510572A (en) * 1981-12-28 1985-04-09 Data I/O Corporation Signature analysis system for testing digital circuits
US4495642A (en) * 1982-02-26 1985-01-22 Hewlett-Packard Company Timing analyzer with combination transition and duration trigger
US4554636A (en) * 1982-09-30 1985-11-19 Allied Corporation Apparatus for testing circuits within a system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52136536A (en) * 1976-05-08 1977-11-15 Tektronix Inc Logical analyzer
JPS58113863A (ja) * 1981-12-28 1983-07-06 Sony Tektronix Corp ロジツク・アナライザ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63186153A (ja) * 1987-01-27 1988-08-01 Matsushita Electric Ind Co Ltd ロジツクアナライザ
JP2007256170A (ja) * 2006-03-24 2007-10-04 Yokogawa Electric Corp 波形表示装置及びプログラム

Also Published As

Publication number Publication date
US4641348A (en) 1987-02-03
JP2554460B2 (ja) 1996-11-13

Similar Documents

Publication Publication Date Title
JPS60166870A (ja) 論理動作観測装置
US5282213A (en) Computer-based logic analyzer timing and analysis system
US5737520A (en) Method and apparatus for correlating logic analyzer state capture data with associated application data structures
US6671876B1 (en) Monitoring of software operation for improving computer program performance
EP0159588B1 (en) Logic analyzer
US20060080626A1 (en) Visualization method and apparatus for logic verification and behavioral analysis
CN104977448B (zh) 具有高级触发能力的测试和测量仪器
JP2001133485A (ja) 高データ伝送速度の信号内のビットパターンのための等価時間捕捉機構
US4445192A (en) Logic state analyzer with time and event count measurement between states
US4293925A (en) Apparatus and method for indicating a minimum degree of activity of digital signals
US4373193A (en) Logic state analyzer
JPH03118643A (ja) データ取込み方法
US4480317A (en) Logic state analyzer with graph of captured trace
JP3982912B2 (ja) 取込みサンプル識別システム
US4301513A (en) Logic state analyzer with restart and state occurrence qualification
US6990416B2 (en) Qualification signal measurement, trigger, and/or display system
JPS6057266A (ja) ロジツク・アナライザ
JP2002198978A (ja) 波形測定器
US4495599A (en) Logic state analyzer with sequential triggering and restart
US4303987A (en) Logic state analyzer with graphic display
JP2008122213A (ja) Icテストシステム
CA1151329A (en) Method of displaying logic signals for a logic signal measurement apparatus
SU832557A1 (ru) Устройство дл контрол типовыхэлЕМЕНТОВ зАМЕНы
JPH07260888A (ja) 製品の試験順序決定方法および装置
JPH03259758A (ja) データ収集装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees