JPS60112127U - パルス遅延装置 - Google Patents
パルス遅延装置Info
- Publication number
- JPS60112127U JPS60112127U JP1983201797U JP20179783U JPS60112127U JP S60112127 U JPS60112127 U JP S60112127U JP 1983201797 U JP1983201797 U JP 1983201797U JP 20179783 U JP20179783 U JP 20179783U JP S60112127 U JPS60112127 U JP S60112127U
- Authority
- JP
- Japan
- Prior art keywords
- pulse
- delay device
- input terminal
- reset
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は、従来のパルス遅延装置の構成を示す回路図、
第2図は、第1図の装置の動作波形図である。第3図は
、この考案の第一の実施例としての、パルスの後縁のみ
を遅延させるパルス遅延装置の構成を示す回路図、第4
図は、第3図の装置の動作波形図である。第5図は、こ
の考案の第一の実施例としての、パルスの前縁のみを遅
延させるパルス遅延装置の構成を示す回路図、第6図は
、第5図の装置の動作波形図である。 1・・・・・・パルス穴縁遅延回路、2・・・・・・セ
ット・リセット形双安定回路、3・・・・・・インバー
タ、4・・・・・・入力パルス、5・・・・・・出力パ
ルス。
第2図は、第1図の装置の動作波形図である。第3図は
、この考案の第一の実施例としての、パルスの後縁のみ
を遅延させるパルス遅延装置の構成を示す回路図、第4
図は、第3図の装置の動作波形図である。第5図は、こ
の考案の第一の実施例としての、パルスの前縁のみを遅
延させるパルス遅延装置の構成を示す回路図、第6図は
、第5図の装置の動作波形図である。 1・・・・・・パルス穴縁遅延回路、2・・・・・・セ
ット・リセット形双安定回路、3・・・・・・インバー
タ、4・・・・・・入力パルス、5・・・・・・出力パ
ルス。
Claims (1)
- そのセット入力端子に、入力パルス4の前縁4aをセッ
ト信号として受けて、その正相出力端子から遅延出力パ
ルス5を出力するセット・リセット形双安定回路2と、
入力パルス4の前縁4aおよび後縁4bを一斉に遅延さ
せ、リセット信号またはセット信号として、該安定回路
のリセット入力端子またはセット入力端子に供給するパ
ルス穴縁遅延回路1とから成るパルス遅延装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1983201797U JPS60112127U (ja) | 1983-12-30 | 1983-12-30 | パルス遅延装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1983201797U JPS60112127U (ja) | 1983-12-30 | 1983-12-30 | パルス遅延装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60112127U true JPS60112127U (ja) | 1985-07-30 |
Family
ID=30763917
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1983201797U Pending JPS60112127U (ja) | 1983-12-30 | 1983-12-30 | パルス遅延装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60112127U (ja) |
-
1983
- 1983-12-30 JP JP1983201797U patent/JPS60112127U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS60112127U (ja) | パルス遅延装置 | |
JPS6142623U (ja) | リセツト回路 | |
JPS5991042U (ja) | デジタル波形弁別回路 | |
JPS58522U (ja) | パルス幅整形回路 | |
JPS5882039U (ja) | 位相比較回路 | |
JPS58161335U (ja) | 単安定マルチバイブレ−タ | |
JPS6030498U (ja) | エコ−回路 | |
JPS5948137U (ja) | フリツプフロツプ回路 | |
JPS6020695U (ja) | 入力信号検出回路 | |
JPS58101232U (ja) | マイクロコンピユ−タ | |
JPS5978735U (ja) | 信号異常検出回路 | |
JPS58107633U (ja) | 出力回路 | |
JPS6025240U (ja) | 周波数変換回路 | |
JPS60158332U (ja) | リセツト回路 | |
JPS5928722U (ja) | バツクアツプ電源利用のカウンタメモリ方式における保護回路 | |
JPS5843654U (ja) | 基準信号発生回路 | |
JPS6025244U (ja) | タイマ−回路 | |
JPS5823432U (ja) | 雑音抑圧回路 | |
JPS60120499U (ja) | 音出力回路のデユ−テイ比可変回路 | |
JPS59108905U (ja) | 制御信号出力装置 | |
JPS59118007U (ja) | 出力回路 | |
JPS60119138U (ja) | パルス発生回路 | |
JPS59161779U (ja) | 櫛形濾波装置 | |
JPS5923855U (ja) | デイジタル制御装置のプログラム暴走対策回路 | |
JPS59118036U (ja) | デ−タ入力回路 |