JPS60106223A - ミユ−テイング機能を具えたスイッチ回路 - Google Patents
ミユ−テイング機能を具えたスイッチ回路Info
- Publication number
- JPS60106223A JPS60106223A JP58214858A JP21485883A JPS60106223A JP S60106223 A JPS60106223 A JP S60106223A JP 58214858 A JP58214858 A JP 58214858A JP 21485883 A JP21485883 A JP 21485883A JP S60106223 A JPS60106223 A JP S60106223A
- Authority
- JP
- Japan
- Prior art keywords
- switch
- circuit
- signal
- analog switch
- analog
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000000630 rising effect Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 8
- 239000003990 capacitor Substances 0.000 description 2
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/60—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
- H03K17/62—Switching arrangements with several input- output-terminals, e.g. multiplexers, distributors
- H03K17/6257—Switching arrangements with several input- output-terminals, e.g. multiplexers, distributors with several inputs only combined with selecting means
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/002—Switching arrangements with several input- or output terminals
- H03K17/005—Switching arrangements with several input- or output terminals with several inputs only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/60—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
- H03K17/603—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors with coupled emitters
Landscapes
- Amplifiers (AREA)
- Electronic Switches (AREA)
- Noise Elimination (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は択一的に信号を選択するスイッチ回路に関し、
殊に信号切シ替え時のポンプノイズの発生を防止するミ
ューティング機能を具えだスイッチ回路に係わる。
殊に信号切シ替え時のポンプノイズの発生を防止するミ
ューティング機能を具えだスイッチ回路に係わる。
一般に複数のアナログ・スイッチに信号が入力され、択
一的に所望の信号を選択する場合、池の信号路への漏話
や信号切り替え時の混信、或いは信号切シ替え時のポツ
プノイズの発生が問題となる。
一的に所望の信号を選択する場合、池の信号路への漏話
や信号切り替え時の混信、或いは信号切シ替え時のポツ
プノイズの発生が問題となる。
本発明は上述の如き問題点を解消するもので。
殊にポツプノイズの発生を阻止するミューテイング機能
を具えたスイッチ回路を提供するにある。
を具えたスイッチ回路を提供するにある。
本発明のスイッチ回路は、複数のアナログ・スイッチか
らなる電子スイッチから形成され、その電子スイッチの
出力端を徐々に高い電位状態に保持して出力を抑えた後
、アナログ・スイッチの切シ替えを行い、次にその出力
端の電位状態を徐々に低下させて信号の択一的な選択を
行う制御回路を含むミューティング機能を具えたスイッ
チ回路である。
らなる電子スイッチから形成され、その電子スイッチの
出力端を徐々に高い電位状態に保持して出力を抑えた後
、アナログ・スイッチの切シ替えを行い、次にその出力
端の電位状態を徐々に低下させて信号の択一的な選択を
行う制御回路を含むミューティング機能を具えたスイッ
チ回路である。
以下、本発明に就いて図面に基づき説明する。
第1図は本発明に係るミューティング機能を具えたスイ
ッチ回路の一実施例を示すブロック図であり、第2図は
本発明の池の実施例を示す回路図である。第3図は第1
図の一具体回路例であシ、第4図がその動作を説明する
為の波形である。また、第5図は第2図の一具体回路例
でおる。第6図は池の実施例を示す回路図である。
ッチ回路の一実施例を示すブロック図であり、第2図は
本発明の池の実施例を示す回路図である。第3図は第1
図の一具体回路例であシ、第4図がその動作を説明する
為の波形である。また、第5図は第2図の一具体回路例
でおる。第6図は池の実施例を示す回路図である。
第1図に於て、l、2は′信号入力端子、3は出力端子
であり、7はアナログ・スイッチ4,5゜6から形成さ
れた電子スイッチである。8は電子スイッチの信号切シ
替えの為の信号入力段である。
であり、7はアナログ・スイッチ4,5゜6から形成さ
れた電子スイッチである。8は電子スイッチの信号切シ
替えの為の信号入力段である。
9は信号入力段8からの切替信号に基づいて電子スイッ
チ7の出力端A1を徐々に高電位に保持して信号が出力
されるのを阻止する制御信号と、切シ替信号に基づいて
電子スイッチ7を択一的に選択する制御信号を発する制
御回路である。10は制御回路からの信号の波形を処理
する時定数回路或いは積分回路等からなる波形処理回路
である。
チ7の出力端A1を徐々に高電位に保持して信号が出力
されるのを阻止する制御信号と、切シ替信号に基づいて
電子スイッチ7を択一的に選択する制御信号を発する制
御回路である。10は制御回路からの信号の波形を処理
する時定数回路或いは積分回路等からなる波形処理回路
である。
11は制御回路9からの信号に基づいて電子スイッチ7
の出力端A1を高電位とする制御信号の入力端子である
。12はカップリング・コンデンサである。また、第2
図は第り図と同一部分には同一符号が付与されておシ、
第1図と異なる部分は第1図のものが電子スイッチの出
力端にアナログ・スイッチ6を介して信号を供給してb
るのに対し回路13を介して信号を供給する手段が施さ
れている点である。
の出力端A1を高電位とする制御信号の入力端子である
。12はカップリング・コンデンサである。また、第2
図は第り図と同一部分には同一符号が付与されておシ、
第1図と異なる部分は第1図のものが電子スイッチの出
力端にアナログ・スイッチ6を介して信号を供給してb
るのに対し回路13を介して信号を供給する手段が施さ
れている点である。
次に第3図に基づき電子スイッチ7を構成するアナログ
・スイッチ4,5.6について説明する。
・スイッチ4,5.6について説明する。
アナログ・スイッチ4,5.6は能動負荷回路とトラン
ジスタ差動対と定電流源回路から形成された差動増幅器
がボルテージホロワ回路をなし、その出力端が定電流源
回路に接続されている。これらの定電流源回路は制御回
路9からの信号によって制御され、選択された出力信号
は出力段のエミッタホロワ回路からフローティング状態
で出力される。
ジスタ差動対と定電流源回路から形成された差動増幅器
がボルテージホロワ回路をなし、その出力端が定電流源
回路に接続されている。これらの定電流源回路は制御回
路9からの信号によって制御され、選択された出力信号
は出力段のエミッタホロワ回路からフローティング状態
で出力される。
次に、第4図に基づき第3図のスイッチ回路の動作説明
を行う。尚、第4図(a、b、c、d。
を行う。尚、第4図(a、b、c、d。
e、f)に対応する波形を出力する電路に(a +b、
c、d、e、4 )の符号を付した。また、入力端子1
,2から供給される信号を(() (+:I)で示した
。
c、d、e、4 )の符号を付した。また、入力端子1
,2から供給される信号を(() (+:I)で示した
。
信号人力段8のスイッチ回路をオンとすると、第4図(
a)の始く、パルスP0 が制御回路9に入力される。
a)の始く、パルスP0 が制御回路9に入力される。
論理回路で形成された制御回路9はパルスP1 の入力
と共に第4図(b)に示す如く所定のパルス幅のパルス
P2 が電路すを介して波形処理回路10に入力される
。波形処理回路10では入力されたパルスP2 を第4
図(C)に示すようにパルスの立ち上りの時間(t1+
”2)を比較的長いものに波形処理して電11’scを
介してアナログ・スイッチ60入力端子llに入力する
。因に、波形処理回路lOは抵抗とコンデンサから形成
された積分回紹や時定数回路等の公知の種々の回路によ
って形成される。信号切替信号と共にパルスP1が入力
されると同時に電子スイッチ7の出力端A1点の電位は
第4図(c)に示す出力によって徐々に上昇され高電位
とし、アナログ・スイッチ4を遮断状態とする。従って
、第4ν1(f)に示すように入力端子INmから入力
されていた信号(イ)id徐々に消滅する。この状態に
1呆持した後に定電流源回路IIを第4図(d)に示す
ような時刻T2 で遮断してアナログ・スイッチ4を遮
断すると同時にアナログ・スイッチ5の定電流源回路工
2 を第4図(e)に示す時刻T2で動作状態としてイ
g号源を(イ)から(ロ)に切υ替える。アナログ・ス
イッチ4.5の切り替えを行った後、鵠4図(C)の出
力波形の立ち下り時間t2を利用して徐々に1ぎ号(ロ
)を出力水1子3から出力する。
と共に第4図(b)に示す如く所定のパルス幅のパルス
P2 が電路すを介して波形処理回路10に入力される
。波形処理回路10では入力されたパルスP2 を第4
図(C)に示すようにパルスの立ち上りの時間(t1+
”2)を比較的長いものに波形処理して電11’scを
介してアナログ・スイッチ60入力端子llに入力する
。因に、波形処理回路lOは抵抗とコンデンサから形成
された積分回紹や時定数回路等の公知の種々の回路によ
って形成される。信号切替信号と共にパルスP1が入力
されると同時に電子スイッチ7の出力端A1点の電位は
第4図(c)に示す出力によって徐々に上昇され高電位
とし、アナログ・スイッチ4を遮断状態とする。従って
、第4ν1(f)に示すように入力端子INmから入力
されていた信号(イ)id徐々に消滅する。この状態に
1呆持した後に定電流源回路IIを第4図(d)に示す
ような時刻T2 で遮断してアナログ・スイッチ4を遮
断すると同時にアナログ・スイッチ5の定電流源回路工
2 を第4図(e)に示す時刻T2で動作状態としてイ
g号源を(イ)から(ロ)に切υ替える。アナログ・ス
イッチ4.5の切り替えを行った後、鵠4図(C)の出
力波形の立ち下り時間t2を利用して徐々に1ぎ号(ロ
)を出力水1子3から出力する。
上記のように電子スイッチ7の出力端A1を筒い電位に
保持した後にアナログ・スイッチの切シ替えを行って信
号源を択一的に切シ替えるものであり、制御回路9がら
の信号にょシミ子スイッチを制御してスイッチ回路にミ
ューティング機能を与え、ポツプノイズの発生を防ぐも
のである。
保持した後にアナログ・スイッチの切シ替えを行って信
号源を択一的に切シ替えるものであり、制御回路9がら
の信号にょシミ子スイッチを制御してスイッチ回路にミ
ューティング機能を与え、ポツプノイズの発生を防ぐも
のである。
第5図の実施列は波形処理回路loがらの出力をトラン
ジスタ14Vc印加して、電子スイッチ7の出力端A1
の電位を上昇させ、その間に信号の切シ替えを行い、且
つ出力端A1の電位を徐々に低下させ、ダップノイズの
発生を阻止するミューティング機能を具えたスイッチ回
路である。第1図の実施例のように、アナログ・スイッ
チ6を用いることなく、トランジスタ14によっても信
号切替時にポツプノイズの発生を防止できる例である。
ジスタ14Vc印加して、電子スイッチ7の出力端A1
の電位を上昇させ、その間に信号の切シ替えを行い、且
つ出力端A1の電位を徐々に低下させ、ダップノイズの
発生を阻止するミューティング機能を具えたスイッチ回
路である。第1図の実施例のように、アナログ・スイッ
チ6を用いることなく、トランジスタ14によっても信
号切替時にポツプノイズの発生を防止できる例である。
また、第6図の実施し11は、アナログスイッチ4゜5
の出力端を共通接続してエミッタホロワ回路L5のトラ
ンジスタ16のベースに接続し、制御回路9からの信号
を波形処理回路10を介してトランジスタ14のベース
に入力してA1点の電位を制御して信号切シ替え時のポ
ツプノイズを消去するものである。また、エミッタホロ
、ワ回路15を電子スイッチの出力端に用いることによ
って、より出力の制御が容易となる。即ち、エミッタホ
ロワ回路のエミッタ抵抗に電流Σを流し込み、トランジ
スタ16のエミッタの電位を徐々に上昇させることが容
易となる。
の出力端を共通接続してエミッタホロワ回路L5のトラ
ンジスタ16のベースに接続し、制御回路9からの信号
を波形処理回路10を介してトランジスタ14のベース
に入力してA1点の電位を制御して信号切シ替え時のポ
ツプノイズを消去するものである。また、エミッタホロ
、ワ回路15を電子スイッチの出力端に用いることによ
って、より出力の制御が容易となる。即ち、エミッタホ
ロワ回路のエミッタ抵抗に電流Σを流し込み、トランジ
スタ16のエミッタの電位を徐々に上昇させることが容
易となる。
上述の如く1本発明に係るミューディング機能を具えた
スイッチ回路は、信号がアナログ・スイッチから70−
テイ/グ状膀で出力され、そのアナログ・スイッチの開
閉はその電流貯を制御して行われている。且つ電子スイ
ッチの出力九1を切り替え時、徐々に高電位に保持し、
そして切り替え抜、徐々に低電位として、信号源の切り
替えを行うスイッチ回路であって、切#)替え時のポン
プノイズの発生を抑えることのできる慢めて効果的な手
段を具えている。
スイッチ回路は、信号がアナログ・スイッチから70−
テイ/グ状膀で出力され、そのアナログ・スイッチの開
閉はその電流貯を制御して行われている。且つ電子スイ
ッチの出力九1を切り替え時、徐々に高電位に保持し、
そして切り替え抜、徐々に低電位として、信号源の切り
替えを行うスイッチ回路であって、切#)替え時のポン
プノイズの発生を抑えることのできる慢めて効果的な手
段を具えている。
無論、斯るスイッチ回路は半導体集積回路化が答易いで
あるので小型に形成できる利点も有する。
あるので小型に形成できる利点も有する。
第1図は本発明に係るミューティング機能を具えたスイ
ッチ回路の一実施例を示すブロック図、第2図は本発明
の曲の実施例を示すブロック図、第3図は第1図の一具
体回路を示す回路図、第4図は第1図及び第2図実施レ
リの出力波形を示す図、第5図は第2図の一具体回路を
示す回路図、第6図は本発明の曲の実施列を示す回路図
。 特許出願人 東光株式会社 第1図 第 3 図 嶌4図
ッチ回路の一実施例を示すブロック図、第2図は本発明
の曲の実施例を示すブロック図、第3図は第1図の一具
体回路を示す回路図、第4図は第1図及び第2図実施レ
リの出力波形を示す図、第5図は第2図の一具体回路を
示す回路図、第6図は本発明の曲の実施列を示す回路図
。 特許出願人 東光株式会社 第1図 第 3 図 嶌4図
Claims (2)
- (1) 電子スイッチに入力される信号を択一的に選択
するミューティング機能を具えたスイッチ回路に於て、
該電子スイッチが少なくとも二つ以上のアナログ・スイ
ッチを含み、該アナログ・スイッチの共通接続された接
続点を出力端とし、該アナログ・スイッチ夫々に入力さ
れる信号を切替信号に基づき択一的に選択させる制御回
路を具えており、信号切り替え時、該制御回路からの信
号に基づき該アナログ・スイッチの出力端の電位を徐々
に上昇させて該アナログ・スイッチを所定期間遮断状態
に保持する手段、該アナログ・スイッチが遮断されてい
る期間内に該アナログ・スイッチを切シ替える手段、該
アナログ・スイッチの切シ替え完了後に該アナログ・ス
イッチの出力端の電位を徐々に下降させて切シ替え後の
信号を出力する手段とによってポツプノイズの発生を防
止することを特徴とするミューティ/グ機能を具えだス
イッチ回路。 - (2)トランジスタ差動対と第1の定電流源回路で形成
された差動増幅器がボルテージホロワ回路を形成し、該
ボルテージホロワ回路の出力端が第2の定電流源回路に
接続されてなるアナログ・スイッチである特許請求の範
囲第1項記載のミューティング機能を具えたスイッチ回
路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58214858A JPS60106223A (ja) | 1983-11-15 | 1983-11-15 | ミユ−テイング機能を具えたスイッチ回路 |
US06/670,057 US4581541A (en) | 1983-11-15 | 1984-11-09 | Switch device equipped with muting function |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58214858A JPS60106223A (ja) | 1983-11-15 | 1983-11-15 | ミユ−テイング機能を具えたスイッチ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60106223A true JPS60106223A (ja) | 1985-06-11 |
JPH0367369B2 JPH0367369B2 (ja) | 1991-10-22 |
Family
ID=16662715
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58214858A Granted JPS60106223A (ja) | 1983-11-15 | 1983-11-15 | ミユ−テイング機能を具えたスイッチ回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4581541A (ja) |
JP (1) | JPS60106223A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0191508A (ja) * | 1987-10-01 | 1989-04-11 | Nec Corp | フォトダイオードセンサー用電流アンプ |
JPH0253628U (ja) * | 1988-10-11 | 1990-04-18 | ||
JPH0260318U (ja) * | 1988-10-24 | 1990-05-02 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3703785A1 (de) * | 1987-02-07 | 1988-08-18 | Philips Patentverwaltung | Schaltungsanordnung zum wahlweisen verbinden von signalquellen mit einer signalsenke |
US4798975A (en) * | 1987-08-13 | 1989-01-17 | Motorola, Inc. | High noise immunity input level detector with hysteresis |
DE3729656A1 (de) * | 1987-09-04 | 1989-03-23 | Thomson Brandt Gmbh | Schaltungsanordnung zur unterdrueckung von stoergeraeuschen |
JPH02134006A (ja) * | 1988-11-14 | 1990-05-23 | Nec Corp | 増幅回路 |
DE3929890A1 (de) * | 1989-09-08 | 1991-03-14 | Telefunken Electronic Gmbh | Schaltung zur signalverarbeitung symmetrischer signale |
US5029005A (en) * | 1990-04-25 | 1991-07-02 | Rca Licensing Corporation | Apparatus for the muting of an audio power amplifier in a standby mode |
US5255094A (en) * | 1990-10-10 | 1993-10-19 | Thomson Consumer Electronics, S.A. | Muting circuit for eliminating transient signals generated due to power supply turn-on and turn-off |
JP2685996B2 (ja) * | 1991-04-23 | 1997-12-08 | ローム株式会社 | Vtrの色信号処理回路 |
DE19851998A1 (de) * | 1998-11-11 | 2000-05-18 | Philips Corp Intellectual Pty | Schaltungsanordnung zum Erzeugen eines Ausgangssignals |
US7245174B2 (en) * | 2004-09-23 | 2007-07-17 | Zetex Plc | Analogue switch |
US9054692B2 (en) | 2009-07-13 | 2015-06-09 | Fairchild Semiconductor Corporation | No pop switch |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4935296U (ja) * | 1972-06-30 | 1974-03-28 | ||
JPS55159636U (ja) * | 1979-05-02 | 1980-11-17 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3089091A (en) * | 1959-04-07 | 1963-05-07 | Martin Marietta Corp | Sequential sampling system using commutating devices providing control signals for biasing and switching of transistors |
US3233121A (en) * | 1962-06-01 | 1966-02-01 | Barnes Eng Co | Low noise switching circuits |
US3519723A (en) * | 1966-12-20 | 1970-07-07 | James A Wiest | Sustain tone device for electrical musical instrument |
-
1983
- 1983-11-15 JP JP58214858A patent/JPS60106223A/ja active Granted
-
1984
- 1984-11-09 US US06/670,057 patent/US4581541A/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4935296U (ja) * | 1972-06-30 | 1974-03-28 | ||
JPS55159636U (ja) * | 1979-05-02 | 1980-11-17 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0191508A (ja) * | 1987-10-01 | 1989-04-11 | Nec Corp | フォトダイオードセンサー用電流アンプ |
JPH0253628U (ja) * | 1988-10-11 | 1990-04-18 | ||
JPH0260318U (ja) * | 1988-10-24 | 1990-05-02 |
Also Published As
Publication number | Publication date |
---|---|
JPH0367369B2 (ja) | 1991-10-22 |
US4581541A (en) | 1986-04-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5587678A (en) | Integrated circuit having an output stage with a Miller capacitor | |
JPS60106223A (ja) | ミユ−テイング機能を具えたスイッチ回路 | |
US5939938A (en) | Amplifier circuit with reduced DC power related turn-on and turn-off transients | |
US4983927A (en) | Integrated audio amplifier with combined regulation of the "mute" and "standby" functions and the switching transients | |
JPH0282714A (ja) | 低雑音出力バツフア回路 | |
EP0570655A1 (en) | Audio amplifier on-off control circuit | |
KR0132781B1 (ko) | 최소한 하나의 푸쉬-풀 단을 갖는 집적회로 | |
US4894560A (en) | Dual-slope waveform generation circuit | |
US6762625B1 (en) | Programmable differential current mode line driver with multiple classes of circuit operation | |
US4336503A (en) | Driver circuit having reduced cross-over distortion | |
US4015215A (en) | Push-pull power amplifier circuit | |
KR950002233A (ko) | 노이즈를 감소하는 출력단을 구비한 집적회로 | |
US4914400A (en) | Differential amplifier circuit improved to shorten a circuit recovery time thereof | |
US4178558A (en) | DC Level clamping circuit | |
US5644262A (en) | Digitally controlled capacitive load | |
JPS61167220A (ja) | 信号出力回路 | |
EP1451932B1 (en) | Output driver comprising an improved control circuit | |
CN113381709A (zh) | 一种d类放大器 | |
JPH07303039A (ja) | 出力電流回路およびカスコード回路からの制御電流出力を発生する方法 | |
US6992525B2 (en) | Arrangement in a pulse amplifier | |
JPH05198196A (ja) | 複数個の直列接続されたサンプルデータ比較器内へのサンプルスイッチ電荷注入の影響を減少させる方法及び装置 | |
US20070109171A1 (en) | Audio ouput soft start by use of output driver enable signal | |
US5177380A (en) | ECL latch with single-ended and differential inputs | |
KR950002725B1 (ko) | 3상태 출력버퍼 | |
JPH0621723A (ja) | ミューティング制御回路 |