JPS6010297B2 - カメラの制御装置 - Google Patents
カメラの制御装置Info
- Publication number
- JPS6010297B2 JPS6010297B2 JP51023500A JP2350076A JPS6010297B2 JP S6010297 B2 JPS6010297 B2 JP S6010297B2 JP 51023500 A JP51023500 A JP 51023500A JP 2350076 A JP2350076 A JP 2350076A JP S6010297 B2 JPS6010297 B2 JP S6010297B2
- Authority
- JP
- Japan
- Prior art keywords
- output
- circuit
- gate
- input
- information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03B—APPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
- G03B17/00—Details of cameras or camera bodies; Accessories therefor
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03B—APPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
- G03B17/00—Details of cameras or camera bodies; Accessories therefor
- G03B17/24—Details of cameras or camera bodies; Accessories therefor with means for separately producing marks on the film, e.g. title, time of exposure
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03B—APPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
- G03B17/00—Details of cameras or camera bodies; Accessories therefor
- G03B17/38—Releasing-devices separate from shutter
- G03B17/40—Releasing-devices separate from shutter with delayed or timed action
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03B—APPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
- G03B2217/00—Details of cameras or camera bodies; Accessories therefor
- G03B2217/24—Details of cameras or camera bodies; Accessories therefor with means for separately producing marks on the film
- G03B2217/242—Details of the marking device
- G03B2217/243—Optical devices
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Camera Data Copying Or Recording (AREA)
- Details Of Cameras Including Film Mechanisms (AREA)
- Cameras In General (AREA)
- Exposure Control For Cameras (AREA)
Description
【発明の詳細な説明】
本発明はカメラの制御装置、特に撮影周期や撮影時間(
撮影コマ数)及び撮影回数等、撮影シーケンスを制御す
ると共に撮影時カメラのフィルム面に所望のデータ一を
写し込む等複数個の機能を有し、各機能を有機的且つ合
理的に結合させたカメラの制御装置に関する。
撮影コマ数)及び撮影回数等、撮影シーケンスを制御す
ると共に撮影時カメラのフィルム面に所望のデータ一を
写し込む等複数個の機能を有し、各機能を有機的且つ合
理的に結合させたカメラの制御装置に関する。
従来から、カメラはその映像の記録性という点からあら
ゆる分野で用いられて来ており、その利用範囲は記念写
真、報道写真、芸術写真という一般的な撮影分野から、
撮影情報を積極的に活用するという情報写真、例えば天
体−気象観測用写真、工場等に於ける監視・管理・作業
研究用写真「教育学術研究用写真、交通監視用写真「航
空4軍事監視用写真等の分野まで極めて広範囲に亘つて
いる。
ゆる分野で用いられて来ており、その利用範囲は記念写
真、報道写真、芸術写真という一般的な撮影分野から、
撮影情報を積極的に活用するという情報写真、例えば天
体−気象観測用写真、工場等に於ける監視・管理・作業
研究用写真「教育学術研究用写真、交通監視用写真「航
空4軍事監視用写真等の分野まで極めて広範囲に亘つて
いる。
上述した情報写真を撮影する為のカメラは、一般に長時
間に亘つて継続して使用される事が多く、また撮影も予
め定められた一定の時間々隔毎に行なわれる必要がある
ものから、必要に応じて適宜時点で撮影を行う必要があ
る場合もあり、また1回の撮影中、予め定められた時間
連続して数コマの撮影を行ったりする必要の生ずる場合
もある。
間に亘つて継続して使用される事が多く、また撮影も予
め定められた一定の時間々隔毎に行なわれる必要がある
ものから、必要に応じて適宜時点で撮影を行う必要があ
る場合もあり、また1回の撮影中、予め定められた時間
連続して数コマの撮影を行ったりする必要の生ずる場合
もある。
また、撮影も目的に依っては「その撮影に附随する種々
の要件を記録しておく必要の生ずる場合があるが、その
為には1回の撮影又は1コマの撮影毎に、筆記又はタイ
プ等に依って所要のデータ一の記録を行なわなければな
らない。又更に撮影の目的によっては撮影の開始時点及
び撮影の終了時点を自動的に制御する必要があったり、
前述の如く一定周期ごとによる撮影を行なった場合、被
写体の状態の変化や、撮影の周囲の状態(温度、音、輝
度等)の変化に供なって「撮影周期に関係なく割り込ん
で撮影を行なったりト該割込み撮影の際の周囲の状態の
値をフィルム面に写し込んだりする必要がある。
の要件を記録しておく必要の生ずる場合があるが、その
為には1回の撮影又は1コマの撮影毎に、筆記又はタイ
プ等に依って所要のデータ一の記録を行なわなければな
らない。又更に撮影の目的によっては撮影の開始時点及
び撮影の終了時点を自動的に制御する必要があったり、
前述の如く一定周期ごとによる撮影を行なった場合、被
写体の状態の変化や、撮影の周囲の状態(温度、音、輝
度等)の変化に供なって「撮影周期に関係なく割り込ん
で撮影を行なったりト該割込み撮影の際の周囲の状態の
値をフィルム面に写し込んだりする必要がある。
又更に一定周期ごとの撮影中に何等かの源因によってカ
メラ自体の機構に故障が生じたり、輝度不足により、該
カメラにおいては露出制御不能となったりした場合、こ
れを自動的に検出して撮影を停止したり、該時点の周囲
状態を・フィルム面に写し込んでおく事が必要な場合も
ある。
メラ自体の機構に故障が生じたり、輝度不足により、該
カメラにおいては露出制御不能となったりした場合、こ
れを自動的に検出して撮影を停止したり、該時点の周囲
状態を・フィルム面に写し込んでおく事が必要な場合も
ある。
このためカメラとしては一定周期ごとの撮影機能の外、
上記した各種の機能を有する事が望まれていた。本発明
の目的とする処は上記機能を有するカメラの制御装置を
提供する事であり、更に複数のカメラに一度に上記機能
による撮影を行なわせる事により、種々な撮影目的に適
合したカメラの制御装置を提供するものである。本発明
は上記目的を達成する構成として数字データ一を設定す
るための操作部(実施例、第2図のSNBに相応する。
)と、該操作部の操作にて設定される数字データ一を撮
影周期、撮影回数、撮影時間を表わすデータ一として記
憶するメモリー回路(実施例、第1図のCIRに相応す
る。)と、計時動作を行なうタイマー回路(実施例、第
4図aのDC日に相応する。)と該タイマー回路の計時
状態を検出して前記撮影周期データ一に応じた時間ごと
にしリーズ動作を行なわせるための信号を出力する第1
の信号出力部(実施例、第4図aのRSFF2に相応す
る。)と該第1の信号出力部から信号が出力された後前
記撮影時間データ一に応じた計時時間後にしリーズ状態
を解除するための信号を出力する第2の信号出力部(実
施例、第4図aのDC4‐2に相応する。)を含むタイ
マー制御回路部(実施例、第1図のM,に相応する。)
と、しリーズ動作が行なわれた回数を検知してしリーズ
動作が行なわれた回数が前記撮影回数データ一に相応し
た値となった時に禁止信号を形成するカウンター部(実
施例、第4図のaのDC4‐3に相応する。)と、該禁
止信号に応答して前記タイマー制御回路部によるレリー
ズ動作制御を禁止する禁止回路(実施例、第4図aのl
AND4‐2に相応する。)とを設けたものである。次
いで本発明に係るカメラ用制御装置について説明する。
上記した各種の機能を有する事が望まれていた。本発明
の目的とする処は上記機能を有するカメラの制御装置を
提供する事であり、更に複数のカメラに一度に上記機能
による撮影を行なわせる事により、種々な撮影目的に適
合したカメラの制御装置を提供するものである。本発明
は上記目的を達成する構成として数字データ一を設定す
るための操作部(実施例、第2図のSNBに相応する。
)と、該操作部の操作にて設定される数字データ一を撮
影周期、撮影回数、撮影時間を表わすデータ一として記
憶するメモリー回路(実施例、第1図のCIRに相応す
る。)と、計時動作を行なうタイマー回路(実施例、第
4図aのDC日に相応する。)と該タイマー回路の計時
状態を検出して前記撮影周期データ一に応じた時間ごと
にしリーズ動作を行なわせるための信号を出力する第1
の信号出力部(実施例、第4図aのRSFF2に相応す
る。)と該第1の信号出力部から信号が出力された後前
記撮影時間データ一に応じた計時時間後にしリーズ状態
を解除するための信号を出力する第2の信号出力部(実
施例、第4図aのDC4‐2に相応する。)を含むタイ
マー制御回路部(実施例、第1図のM,に相応する。)
と、しリーズ動作が行なわれた回数を検知してしリーズ
動作が行なわれた回数が前記撮影回数データ一に相応し
た値となった時に禁止信号を形成するカウンター部(実
施例、第4図のaのDC4‐3に相応する。)と、該禁
止信号に応答して前記タイマー制御回路部によるレリー
ズ動作制御を禁止する禁止回路(実施例、第4図aのl
AND4‐2に相応する。)とを設けたものである。次
いで本発明に係るカメラ用制御装置について説明する。
第1図は本発明に係るカメラ用制御装置の一実施例を示
すブロック図で1はカメラにより撮影をシーケンス的に
制御する為の撮影の繰返えし周期、撮影時間、繰返えし
の撮影回数、等の情報を選択的に制御装置に設定したり
、設定されたデータ−の写し込み等のモードを決定する
ためのキー入力ボタン等を備えた情報入力装置で、該カ
メラ用制御装置は情報入力装置1により決定された制御
形態により制御を行なう。2−1〜2−3は、それぞれ
各カメラCal,Ca2,Ca3に対する、前記情報入
力装置からの情報を記憶する為のレジスターおよび、前
記情報を議しジスターに伝えるためのゲート、等を含有
する入力情報記憶回路でCIR,C2R,C3R、は各
カメラの撮影の繰返えし周期撮影時間、操返えしの撮影
回数等の撮影のシーケンス制御のための情報を記憶する
レジスターで、DIR,D2R,D3Rは各カメラのフ
ィルムに写し込む情報を記憶するレジスターである。
すブロック図で1はカメラにより撮影をシーケンス的に
制御する為の撮影の繰返えし周期、撮影時間、繰返えし
の撮影回数、等の情報を選択的に制御装置に設定したり
、設定されたデータ−の写し込み等のモードを決定する
ためのキー入力ボタン等を備えた情報入力装置で、該カ
メラ用制御装置は情報入力装置1により決定された制御
形態により制御を行なう。2−1〜2−3は、それぞれ
各カメラCal,Ca2,Ca3に対する、前記情報入
力装置からの情報を記憶する為のレジスターおよび、前
記情報を議しジスターに伝えるためのゲート、等を含有
する入力情報記憶回路でCIR,C2R,C3R、は各
カメラの撮影の繰返えし周期撮影時間、操返えしの撮影
回数等の撮影のシーケンス制御のための情報を記憶する
レジスターで、DIR,D2R,D3Rは各カメラのフ
ィルムに写し込む情報を記憶するレジスターである。
MI〜M3は前記入力情報記憶回路2−1〜2一3に記
憶された情報により各カメラの撮影の操返えし周期、撮
影時間「操返えしの撮影回数及び前記レジスターDIR
〜D3Rに記憶されたフィルムに写し込むための情報の
写し込みのタイミングを制御するための制御回路である
。TDCは前記制御回路MI〜M3により制御される情
報の写し込みのタイミングにより、各カメラ内のデータ
一写し込み用の光源となる7セグメント等の表示素子を
駆動する写し込み信号を発生する写し込み動作制御回路
である。FI〜F3は前記写し込み動作制御回路TDC
からの信号に応答して各カメラ内の表示素子にレジスタ
ーDIR〜D3Rの情報を伝える写し込み情報伝達回路
「 3一1〜3一3は各カメラCal〜Ca3に接続さ
れたセンサーで該センサーは各カメラの動作に異常が発
生した際、これを検出し、制御装置による制御動作を停
止したり、被写体の輝度等急激な変化等を検出して、前
記情報入力装置により決定された撮影の周期に関係なく
、割り込んで撮影を行なうためのものである。E地ま前
記各センサー3一1〜3−3からの各カメラの動作に異
常が生じた時に発生される信号に応答して、前記制御回
路MI〜M3の動作を停止するための信号を形成するた
めの異常信号形成回路である。SERは、該制御装置の
作動開始時期と作動停止時期を予め設定する為のレジス
ターを含有する作動時期情報記憶回路で、前記情報入力
装置1から、該作動開始及び停止時期の情報が選択的に
入力される。Sは該作動時期情報記憶回路のレジスター
に接続され、設定された作動時期情報に基づいて該制御
装置の作動開始時期を制御する為の作動開始制御回路で
、該回路の出力端はオアゲートOR7を介して前記制御
回路MI〜M3に接続されている。Eは作動時期情報記
憶回路のレジスターに接続され、設定された作動停止時
期情報に基づいてし該制御装置の作動停止時期を制御す
る為の作動停止制御回路である。4はデジタル時計等の
計測器を用いて、該計測器の出力状態により、前記作動
開始及び作動停止制御回路を制御したり、前記情報入力
装置1により決定された撮影周期に無関係に、各カメラ
のしIJーズ動作を制御するための外部コントロールユ
ニットである。
憶された情報により各カメラの撮影の操返えし周期、撮
影時間「操返えしの撮影回数及び前記レジスターDIR
〜D3Rに記憶されたフィルムに写し込むための情報の
写し込みのタイミングを制御するための制御回路である
。TDCは前記制御回路MI〜M3により制御される情
報の写し込みのタイミングにより、各カメラ内のデータ
一写し込み用の光源となる7セグメント等の表示素子を
駆動する写し込み信号を発生する写し込み動作制御回路
である。FI〜F3は前記写し込み動作制御回路TDC
からの信号に応答して各カメラ内の表示素子にレジスタ
ーDIR〜D3Rの情報を伝える写し込み情報伝達回路
「 3一1〜3一3は各カメラCal〜Ca3に接続さ
れたセンサーで該センサーは各カメラの動作に異常が発
生した際、これを検出し、制御装置による制御動作を停
止したり、被写体の輝度等急激な変化等を検出して、前
記情報入力装置により決定された撮影の周期に関係なく
、割り込んで撮影を行なうためのものである。E地ま前
記各センサー3一1〜3−3からの各カメラの動作に異
常が生じた時に発生される信号に応答して、前記制御回
路MI〜M3の動作を停止するための信号を形成するた
めの異常信号形成回路である。SERは、該制御装置の
作動開始時期と作動停止時期を予め設定する為のレジス
ターを含有する作動時期情報記憶回路で、前記情報入力
装置1から、該作動開始及び停止時期の情報が選択的に
入力される。Sは該作動時期情報記憶回路のレジスター
に接続され、設定された作動時期情報に基づいて該制御
装置の作動開始時期を制御する為の作動開始制御回路で
、該回路の出力端はオアゲートOR7を介して前記制御
回路MI〜M3に接続されている。Eは作動時期情報記
憶回路のレジスターに接続され、設定された作動停止時
期情報に基づいてし該制御装置の作動停止時期を制御す
る為の作動停止制御回路である。4はデジタル時計等の
計測器を用いて、該計測器の出力状態により、前記作動
開始及び作動停止制御回路を制御したり、前記情報入力
装置1により決定された撮影周期に無関係に、各カメラ
のしIJーズ動作を制御するための外部コントロールユ
ニットである。
5は外部コントロールユニットに接続され、外部コント
ロールユニットの計測器の出力を記憶する為のレジス夕
−、6は該レジスター5の内容を表示する為の表示装置
である。
ロールユニットの計測器の出力を記憶する為のレジス夕
−、6は該レジスター5の内容を表示する為の表示装置
である。
7−1〜7一3は前記センサ−3−1,3一2,3−3
及び外部コントロールユニットに接続され、これらの出
力状態を検出し、出力状態により、レリーズを行なう為
の信号を、前記制御回路MI〜M3に伝える割込み撮影
制御回路である。
及び外部コントロールユニットに接続され、これらの出
力状態を検出し、出力状態により、レリーズを行なう為
の信号を、前記制御回路MI〜M3に伝える割込み撮影
制御回路である。
8はASAダイヤル9、預り光回路10、及び情報入力
装置からの絞り値情報、シャッター秒時情報、フィルム
感度情報、被写体輝度情報を演算して、適正露光となる
べき、シャッター秒時値及び絞り値情報を演算する演算
回路である。
装置からの絞り値情報、シャッター秒時情報、フィルム
感度情報、被写体輝度情報を演算して、適正露光となる
べき、シャッター秒時値及び絞り値情報を演算する演算
回路である。
EIR〜E3Rは前記演算回路8の出力を記憶するため
のレジスターで、鼓しジスターはそれぞれ前記フィルム
写し込み情報記憶用レジスターDIR〜D3Rに接続さ
れ、選択的にレジスターEIR〜E3RからDIR〜D
3Rに転送され、フィルムにシャッター秒時及び絞り値
が写し込まれる。11はプリンター回路で、表示回路1
2により表示された情報をプリントする。
のレジスターで、鼓しジスターはそれぞれ前記フィルム
写し込み情報記憶用レジスターDIR〜D3Rに接続さ
れ、選択的にレジスターEIR〜E3RからDIR〜D
3Rに転送され、フィルムにシャッター秒時及び絞り値
が写し込まれる。11はプリンター回路で、表示回路1
2により表示された情報をプリントする。
該表示回路12はしジスタ−CIR〜C3R,DIR〜
D3R,EIR〜E3R,SERに接続され、各レジス
ターの内容を選択的に表示する。ORI〜OR7は各回
路間の信号の転送用オアゲートである。第2図は第1図
1の情報入力装置のキーボードを示すキーボードの外観
図でC,SB〜C3SBはカメラCal〜Ca3を指定
するためのキーボタン、T,Bは撮影周期情報をレジス
ターCIR〜C3Rに入力するためのキーボタン、LB
は撮影時間情報をレジスターCIR〜C3Rに入力する
ためのキ−ボタン、LBは撮影回数情報をレジスター−
CIR〜C3Rに入力するためのキーボタン、EXBは
露出制御動作及び露出制御情報をレジスターEIR〜E
3Rに入力するための露出制御モードを指定するための
キーボタン、PBはデータ‐写し込みモードを指定する
ためのキーボタン、STBは本発明に係る制御装置を始
動するためのキーボタン、CBは外部コント。
D3R,EIR〜E3R,SERに接続され、各レジス
ターの内容を選択的に表示する。ORI〜OR7は各回
路間の信号の転送用オアゲートである。第2図は第1図
1の情報入力装置のキーボードを示すキーボードの外観
図でC,SB〜C3SBはカメラCal〜Ca3を指定
するためのキーボタン、T,Bは撮影周期情報をレジス
ターCIR〜C3Rに入力するためのキーボタン、LB
は撮影時間情報をレジスターCIR〜C3Rに入力する
ためのキ−ボタン、LBは撮影回数情報をレジスター−
CIR〜C3Rに入力するためのキーボタン、EXBは
露出制御動作及び露出制御情報をレジスターEIR〜E
3Rに入力するための露出制御モードを指定するための
キーボタン、PBはデータ‐写し込みモードを指定する
ためのキーボタン、STBは本発明に係る制御装置を始
動するためのキーボタン、CBは外部コント。
ールュニツトからの情報により制御するモード指定する
ためのキーボタン、STBは本発明に係る制御装置の始
動開始情報を設定するためのキーボタン、ENDBは本
発明に係る制御装置の作動終了情報を設定するためのキ
ーボタン、FNOBは露出制御時絞り情報を入力するた
めのキーボタソ、TBは露出制御時シャッター秒時情報
を入力するためのキーボタン、ASADはフィルム感度
情報を設定するためのダイヤル、AMSWは本発明に係
る制御装置によZるシーケンス制御のオート、マニュア
ルモードを決定するためのスイッチ、SSWはしジスタ
−DIR〜D3Rの情報入力ゲートを制御するためのス
イッチ、SNBは所望の数値情報を設定するための贋数
キーボタンである。 Z第3図A,
B(以下第3図と略す。)は第1図の入力情報記憶回路
2山1の一実施例を示す回路図で、該第3図において、
CIRは第1図のカメラのCal用の前記撮影のシーケ
ンス制御のための情報を記憶するレジスターで、議しジ
スターは4ビットのレジスターCIR,〜CIR,6が
並列に接続され、各4ビットのレジスターは桁を表わし
、レジスターCIRは4ビット18行のレジスターであ
る。該レジスターCIRのうちCIR,の各ビットは常
時“0001”なる2進コードのデジタル値が記憶され
ており、本実施例ではCIR,の“0、0、0、1”は
カメラCalを表わすデジタル値とする。又CIR2は
、本発明の動作モードを表わすためのレジスターで、ア
ンドゲートAND肘を介して、常時シーケンス制作モー
ドを表わす2進コードのデジタル値“1、0、1、0”
を記憶している4ビットのレジスターCRGからデジタ
ル値“1、0、1、0”が入力可能に接続されている。
CIR3〜CIR8のレジスターは撮影の周期を記憶す
るレジスターで議しジスターCIR3〜CIR8にそれ
ぞれ接続されているアンドゲートAND3‐2−,〜A
ND3‐2‐6を介して撮影の周期を情報がCIR3〜
CIR8に順次入力される。CIR9〜CIR泣のレジ
スターは撮影時間、即ちカメラのしリーズ回路等に給電
をする時間情報を記憶する為のレジスターで、議しジス
ターにそれぞれ接続しているアンドゲートAND3‐3
−,〜AND3‐3‐4を介して撮影時間情毅が入力さ
れる。CIR,3〜CIR,6は前記撮影周期毎に繰り
返される前記撮影時間による撮影の回数を記憶するため
のレジスターで議しジスターはそれぞれ接続されている
アンドゲートAND3‐4−,〜AND3‐4‐4を介
して撮影回数の情報が順次CIR,3〜CIR,6に入
力される。前記AND3‐4−,〜AND3‐4‐4の
入力端は前記カメラCalを指定するための第2図示の
キーC,SBの押下に運動して、論理出力“1”を発生
するスイッチ回路C,SCに接続されている。又AND
3−,の他の入力端は前記レジスターCRG及びRSフ
リツプフロップRSFF.のQ出力に接続されている。
AND3‐2−,〜AND3‐2‐6の他の入力端は前
記RSFF,のQ出力端〜前記第2図の撮影周期情報の
入力する為のキーボタンT,Bの押下に連動して論理値
“1”を発生するス.ィッチ回路T,既C及び第2図の
暦数キーSNBの押下に連動して押下された数値に対応
した2進のデジタル値を発生する層数回路SNBCに接
続されている。前記AND3‐3−,〜AND3‐3‐
4の他の入力端は前記舵SFF,のQ出力、層数回路S
NBC、及び第2図の前記撮影時間情報の入力する為の
キーボタン回路T2Bの押下に連動して論理値“1”を
発生するスイッチ回路LBSCに接続されている。AN
D3‐4−,〜AND3‐‘.‐4の他の入力端は前記
RSFF,のQ出力、暦数回路SNBC、及び第2図の
前記撮影回数を設定するためのキーボタンT3Bの押下
に連動して論理値“1”を発生する回路T3斑Cに接続
されている。DIRは第1図のカメラCal用の写し込
み情報記憶用のレジスターで議しジスターもCIRと同
様に4ビットのレジスターDIR,〜DIR,6が1針
固並列に接続され、レジスターDIRは4ビットlq行
のレジスターである。
ためのキーボタン、STBは本発明に係る制御装置の始
動開始情報を設定するためのキーボタン、ENDBは本
発明に係る制御装置の作動終了情報を設定するためのキ
ーボタン、FNOBは露出制御時絞り情報を入力するた
めのキーボタソ、TBは露出制御時シャッター秒時情報
を入力するためのキーボタン、ASADはフィルム感度
情報を設定するためのダイヤル、AMSWは本発明に係
る制御装置によZるシーケンス制御のオート、マニュア
ルモードを決定するためのスイッチ、SSWはしジスタ
−DIR〜D3Rの情報入力ゲートを制御するためのス
イッチ、SNBは所望の数値情報を設定するための贋数
キーボタンである。 Z第3図A,
B(以下第3図と略す。)は第1図の入力情報記憶回路
2山1の一実施例を示す回路図で、該第3図において、
CIRは第1図のカメラのCal用の前記撮影のシーケ
ンス制御のための情報を記憶するレジスターで、議しジ
スターは4ビットのレジスターCIR,〜CIR,6が
並列に接続され、各4ビットのレジスターは桁を表わし
、レジスターCIRは4ビット18行のレジスターであ
る。該レジスターCIRのうちCIR,の各ビットは常
時“0001”なる2進コードのデジタル値が記憶され
ており、本実施例ではCIR,の“0、0、0、1”は
カメラCalを表わすデジタル値とする。又CIR2は
、本発明の動作モードを表わすためのレジスターで、ア
ンドゲートAND肘を介して、常時シーケンス制作モー
ドを表わす2進コードのデジタル値“1、0、1、0”
を記憶している4ビットのレジスターCRGからデジタ
ル値“1、0、1、0”が入力可能に接続されている。
CIR3〜CIR8のレジスターは撮影の周期を記憶す
るレジスターで議しジスターCIR3〜CIR8にそれ
ぞれ接続されているアンドゲートAND3‐2−,〜A
ND3‐2‐6を介して撮影の周期を情報がCIR3〜
CIR8に順次入力される。CIR9〜CIR泣のレジ
スターは撮影時間、即ちカメラのしリーズ回路等に給電
をする時間情報を記憶する為のレジスターで、議しジス
ターにそれぞれ接続しているアンドゲートAND3‐3
−,〜AND3‐3‐4を介して撮影時間情毅が入力さ
れる。CIR,3〜CIR,6は前記撮影周期毎に繰り
返される前記撮影時間による撮影の回数を記憶するため
のレジスターで議しジスターはそれぞれ接続されている
アンドゲートAND3‐4−,〜AND3‐4‐4を介
して撮影回数の情報が順次CIR,3〜CIR,6に入
力される。前記AND3‐4−,〜AND3‐4‐4の
入力端は前記カメラCalを指定するための第2図示の
キーC,SBの押下に運動して、論理出力“1”を発生
するスイッチ回路C,SCに接続されている。又AND
3−,の他の入力端は前記レジスターCRG及びRSフ
リツプフロップRSFF.のQ出力に接続されている。
AND3‐2−,〜AND3‐2‐6の他の入力端は前
記RSFF,のQ出力端〜前記第2図の撮影周期情報の
入力する為のキーボタンT,Bの押下に連動して論理値
“1”を発生するス.ィッチ回路T,既C及び第2図の
暦数キーSNBの押下に連動して押下された数値に対応
した2進のデジタル値を発生する層数回路SNBCに接
続されている。前記AND3‐3−,〜AND3‐3‐
4の他の入力端は前記舵SFF,のQ出力、層数回路S
NBC、及び第2図の前記撮影時間情報の入力する為の
キーボタン回路T2Bの押下に連動して論理値“1”を
発生するスイッチ回路LBSCに接続されている。AN
D3‐4−,〜AND3‐‘.‐4の他の入力端は前記
RSFF,のQ出力、暦数回路SNBC、及び第2図の
前記撮影回数を設定するためのキーボタンT3Bの押下
に連動して論理値“1”を発生する回路T3斑Cに接続
されている。DIRは第1図のカメラCal用の写し込
み情報記憶用のレジスターで議しジスターもCIRと同
様に4ビットのレジスターDIR,〜DIR,6が1針
固並列に接続され、レジスターDIRは4ビットlq行
のレジスターである。
該レジスターDIRの桁を表わすレジスターのうちDI
R,は常時前記2進のデジタル値“0、0、0、1”を
記憶している。又レジスターDIR2は、常時データ一
写し込みモードを表わす2進のデジタル値“1、0、1
、1”を記憶している4ビットのレジスターPRGにア
ンドゲートAND3‐5を介して接続されている。OR
3−,‐,〜OR3−,‐6はしジスターDIR3〜D
IR8への情報入力用オアゲ−トで該オアゲートOR3
−,‐,〜OR3−,−6の入力端はそれぞれ前記情報
入力装置からの情報を伝達するためのアンドゲートAN
D3‐6−,〜AND3‐6‐6及び前述の外部コント
ロールユニットからの情報を伝達するためのァンドゲー
トAND3‐H〜AND3−7‐6に接続されている。
又レジスターDIR9〜DIR,4は情報入力装置から
の情報を伝達するためのアンドゲートAND3‐8−,
〜AND3‐8‐6に接続されており、該アンドゲート
AND3‐8−,〜AND3‐8‐6及びAND3‐6
−,〜AND3‐6‐6は、第2図の写し込み桁指定用
のスライドスイッチSSWに連動して論理値“1”を出
力する回路SSWCに接続され、スライドスイッチSS
Wにより指定されたレジスターDIR3〜DIR8又は
DIR7〜DIR,4に情報を伝達する。PBCは第2
図のデータ‐写し込みモードを指定するためのプリント
キーPBに連動して、論理値“1”を発生する回路で、
該回路は前記RSFF,のセット入力Sに接続されてい
る。C2SC,C3SCは第2図のカメラCa2,Ca
3をそれぞれ指定する為のキーC2SB,C3SBに連
動して論理値“1”を出力する回路で該回路はオアゲー
トOR3‐2に接続されており、該OR3‐2はRSF
F,のIJセット入力端子Rに接続されている。EBC
は露出値の表示及び写し込み等の露出モードを決定する
キーEBに連動して、論理値“1”を発生する回路、で
、該回路は露出情報伝達用アンドゲートAND3‐9に
接続している。OR3‐3は前記AND3‐9及びSN
8Cに接続され、データ−写し込み情報をレジスターD
IMこ伝達するためのオアゲートである。4は第1図の
外部コントロールユニット、6は第1図の表示装置、C
BCは第2図の外部コントロールユニットの内容を写し
込むモードを指定するためのキーCBに運動して、論理
値“1”を出力する回路、AND3−,oは外部コント
ロールユニットの内容3の写し込みモードの指定状態に
よりフリップフロツプFF2に出力を発生させ、前記ア
ンドゲートAND3‐7−,〜AND3‐7‐6を閉状
態となすためのアンドゲートである。
R,は常時前記2進のデジタル値“0、0、0、1”を
記憶している。又レジスターDIR2は、常時データ一
写し込みモードを表わす2進のデジタル値“1、0、1
、1”を記憶している4ビットのレジスターPRGにア
ンドゲートAND3‐5を介して接続されている。OR
3−,‐,〜OR3−,‐6はしジスターDIR3〜D
IR8への情報入力用オアゲ−トで該オアゲートOR3
−,‐,〜OR3−,−6の入力端はそれぞれ前記情報
入力装置からの情報を伝達するためのアンドゲートAN
D3‐6−,〜AND3‐6‐6及び前述の外部コント
ロールユニットからの情報を伝達するためのァンドゲー
トAND3‐H〜AND3−7‐6に接続されている。
又レジスターDIR9〜DIR,4は情報入力装置から
の情報を伝達するためのアンドゲートAND3‐8−,
〜AND3‐8‐6に接続されており、該アンドゲート
AND3‐8−,〜AND3‐8‐6及びAND3‐6
−,〜AND3‐6‐6は、第2図の写し込み桁指定用
のスライドスイッチSSWに連動して論理値“1”を出
力する回路SSWCに接続され、スライドスイッチSS
Wにより指定されたレジスターDIR3〜DIR8又は
DIR7〜DIR,4に情報を伝達する。PBCは第2
図のデータ‐写し込みモードを指定するためのプリント
キーPBに連動して、論理値“1”を発生する回路で、
該回路は前記RSFF,のセット入力Sに接続されてい
る。C2SC,C3SCは第2図のカメラCa2,Ca
3をそれぞれ指定する為のキーC2SB,C3SBに連
動して論理値“1”を出力する回路で該回路はオアゲー
トOR3‐2に接続されており、該OR3‐2はRSF
F,のIJセット入力端子Rに接続されている。EBC
は露出値の表示及び写し込み等の露出モードを決定する
キーEBに連動して、論理値“1”を発生する回路、で
、該回路は露出情報伝達用アンドゲートAND3‐9に
接続している。OR3‐3は前記AND3‐9及びSN
8Cに接続され、データ−写し込み情報をレジスターD
IMこ伝達するためのオアゲートである。4は第1図の
外部コントロールユニット、6は第1図の表示装置、C
BCは第2図の外部コントロールユニットの内容を写し
込むモードを指定するためのキーCBに運動して、論理
値“1”を出力する回路、AND3−,oは外部コント
ロールユニットの内容3の写し込みモードの指定状態に
よりフリップフロツプFF2に出力を発生させ、前記ア
ンドゲートAND3‐7−,〜AND3‐7‐6を閉状
態となすためのアンドゲートである。
AND3−,3−,〜AND3−,3−,6はアンドゲ
ートで該アンドゲートの入力端は前記レジスターCIR
,〜CIR,6の出力端にそれぞれ接続されており、他
の入力端は前記RSFF,のQ出力端及びC,SCの出
力端に接続されている。OR,‐,〜OR,‐,6は前
記アンドゲートAND3−,3−,〜AND3−,3−
,6とそれぞれ接続されているオアゲート。AND3−
,.−,〜AND3−,.−,6はアンドケ1−トで、
前記レジスターDIR,〜DIR,6の出力機とそれぞ
れ接続されており、その出力端は前記オアゲートOR,
−,〜OR,‐,6とそれぞれ接続されている。I2は
第1図示の表示装置で、該表示装置は各オアゲートOR
,‐,〜OR,−,6にそれぞれ接続され、各オアゲー
トを介して入力するデジタル値に対応した数字又は記号
を表示するためのセブンセグメント等の表示素子SS,
2−,〜SS,2−,6を有している。TCC,は前記
アンドゲートAND3‐2−,〜AND3‐4‐4と前
記レジスターCIR3〜CIR.6に接続された転送制
御回路で、AND3‐2−,〜AND3‐4‐4からの
情報を順次レジスターCIR3〜CIR.6に入力する
ためのものである。TTC2は前記OR3−,‐,〜O
R3−,‐6、AND3‐8−,〜AND3‐8‐6と
しジスターDIR3〜DIR,4との間に接続された転
送制御回路でOR3−,‐,〜OR3−,−6及びAN
D3‐8−,〜AND3‐8‐6を介して出力されるデ
ジタル値を順次レジスターDIR3〜DIR,4に入力
するためのものである。m3−,‐,〜瓜3−,‐6は
それぞれ前記アンドゲートAND3‐6−,〜AND3
‐6‐6の一方の入力端に接続されたインバータ、IN
3‐2はその入力端を後述するオアゲートOR4‐6の
出力機に接続されたィンバータである。又前記レジスタ
ーDIR,3,DIR,6の入力端は後述するカウンタ
ーC4に接続されており、該カウンターC4の内容が記
録される様構成されている。
ートで該アンドゲートの入力端は前記レジスターCIR
,〜CIR,6の出力端にそれぞれ接続されており、他
の入力端は前記RSFF,のQ出力端及びC,SCの出
力端に接続されている。OR,‐,〜OR,‐,6は前
記アンドゲートAND3−,3−,〜AND3−,3−
,6とそれぞれ接続されているオアゲート。AND3−
,.−,〜AND3−,.−,6はアンドケ1−トで、
前記レジスターDIR,〜DIR,6の出力機とそれぞ
れ接続されており、その出力端は前記オアゲートOR,
−,〜OR,‐,6とそれぞれ接続されている。I2は
第1図示の表示装置で、該表示装置は各オアゲートOR
,‐,〜OR,−,6にそれぞれ接続され、各オアゲー
トを介して入力するデジタル値に対応した数字又は記号
を表示するためのセブンセグメント等の表示素子SS,
2−,〜SS,2−,6を有している。TCC,は前記
アンドゲートAND3‐2−,〜AND3‐4‐4と前
記レジスターCIR3〜CIR.6に接続された転送制
御回路で、AND3‐2−,〜AND3‐4‐4からの
情報を順次レジスターCIR3〜CIR.6に入力する
ためのものである。TTC2は前記OR3−,‐,〜O
R3−,‐6、AND3‐8−,〜AND3‐8‐6と
しジスターDIR3〜DIR,4との間に接続された転
送制御回路でOR3−,‐,〜OR3−,−6及びAN
D3‐8−,〜AND3‐8‐6を介して出力されるデ
ジタル値を順次レジスターDIR3〜DIR,4に入力
するためのものである。m3−,‐,〜瓜3−,‐6は
それぞれ前記アンドゲートAND3‐6−,〜AND3
‐6‐6の一方の入力端に接続されたインバータ、IN
3‐2はその入力端を後述するオアゲートOR4‐6の
出力機に接続されたィンバータである。又前記レジスタ
ーDIR,3,DIR,6の入力端は後述するカウンタ
ーC4に接続されており、該カウンターC4の内容が記
録される様構成されている。
尚第3図は第1図の入力情報記憶回路2−1を示したが
、2−2,2−3もC,SCの代わりにC2SC又はC
3SCからの出力により、各レジスターC2R,C3R
,D2R,D3Rが指定される以外ほぼ2一1と同一の
構成となっている。第4図aは第1図の制御回路M,の
一実施例を示す回路図でC4−,は前記CIRのレジス
ターCIR3〜CIR8に時分秒として記憶された撮影
周期を秒に変換するためのコード変換器、C4−,はコ
ード変換器C4−,に接続されワンショットマルチバイ
プレーターOS,の立上がりに同期してゲートをを開く
ゲート回路、DC4−,はコード変換器C4−,により
秒に変換された周期情報を記憶する為のダウンカウンタ
ー、C4‐2はCIRのレジスターCIR9〜CIR,
2に分秒として記憶された撮影時間を秒に変換するため
のコード変換器、G4‐2はヮンショツトマルチバイブ
レーターOS2の立上がりに同期してゲートを開くゲー
ト回路、DC4‐2はコード変換器C4‐2により秒に
変換された撮影時間情報を記憶するためのダウンカウン
ター、DC4‐3はしジスターCIRのCIR・3〜C
IR,6に記憶された撮影回路を記憶するためのダウン
カウンターである。
、2−2,2−3もC,SCの代わりにC2SC又はC
3SCからの出力により、各レジスターC2R,C3R
,D2R,D3Rが指定される以外ほぼ2一1と同一の
構成となっている。第4図aは第1図の制御回路M,の
一実施例を示す回路図でC4−,は前記CIRのレジス
ターCIR3〜CIR8に時分秒として記憶された撮影
周期を秒に変換するためのコード変換器、C4−,はコ
ード変換器C4−,に接続されワンショットマルチバイ
プレーターOS,の立上がりに同期してゲートをを開く
ゲート回路、DC4−,はコード変換器C4−,により
秒に変換された周期情報を記憶する為のダウンカウンタ
ー、C4‐2はCIRのレジスターCIR9〜CIR,
2に分秒として記憶された撮影時間を秒に変換するため
のコード変換器、G4‐2はヮンショツトマルチバイブ
レーターOS2の立上がりに同期してゲートを開くゲー
ト回路、DC4‐2はコード変換器C4‐2により秒に
変換された撮影時間情報を記憶するためのダウンカウン
ター、DC4‐3はしジスターCIRのCIR・3〜C
IR,6に記憶された撮影回路を記憶するためのダウン
カウンターである。
CPOHは所定の周期でクロックパルスを発生するパル
ス発振器、lAND4−,は前記パルス発振器からのパ
ルスをダウンカウンターDC4−,に伝えるためのイン
ヒビツトアンドゲート、AND4‐2はパルス発振器か
らのパルスをダウンカウンターDC4‐2に伝えるため
のアンドゲート「OR7は第2図のオアゲート、→第2
図の撮影開始キーSTBに連動して単パルスを発生する
回路STBCからの信号及びダウンカウンターDCHか
らのキヤリー出力をワンショットマルチバイブレーター
OS,に伝えるためのものである。OR4‐2は前記S
TBCからの信号及びダウンカウンターDC4‐2から
のキヤリー出力をワンシヨツトマルチバイブレーターO
S2に伝えるためのオアゲート、OR4‐3は前記ST
8Cからのパルス及びインヒビットアンドゲートlAN
D4‐2からの信号をRSフリツプフロップRSFF2
のセット入力端子に伝えるためのオアゲート、又前記R
SフリップフロツプRSFF2のQ出力はダウンカウン
ターDC4‐3及びカウンターC4に接続されており、
これらのカウンターはRSFF2がセットさせるごとに
計数を行なう。
ス発振器、lAND4−,は前記パルス発振器からのパ
ルスをダウンカウンターDC4−,に伝えるためのイン
ヒビツトアンドゲート、AND4‐2はパルス発振器か
らのパルスをダウンカウンターDC4‐2に伝えるため
のアンドゲート「OR7は第2図のオアゲート、→第2
図の撮影開始キーSTBに連動して単パルスを発生する
回路STBCからの信号及びダウンカウンターDCHか
らのキヤリー出力をワンショットマルチバイブレーター
OS,に伝えるためのものである。OR4‐2は前記S
TBCからの信号及びダウンカウンターDC4‐2から
のキヤリー出力をワンシヨツトマルチバイブレーターO
S2に伝えるためのオアゲート、OR4‐3は前記ST
8Cからのパルス及びインヒビットアンドゲートlAN
D4‐2からの信号をRSフリツプフロップRSFF2
のセット入力端子に伝えるためのオアゲート、又前記R
SフリップフロツプRSFF2のQ出力はダウンカウン
ターDC4‐3及びカウンターC4に接続されており、
これらのカウンターはRSFF2がセットさせるごとに
計数を行なう。
OR4‐5はダウンカウンターDC4‐3のキャリー出
力端に接続されたオアゲートで、該オアゲートの出力端
は前記のND4‐2に接続されている。これらのオアゲ
ートOR4‐2,OR4‐3,OR4‐4,OR4‐5
及びアンドゲートAND4‐2、インヒビツトアンドゲ
ートlAND4−,.山ND4‐2は撮影時間、撮影回
数のシーケンシャルなタイミングを取るためのゲート回
路である。OR4‐6はRSFF2のQ出力、タイマー
TIM4−,のN出力端及び後述するマニュアル制御用
のオアゲートOR4‐7に接続されたオアゲートで、該
ゲートの出力R,はカメラCalの不図示のしリーズ回
路等の制御回路への給電を制御するための撮影信号であ
る。AND4‐3は前記STBCからのパルス及びC,
SCからの信号のアンドを取るアンドゲートで前記オア
ゲートOR4‐7に接続しマニュアル制御時、前記オア
ゲ−トOR4‐6にレリーズ信号を伝える。AND4‐
4は前記オアゲートOR4‐6に接続されたアンドゲー
トで、データ−の写し込みのタイミングをオアゲートO
R4‐6の出力により制御するためのものでデータ一写
し込み信号P,出力を発生する。第4図aは第1図のカ
メラCalの制御回路M,の実施例を示したものである
がM2,M3も該M,と同機な構成となっている。第4
図bは第4図aの制御回路M,の動作を説明するための
タイミングチャートである。
力端に接続されたオアゲートで、該オアゲートの出力端
は前記のND4‐2に接続されている。これらのオアゲ
ートOR4‐2,OR4‐3,OR4‐4,OR4‐5
及びアンドゲートAND4‐2、インヒビツトアンドゲ
ートlAND4−,.山ND4‐2は撮影時間、撮影回
数のシーケンシャルなタイミングを取るためのゲート回
路である。OR4‐6はRSFF2のQ出力、タイマー
TIM4−,のN出力端及び後述するマニュアル制御用
のオアゲートOR4‐7に接続されたオアゲートで、該
ゲートの出力R,はカメラCalの不図示のしリーズ回
路等の制御回路への給電を制御するための撮影信号であ
る。AND4‐3は前記STBCからのパルス及びC,
SCからの信号のアンドを取るアンドゲートで前記オア
ゲートOR4‐7に接続しマニュアル制御時、前記オア
ゲ−トOR4‐6にレリーズ信号を伝える。AND4‐
4は前記オアゲートOR4‐6に接続されたアンドゲー
トで、データ−の写し込みのタイミングをオアゲートO
R4‐6の出力により制御するためのものでデータ一写
し込み信号P,出力を発生する。第4図aは第1図のカ
メラCalの制御回路M,の実施例を示したものである
がM2,M3も該M,と同機な構成となっている。第4
図bは第4図aの制御回路M,の動作を説明するための
タイミングチャートである。
次いで本発明に係る制御装置の撮影のシーケンス制御及
びデータ−写し込み動作について説明する。
びデータ−写し込み動作について説明する。
まず第2図のキーC,SB〜C3SBを選択的に押下し
、シーケソス制御するカメラを選択し「撮影周期を設定
するためのキーT,Bを押下し「次いで所望の撮影周期
を層数キーにより選択してレジスターCIRのCIR3
〜CIR8に入力する。今カメラCa亀を選択したとす
ると、第3図のC,SCが論理値“I”を出力するので
、これが第3図のアンドゲートAND3‐2−,〜AN
D3‐2‐6の入力端に伝わる。又T,Bの押下により
第3図のT,BSCが論理値‘‘1”を出力し、これが
アンドゲートAND3‐2−,〜AND3‐2‐6の他
の入力端に伝わる。更に該アンドゲートAND3‐2−
,〜AND3‐2‐6の更に他の入力はRSFF,のQ
に接続されており、第2図データ一写し込みモード指定
キーPBが押下されていないのでQは論理値“1”を出
力しているので、該アンドゲートAND3‐2−,〜A
ND3‐2‐6のRSFF,のQ出力と接続している入
力端にも“1”が伝わっている。この状態で前述の如く
暦数キーを押下すると、選択された暦数キーに対応した
数値がSNBCにより2進のデジタル値化されたアンド
ゲートAND洲−,〜AND3‐2‐6の残りの入力端
に伝わる。この時各アンドゲートAND3‐2−,〜A
ND3‐2‐6は開となっているのであるが最初の暦数
キーの押下で制御回路TCC,によりAND3‐2−,
とCIR3との間が閉路となり、層数された数字に対応
するデジタル値がCIR3のみに入力する。以下暦数ご
とに順次AND3‐2‐2とC IR4、AND3‐2
‐3とC IR5「AND3‐2−4とC IR6、A
ND3‐2−5とC IR7、AND3‐5‐6とCI
R8とが閉路となり、順次暦数されたデジタル値がCI
R3〜CIR6に入力され、CIR3〜CIR8の6個
のレジスターに所望の撮影周期情報が入力される。尚レ
ジスターCIR8〜CIR7の入力情報は1時間単位、
CIR6〜CIR5は分単位、CIR4〜CIR3は秒
単位の入力情報とする。上記過程により撮影周期情報を
入力した後、撮影時間をレジスターCIR9〜CIR,
2に入力する際には同様に撮影時間を設定するためのキ
ーLBを押下すると共に暦数キーを押下する事により制
御回路TCC,により制御されAND3‐3−,〜AN
D3−3‐4としジスターCIR9〜CIRのとが順次
閉路となり、順次CIRのレジスターCIR9〜CIR
,2にアンドゲートAND3‐3−,〜AND3‐3‐
4を介して所望の撮影時間が入力され、撮影回数を設定
するためのキーLBを押下する事によりアンドゲートA
ND3‐4−,〜AND3‐4‐6を介してレジスター
CIR,3〜CIR,6に所望の撮影回数情報が入力さ
れる。又レジスターCIR2には、アンドゲートAND
3−,がC,SC及びRSFF,のQ出力が“1”のた
め関となっておりデジタル値“1〜0、1、0”を記憶
しているレジスターCRGから“1、0、1、0”が入
力する。上述の如くしてレジスターCIRに撮影シーケ
ンス情報が入力されるとアンドゲートAND3−,3−
,〜AND3−,3−,6の入力端には前述の如くRS
FF,及びC,SCが論理値“1”を出力しているため
、該“1”が入力され関となっており「レジスターCI
Rの内容を該アンドゲートAND3−,3−,〜AND
3−,3−,6及びオアゲートOR,‐,〜OR,‐,
6を介して表示装置12に伝え、第14図の如くカメラ
ナンバー、モード状態及びシーケンス制御状態を表示す
る。上記の説明はカメラCal用のシーケンス制御情報
のレジスターCIRへの入力動作であるが、キーC2S
B又はC3SBを押下する事によりレジスターC2R,
C3Rへ同様にシーケンス情報を入力する事が出来る。
シーケンス情報をレジスターCIR〜C3Rに入力する
と共にレジスターDIR〜D3Rにデータ‐写し込みの
情報を入力する場合には、データ‐写し込みを行なうカ
メラとキーC,SC〜C3SCを選択して押下すると共
にキーPBCを押下し、所望のデータ一を層数キーを押
化する事により、写し込み情報記憶用レジスターDIR
〜D3Rに所望のデータ一を記憶させる。今カメラCa
lにデータ−写し込みを行なわせ様とすると、第2図の
キーC,SBを押下する。該操作によって前述の如くC
,SCが論理値“1”を出力し、アンドゲートAND3
‐5,AND3‐6−,〜AND3‐6‐6及びAND
3−8−,〜AND3‐8‐6の入力端に論理値“1”
が伝わる。又キーPBを押下するとPCBが論理値“1
”を出力しRSフリツプフロツプRSFF,はセットさ
れQ出力が論理値“1”Q出力が“0”となりレジスタ
ーCIRへの情報入力用アンドゲートAND3−・〜A
ND3‐4‐4及びア ンドゲートAND3−,3−,
〜AND3−,3−,Bは閉となり、レジスターDIR
への情報入力用アンドゲートAND3‐5,AND3‐
6−,〜AND3‐6‐6,AND3‐肘〜AND3‐
8−,の他の入力端に論理値“1”が伝わる。この状態
で写し込み桁指定用スライドスイッチSSWを操作して
レジスター○IRのDIR3〜DIR8か又はDIR9
〜DIR,6のいずれかのレジスターを指定する。今ス
ライドスイッチSSWを左方向に移動させたとするとS
SWCの1の回路が論理値“1”を出力しアンドゲート
AND3‐6−,〜AND3‐6‐6の入力端に伝える
。又フリップフロップFF2はキーCBを押下していな
いのでその出力論理出力“0”となっており、該“0”
がインバーターIN3‐「,〜IN3−,‐6により論
理値“1”となりアンドゲートAND3‐6−,〜AN
D3‐6‐6の入力端に伝わる。上記一蓮の操作により
アンドゲートAND3‐5とAND3‐6−,〜AND
3‐6‐6が関となり、暦数キーにより選択された数値
がSNBCにより2進のデジタル値に変換され、前記レ
ジスターCIRへのデータ‐転送と同様に制御回路TC
C2によりレジスターDIR3〜DIR8に順次アンド
ゲートAND3‐6−,〜AND3‐6‐6、オアゲー
トOR3−,−,〜OR3−,−6を介して入力される
。又上記の如くアソドゲートAND3‐5は関となって
おりレジスターPRGからデータ‐写し込みモードを表
わすデジタル値“1、0、1、1”がレジスターDIR
2に入力され「レジスターDIR,〜DIR8までの情
報が、その入力端に論理値“1”がRSFF,及びC,
SCから伝わり開となっているアンドゲートAND3−
,H〜AND3−,.−,6及びオアゲートOR,−,
〜OR,‐,6を介して表示装置12に伝わり、表示さ
れる。又DIR9〜DIR,4の桁に写し込み情報を入
力する場合にはスライドスイッチSSWを右方向に移動
させる事によりSSWCの2に論理値“1”を発生させ
ANDす8−,〜AND3‐8‐6を開状態となし以下
同様に暦数キーを押下する事によりDIR9〜DIR,
4に所望のデータ−を入力する。上記の操作によりDI
Rに写し込み用のデータ−が記憶される事となる。又カ
メラCa2,Ca3の写し込み情報記憶用レジスター○
2R,D3Rにデータ一を入力するにはキーC2SB,
C3SBを選択して押下する事DIRにデータ一を入力
したと同一の動作により、所望のデータ一が入力される
。上記の操作によりレジスターCIR〜C3R及びDI
R〜D3Rにシーケンス制御情報及びデータ一写し込み
情報を入力した後に第2図のオートマニュアルモード選
択スイッチAMSWを操作してオートモードを選択する
と第4図aのAMSWがオート側の接点aと接続し、第
2図のスタートキーSTBを押下するとSTBCが作動
し第4図bの1に示す如く単パルスが発生し、該パルス
はOR7を介してワンショツトマルチバイブレーターO
S,に伝わり、該OS,をトリガ−し第4図b・2に示
す如くパルス信号を発生させる。
、シーケソス制御するカメラを選択し「撮影周期を設定
するためのキーT,Bを押下し「次いで所望の撮影周期
を層数キーにより選択してレジスターCIRのCIR3
〜CIR8に入力する。今カメラCa亀を選択したとす
ると、第3図のC,SCが論理値“I”を出力するので
、これが第3図のアンドゲートAND3‐2−,〜AN
D3‐2‐6の入力端に伝わる。又T,Bの押下により
第3図のT,BSCが論理値‘‘1”を出力し、これが
アンドゲートAND3‐2−,〜AND3‐2‐6の他
の入力端に伝わる。更に該アンドゲートAND3‐2−
,〜AND3‐2‐6の更に他の入力はRSFF,のQ
に接続されており、第2図データ一写し込みモード指定
キーPBが押下されていないのでQは論理値“1”を出
力しているので、該アンドゲートAND3‐2−,〜A
ND3‐2‐6のRSFF,のQ出力と接続している入
力端にも“1”が伝わっている。この状態で前述の如く
暦数キーを押下すると、選択された暦数キーに対応した
数値がSNBCにより2進のデジタル値化されたアンド
ゲートAND洲−,〜AND3‐2‐6の残りの入力端
に伝わる。この時各アンドゲートAND3‐2−,〜A
ND3‐2‐6は開となっているのであるが最初の暦数
キーの押下で制御回路TCC,によりAND3‐2−,
とCIR3との間が閉路となり、層数された数字に対応
するデジタル値がCIR3のみに入力する。以下暦数ご
とに順次AND3‐2‐2とC IR4、AND3‐2
‐3とC IR5「AND3‐2−4とC IR6、A
ND3‐2−5とC IR7、AND3‐5‐6とCI
R8とが閉路となり、順次暦数されたデジタル値がCI
R3〜CIR6に入力され、CIR3〜CIR8の6個
のレジスターに所望の撮影周期情報が入力される。尚レ
ジスターCIR8〜CIR7の入力情報は1時間単位、
CIR6〜CIR5は分単位、CIR4〜CIR3は秒
単位の入力情報とする。上記過程により撮影周期情報を
入力した後、撮影時間をレジスターCIR9〜CIR,
2に入力する際には同様に撮影時間を設定するためのキ
ーLBを押下すると共に暦数キーを押下する事により制
御回路TCC,により制御されAND3‐3−,〜AN
D3−3‐4としジスターCIR9〜CIRのとが順次
閉路となり、順次CIRのレジスターCIR9〜CIR
,2にアンドゲートAND3‐3−,〜AND3‐3‐
4を介して所望の撮影時間が入力され、撮影回数を設定
するためのキーLBを押下する事によりアンドゲートA
ND3‐4−,〜AND3‐4‐6を介してレジスター
CIR,3〜CIR,6に所望の撮影回数情報が入力さ
れる。又レジスターCIR2には、アンドゲートAND
3−,がC,SC及びRSFF,のQ出力が“1”のた
め関となっておりデジタル値“1〜0、1、0”を記憶
しているレジスターCRGから“1、0、1、0”が入
力する。上述の如くしてレジスターCIRに撮影シーケ
ンス情報が入力されるとアンドゲートAND3−,3−
,〜AND3−,3−,6の入力端には前述の如くRS
FF,及びC,SCが論理値“1”を出力しているため
、該“1”が入力され関となっており「レジスターCI
Rの内容を該アンドゲートAND3−,3−,〜AND
3−,3−,6及びオアゲートOR,‐,〜OR,‐,
6を介して表示装置12に伝え、第14図の如くカメラ
ナンバー、モード状態及びシーケンス制御状態を表示す
る。上記の説明はカメラCal用のシーケンス制御情報
のレジスターCIRへの入力動作であるが、キーC2S
B又はC3SBを押下する事によりレジスターC2R,
C3Rへ同様にシーケンス情報を入力する事が出来る。
シーケンス情報をレジスターCIR〜C3Rに入力する
と共にレジスターDIR〜D3Rにデータ‐写し込みの
情報を入力する場合には、データ‐写し込みを行なうカ
メラとキーC,SC〜C3SCを選択して押下すると共
にキーPBCを押下し、所望のデータ一を層数キーを押
化する事により、写し込み情報記憶用レジスターDIR
〜D3Rに所望のデータ一を記憶させる。今カメラCa
lにデータ−写し込みを行なわせ様とすると、第2図の
キーC,SBを押下する。該操作によって前述の如くC
,SCが論理値“1”を出力し、アンドゲートAND3
‐5,AND3‐6−,〜AND3‐6‐6及びAND
3−8−,〜AND3‐8‐6の入力端に論理値“1”
が伝わる。又キーPBを押下するとPCBが論理値“1
”を出力しRSフリツプフロツプRSFF,はセットさ
れQ出力が論理値“1”Q出力が“0”となりレジスタ
ーCIRへの情報入力用アンドゲートAND3−・〜A
ND3‐4‐4及びア ンドゲートAND3−,3−,
〜AND3−,3−,Bは閉となり、レジスターDIR
への情報入力用アンドゲートAND3‐5,AND3‐
6−,〜AND3‐6‐6,AND3‐肘〜AND3‐
8−,の他の入力端に論理値“1”が伝わる。この状態
で写し込み桁指定用スライドスイッチSSWを操作して
レジスター○IRのDIR3〜DIR8か又はDIR9
〜DIR,6のいずれかのレジスターを指定する。今ス
ライドスイッチSSWを左方向に移動させたとするとS
SWCの1の回路が論理値“1”を出力しアンドゲート
AND3‐6−,〜AND3‐6‐6の入力端に伝える
。又フリップフロップFF2はキーCBを押下していな
いのでその出力論理出力“0”となっており、該“0”
がインバーターIN3‐「,〜IN3−,‐6により論
理値“1”となりアンドゲートAND3‐6−,〜AN
D3‐6‐6の入力端に伝わる。上記一蓮の操作により
アンドゲートAND3‐5とAND3‐6−,〜AND
3‐6‐6が関となり、暦数キーにより選択された数値
がSNBCにより2進のデジタル値に変換され、前記レ
ジスターCIRへのデータ‐転送と同様に制御回路TC
C2によりレジスターDIR3〜DIR8に順次アンド
ゲートAND3‐6−,〜AND3‐6‐6、オアゲー
トOR3−,−,〜OR3−,−6を介して入力される
。又上記の如くアソドゲートAND3‐5は関となって
おりレジスターPRGからデータ‐写し込みモードを表
わすデジタル値“1、0、1、1”がレジスターDIR
2に入力され「レジスターDIR,〜DIR8までの情
報が、その入力端に論理値“1”がRSFF,及びC,
SCから伝わり開となっているアンドゲートAND3−
,H〜AND3−,.−,6及びオアゲートOR,−,
〜OR,‐,6を介して表示装置12に伝わり、表示さ
れる。又DIR9〜DIR,4の桁に写し込み情報を入
力する場合にはスライドスイッチSSWを右方向に移動
させる事によりSSWCの2に論理値“1”を発生させ
ANDす8−,〜AND3‐8‐6を開状態となし以下
同様に暦数キーを押下する事によりDIR9〜DIR,
4に所望のデータ−を入力する。上記の操作によりDI
Rに写し込み用のデータ−が記憶される事となる。又カ
メラCa2,Ca3の写し込み情報記憶用レジスター○
2R,D3Rにデータ一を入力するにはキーC2SB,
C3SBを選択して押下する事DIRにデータ一を入力
したと同一の動作により、所望のデータ一が入力される
。上記の操作によりレジスターCIR〜C3R及びDI
R〜D3Rにシーケンス制御情報及びデータ一写し込み
情報を入力した後に第2図のオートマニュアルモード選
択スイッチAMSWを操作してオートモードを選択する
と第4図aのAMSWがオート側の接点aと接続し、第
2図のスタートキーSTBを押下するとSTBCが作動
し第4図bの1に示す如く単パルスが発生し、該パルス
はOR7を介してワンショツトマルチバイブレーターO
S,に伝わり、該OS,をトリガ−し第4図b・2に示
す如くパルス信号を発生させる。
又前記STBCから発生したパルスはOR4‐3を介し
てRSFF2のセット入力Sに入力し、該RSFF2を
第4図bの6に示す如くセットしQ出力を発生させると
共にOR4‐2を介してワンショツトマルチバイプレー
ターOS2に伝わり、該OS2を作動させ第4図bの4
に示すパルスを発生させる。又OS,,OS2のパルス
はゲートG4−,及び○4‐2に伝わり、該ゲートを開
としてレジスターCIR3〜CIR8に時分秒の形で記
憶されている撮影周期情報をコード変換器C4−,によ
り秒に対応したデジタル値に変換してダウンカウンター
DC4−,に入力すると共に、レジスターCIR9〜C
IR,2に分秒の形で記憶されている撮影時間情報をコ
ード変換器C4‐2により秒に対応したデジタル値に変
換してダウンカウンターDC4‐2に入力する。又ダウ
ンカウンターDC4‐3にはしジスターCIR,3〜C
IR,6に記憶されている撮影回数情報が入力されてお
り、前記RSFF2がQ出力を発生した時、ダウンカウ
ンターDC4‐3のダウン入力端に該出力が入力し、ダ
ウンカウンターの内容をカゥンントダウンする。又該Q
出力はカウンターC4に伝わり、該カウンターにカウン
トアップを行なわせる。又更にQ出力はアンドゲートA
ND4‐2及びオアゲートOR4‐6に伝わり第4図b
の7,101こ示す如く、該ゲートを関となし、パルス
発振器にP0日からパルス信号をダウ 3ンカウンター
DC4‐2に伝えると共にOR4‐6の出力R,を発生
させ不図示のカメラCalのレリーズを行なわせしめる
。又アンドゲートAND4‐4はOR4‐6が論理値1
を出力しているためアンドが取られ第4図bの11に示
す如くアンド出力P,を発4生し該出力を第1図の写し
込み動作制御回路TDKに伝え、該TDKを作動させ、
第1図の写し込み情報伝達回路F,を介してカメラCa
l内のデータ一写し込み用表示手段を駆動してデータ一
をフィルム面に写し込む、又OR4‐6の出力はタイマ
ーTIM日に入力し、該タイマーを作動させ、該タイマ
ーから第4図bの9に示す如く出力を発生させる。又上
記のOS,のパルスが消滅するとィンヒビットアンドl
AND4−,は第4図bの8に示す如く関となり、CP
04−,からのパルスをダウンカウンターDC4−,に
伝え、該DC4−,の内容をカウントダウンする。又前
記ダウンカウンターDC4‐2はアンドゲートAND4
‐2が関となった時点からCP04−,からのパルスが
伝わり「DC4‐2の内容からパルスが入力するたびご
とにカウントダウンされる。上記過程によりダウンカウ
ンターDC4−,、及びDC4‐2にパルスが入力し、
カウントダウンが行なえるのであるが、該過程において
、前記不図示のデータ−写し込み用表示手段による、デ
ータ一の写し込みがタイマーTIM4−,により規制さ
れる時間行なわれると、該タイマーTIM4−,は第4
図bの9に示される如くオフとなり、写し込情報伝達回
路F,を不動作となし、データ一の写し込み動作を停止
する。該データ一の写し込み動作が終了した後、ダウン
カウンターDCr2のカウントダウントが進み、該カウ
ンターに入力された撮影時間に対応したデジタル値と該
カウンターに入力したCP04−,からのパルスの数が
、該デジタル値に対応した数、入力すると、該ダウンカ
ウンターDC4‐2は第4図bの12に示す如くキャリ
−出力を発生する。今第4図bの時点t2にキャリー出
力が発生したとすると、該時点において、該キヤリー出
力がRSFF2のリセット端子Rに伝わり、該RSFF
2をリセットする。このためQ出力は論理値“0”とな
り、かつタイマーTIM日はオフとなっているのでOR
4‐6を閉状態となし、R,出力が消滅するため不図示
のカメラCalへの給電を停止するため撮影を停止する
。このためカメラCalの給電時間即ち撮影時間はアン
ドゲートAND4‐2が開となった時点toからダウン
カウンターDC4‐2からキャリー出力が発生するまで
の時間となり、この時間の間はカメラCalは給電状態
となっているため、カメラがモータードライブ装置に装
着されていれば、該時間の間連続的に撮影が行なわれる
。又カメラがモータードライブ装置に装着され、一コマ
撮影用にセットされている場合は前記OR4‐6から出
力が発生するたびに一コマ撮影を行なう。又上記の如く
時点t2でRSFF2のQ出力が“0”となるとアンド
ゲートAND4‐2も第4図bの7に示す如く閉状態と
なり、CP04−,からのパルスのカウンターDC4‐
2によるカウントを停止する。又前記DC4‐2のキャ
リ−出力はオアゲートOR4‐2を介してOS2に伝わ
り、ゲートG4‐2を瞬時間開となし、前記撮影時間情
報をダウンカウンターDC4‐2に入力する。又該カウ
ンターに撮影時間情報が入力される事によりキャリー出
力は消滅する。該操作により初回の撮影が終了し、その
後t3時点においてダウンカウンターDC4−,の内容
がCP04−,からのパルスによつてカウントダウンさ
れ第4図bの13の如くキャリー出力を発生すると、イ
ンヒピットアンド山ND4‐2及びOR4‐3が開とな
りRSFF2のセット入力Sに論理値“1”が入力する
事によりRSFF2は再びQ出力を発生する。又DC4
−,のキヤリ−出力OR7を介してワンショツトマルチ
バイブレータ−OS,に伝わり、該OS,の出力により
ゲートG4−,を関とし撮影周期情報をDC4−,に入
力すると共にインヒビツトアンドlAND4−,を瞬時
間閉状態となしCP04−,からのパルスのカウントを
瞬時間停止し、OS,が反転した時に山ND4−,は再
び開となり新たに入力されたDC4−,の内容のカウン
トダウンを再び行なう。又前記ら時点において発生した
RSFF2のQ出力はオアゲートOR4‐6に伝わり、
出力R,を発生させ再びカメラCalの不図示の回路へ
の給電を開始し、撮影を開始する。従がつて撮影周期力
■C4−,のキャリー出力により制御される。又この時
AND4‐2は閉となりCP04−,からのパルスをダ
ウンカウンターDC4‐2に伝え、該撮影時間に対応し
た内容からのカウントダウンを再び開始し、以下前述の
如くカウンターDC4‐2からキヤリー出力によりRS
FF2をリセットしカメラCalへの給電を停止する事
により撮影時間を規制すると共に、ダウンカウンターD
C4−,からキャリー出力を発生するたびごとに、RS
FF2をセットしOR4‐6を介してカメラCalへの
給電を開始する事によって撮影周期を規制し、該操作を
ダウンカウンターDC4‐3からキャリー出力が発生す
るまで繰り返えす。即ちRSFF2は前述の如く撮影の
たびごとにQ出力を発生するのでこれがカウンターC4
によりカウントされると共にダウンカウンターDC4‐
3に入力するので、DC4‐3に入力されている撮影回
教に対応したデジタル値から撮影のたびごとに力ウント
ダウンを行ないキャリー出力が発生した時、即ち設定さ
れた撮影回数に対応する回数の撮影が開始した時にイン
ヒビツトアンドlAND4‐2をキヤリー出力により閉
状態に保持し、該撮影の後ダウンカウンターDC4−,
がキヤリー出力を発生してもRSFF2をリセット状態
に保持する事により、シーケンス制御による撮影を終了
する。又上記過程においてカウンターC4がカウントを
行なうたびに、該カウンターC4の内容が前記レジスタ
ーDIR,5,DIR,6に伝わり、撮影のたびごとに
第6図の表示素子SS,−,3,SS,‐,4により、
撮影回数情報が点燈表示して、フィルム面に撮影回数が
記録される。尚上記シーケンス制御の説明はカメラCa
lのみの場合について行なったが、カメラCa2,Ca
3の場合も各レジスターC2R,C3Rに設定された撮
影周期、撮影時間、撮影回教情報により、それぞれM2
,地により同様に制御される。第5図、第6図、第7図
、第8図は本発明に係る制御装置のデータ‐写し込み動
作を制御するための制御回路で、第5図aは第1図、第
3図、第4図aに示した写し込み情報記憶用レジスター
DIRの各レジスターDIR3〜DIR,6に記憶され
ている情報を第6図カメラCal内の写し込み情報表示
用表示回路に伝えるための写し込み情報伝達回路F,を
示す回路図でDIR3〜DIR,6は前記レジスターD
IRの4ビットのレジスターDIR3〜DIR,6を示
し、a〜dは各レジスターの各ビットを構成するフリッ
ブフロップの出力端子を示している。AND6−,−,
〜AND6−,‐4はしジスターDIR30の出力端a
〜dとそれぞれ、一方の入力端を接続しているアンドゲ
ート、AND6‐2−.〜AND6‐2‐4はしジスタ
ーDm4の出力端a〜dとそれぞれ一方の入力端を接続
しているアンドゲートで、各レジスター○IR3〜DI
R,6のその出力端abcdに対し夕て4つのアンドゲ
ートAND6−,‐,〜AND6−,−4,AND6‐
2−,〜AND6‐2‐4,・・・・・・・・・・・・
AND6−,4−,〜AND6−,4‐4と接続してい
る。RC6は14ビットのりングカウンターでRC6−
,〜RC6−,4は各ビットを構成するフリップフロッ
プで、各フリップフロップ0の出力端は、前記各レジス
ターの出力端abcdに対して接続されている4つのア
ンドゲートの他方の入力端と接続している。OR6−,
‘まオアゲートで前記各レジスターの出力端と接続して
いるァンドゲートAND6−,‐,,AND6‐2−,
,AND肘4−,の出力端と接続している。OR6‐2
はオアゲートで前記各レジスターのb出力機と接続して
いるアンドゲートAND6−,‐2,AND6‐2【2
.・…・〇・・・…AND6−,4‐2の出力端と接続
している。OR6‐3はオアゲートで、前記各レジスタ
ーのC出力端と接続しているア ンドゲートAND6−
,‐3,AND6‐2‐3,AND6−,4‐3の出力
端と接続している。OR6‐4はオアゲートで、前記各
レジスターのd出力端と接続しているアンドゲートAN
D6−,‐4,AND6‐2‐4,・・…・・・・…A
ND6−,日の出力端と接続している。
てRSFF2のセット入力Sに入力し、該RSFF2を
第4図bの6に示す如くセットしQ出力を発生させると
共にOR4‐2を介してワンショツトマルチバイプレー
ターOS2に伝わり、該OS2を作動させ第4図bの4
に示すパルスを発生させる。又OS,,OS2のパルス
はゲートG4−,及び○4‐2に伝わり、該ゲートを開
としてレジスターCIR3〜CIR8に時分秒の形で記
憶されている撮影周期情報をコード変換器C4−,によ
り秒に対応したデジタル値に変換してダウンカウンター
DC4−,に入力すると共に、レジスターCIR9〜C
IR,2に分秒の形で記憶されている撮影時間情報をコ
ード変換器C4‐2により秒に対応したデジタル値に変
換してダウンカウンターDC4‐2に入力する。又ダウ
ンカウンターDC4‐3にはしジスターCIR,3〜C
IR,6に記憶されている撮影回数情報が入力されてお
り、前記RSFF2がQ出力を発生した時、ダウンカウ
ンターDC4‐3のダウン入力端に該出力が入力し、ダ
ウンカウンターの内容をカゥンントダウンする。又該Q
出力はカウンターC4に伝わり、該カウンターにカウン
トアップを行なわせる。又更にQ出力はアンドゲートA
ND4‐2及びオアゲートOR4‐6に伝わり第4図b
の7,101こ示す如く、該ゲートを関となし、パルス
発振器にP0日からパルス信号をダウ 3ンカウンター
DC4‐2に伝えると共にOR4‐6の出力R,を発生
させ不図示のカメラCalのレリーズを行なわせしめる
。又アンドゲートAND4‐4はOR4‐6が論理値1
を出力しているためアンドが取られ第4図bの11に示
す如くアンド出力P,を発4生し該出力を第1図の写し
込み動作制御回路TDKに伝え、該TDKを作動させ、
第1図の写し込み情報伝達回路F,を介してカメラCa
l内のデータ一写し込み用表示手段を駆動してデータ一
をフィルム面に写し込む、又OR4‐6の出力はタイマ
ーTIM日に入力し、該タイマーを作動させ、該タイマ
ーから第4図bの9に示す如く出力を発生させる。又上
記のOS,のパルスが消滅するとィンヒビットアンドl
AND4−,は第4図bの8に示す如く関となり、CP
04−,からのパルスをダウンカウンターDC4−,に
伝え、該DC4−,の内容をカウントダウンする。又前
記ダウンカウンターDC4‐2はアンドゲートAND4
‐2が関となった時点からCP04−,からのパルスが
伝わり「DC4‐2の内容からパルスが入力するたびご
とにカウントダウンされる。上記過程によりダウンカウ
ンターDC4−,、及びDC4‐2にパルスが入力し、
カウントダウンが行なえるのであるが、該過程において
、前記不図示のデータ−写し込み用表示手段による、デ
ータ一の写し込みがタイマーTIM4−,により規制さ
れる時間行なわれると、該タイマーTIM4−,は第4
図bの9に示される如くオフとなり、写し込情報伝達回
路F,を不動作となし、データ一の写し込み動作を停止
する。該データ一の写し込み動作が終了した後、ダウン
カウンターDCr2のカウントダウントが進み、該カウ
ンターに入力された撮影時間に対応したデジタル値と該
カウンターに入力したCP04−,からのパルスの数が
、該デジタル値に対応した数、入力すると、該ダウンカ
ウンターDC4‐2は第4図bの12に示す如くキャリ
−出力を発生する。今第4図bの時点t2にキャリー出
力が発生したとすると、該時点において、該キヤリー出
力がRSFF2のリセット端子Rに伝わり、該RSFF
2をリセットする。このためQ出力は論理値“0”とな
り、かつタイマーTIM日はオフとなっているのでOR
4‐6を閉状態となし、R,出力が消滅するため不図示
のカメラCalへの給電を停止するため撮影を停止する
。このためカメラCalの給電時間即ち撮影時間はアン
ドゲートAND4‐2が開となった時点toからダウン
カウンターDC4‐2からキャリー出力が発生するまで
の時間となり、この時間の間はカメラCalは給電状態
となっているため、カメラがモータードライブ装置に装
着されていれば、該時間の間連続的に撮影が行なわれる
。又カメラがモータードライブ装置に装着され、一コマ
撮影用にセットされている場合は前記OR4‐6から出
力が発生するたびに一コマ撮影を行なう。又上記の如く
時点t2でRSFF2のQ出力が“0”となるとアンド
ゲートAND4‐2も第4図bの7に示す如く閉状態と
なり、CP04−,からのパルスのカウンターDC4‐
2によるカウントを停止する。又前記DC4‐2のキャ
リ−出力はオアゲートOR4‐2を介してOS2に伝わ
り、ゲートG4‐2を瞬時間開となし、前記撮影時間情
報をダウンカウンターDC4‐2に入力する。又該カウ
ンターに撮影時間情報が入力される事によりキャリー出
力は消滅する。該操作により初回の撮影が終了し、その
後t3時点においてダウンカウンターDC4−,の内容
がCP04−,からのパルスによつてカウントダウンさ
れ第4図bの13の如くキャリー出力を発生すると、イ
ンヒピットアンド山ND4‐2及びOR4‐3が開とな
りRSFF2のセット入力Sに論理値“1”が入力する
事によりRSFF2は再びQ出力を発生する。又DC4
−,のキヤリ−出力OR7を介してワンショツトマルチ
バイブレータ−OS,に伝わり、該OS,の出力により
ゲートG4−,を関とし撮影周期情報をDC4−,に入
力すると共にインヒビツトアンドlAND4−,を瞬時
間閉状態となしCP04−,からのパルスのカウントを
瞬時間停止し、OS,が反転した時に山ND4−,は再
び開となり新たに入力されたDC4−,の内容のカウン
トダウンを再び行なう。又前記ら時点において発生した
RSFF2のQ出力はオアゲートOR4‐6に伝わり、
出力R,を発生させ再びカメラCalの不図示の回路へ
の給電を開始し、撮影を開始する。従がつて撮影周期力
■C4−,のキャリー出力により制御される。又この時
AND4‐2は閉となりCP04−,からのパルスをダ
ウンカウンターDC4‐2に伝え、該撮影時間に対応し
た内容からのカウントダウンを再び開始し、以下前述の
如くカウンターDC4‐2からキヤリー出力によりRS
FF2をリセットしカメラCalへの給電を停止する事
により撮影時間を規制すると共に、ダウンカウンターD
C4−,からキャリー出力を発生するたびごとに、RS
FF2をセットしOR4‐6を介してカメラCalへの
給電を開始する事によって撮影周期を規制し、該操作を
ダウンカウンターDC4‐3からキャリー出力が発生す
るまで繰り返えす。即ちRSFF2は前述の如く撮影の
たびごとにQ出力を発生するのでこれがカウンターC4
によりカウントされると共にダウンカウンターDC4‐
3に入力するので、DC4‐3に入力されている撮影回
教に対応したデジタル値から撮影のたびごとに力ウント
ダウンを行ないキャリー出力が発生した時、即ち設定さ
れた撮影回数に対応する回数の撮影が開始した時にイン
ヒビツトアンドlAND4‐2をキヤリー出力により閉
状態に保持し、該撮影の後ダウンカウンターDC4−,
がキヤリー出力を発生してもRSFF2をリセット状態
に保持する事により、シーケンス制御による撮影を終了
する。又上記過程においてカウンターC4がカウントを
行なうたびに、該カウンターC4の内容が前記レジスタ
ーDIR,5,DIR,6に伝わり、撮影のたびごとに
第6図の表示素子SS,−,3,SS,‐,4により、
撮影回数情報が点燈表示して、フィルム面に撮影回数が
記録される。尚上記シーケンス制御の説明はカメラCa
lのみの場合について行なったが、カメラCa2,Ca
3の場合も各レジスターC2R,C3Rに設定された撮
影周期、撮影時間、撮影回教情報により、それぞれM2
,地により同様に制御される。第5図、第6図、第7図
、第8図は本発明に係る制御装置のデータ‐写し込み動
作を制御するための制御回路で、第5図aは第1図、第
3図、第4図aに示した写し込み情報記憶用レジスター
DIRの各レジスターDIR3〜DIR,6に記憶され
ている情報を第6図カメラCal内の写し込み情報表示
用表示回路に伝えるための写し込み情報伝達回路F,を
示す回路図でDIR3〜DIR,6は前記レジスターD
IRの4ビットのレジスターDIR3〜DIR,6を示
し、a〜dは各レジスターの各ビットを構成するフリッ
ブフロップの出力端子を示している。AND6−,−,
〜AND6−,‐4はしジスターDIR30の出力端a
〜dとそれぞれ、一方の入力端を接続しているアンドゲ
ート、AND6‐2−.〜AND6‐2‐4はしジスタ
ーDm4の出力端a〜dとそれぞれ一方の入力端を接続
しているアンドゲートで、各レジスター○IR3〜DI
R,6のその出力端abcdに対し夕て4つのアンドゲ
ートAND6−,‐,〜AND6−,−4,AND6‐
2−,〜AND6‐2‐4,・・・・・・・・・・・・
AND6−,4−,〜AND6−,4‐4と接続してい
る。RC6は14ビットのりングカウンターでRC6−
,〜RC6−,4は各ビットを構成するフリップフロッ
プで、各フリップフロップ0の出力端は、前記各レジス
ターの出力端abcdに対して接続されている4つのア
ンドゲートの他方の入力端と接続している。OR6−,
‘まオアゲートで前記各レジスターの出力端と接続して
いるァンドゲートAND6−,‐,,AND6‐2−,
,AND肘4−,の出力端と接続している。OR6‐2
はオアゲートで前記各レジスターのb出力機と接続して
いるアンドゲートAND6−,‐2,AND6‐2【2
.・…・〇・・・…AND6−,4‐2の出力端と接続
している。OR6‐3はオアゲートで、前記各レジスタ
ーのC出力端と接続しているア ンドゲートAND6−
,‐3,AND6‐2‐3,AND6−,4‐3の出力
端と接続している。OR6‐4はオアゲートで、前記各
レジスターのd出力端と接続しているアンドゲートAN
D6−,‐4,AND6‐2‐4,・・…・・・・…A
ND6−,日の出力端と接続している。
又該オアゲートOR6−,〜OR6‐4の出力端はアン
ドゲートANDca,‐,〜ANDc山‐4とそれぞれ
接続している。前記リングカウンターRC6の各ビット
を構成するフリップフロップRC6−.〜RC6−,4
によるカウントの周期はTD〇こ入力するクロックパル
スの一周期に等しくとってある。又前言弘NDcaH〜
ANDca,−4は前述の如く「 その一方の入力端を
それぞれOR6−,〜OR6‐4の出力端と接続され、
他の入力端は第4図のタイマーTIM4−,の出力端P
Tに接続されている。
ドゲートANDca,‐,〜ANDc山‐4とそれぞれ
接続している。前記リングカウンターRC6の各ビット
を構成するフリップフロップRC6−.〜RC6−,4
によるカウントの周期はTD〇こ入力するクロックパル
スの一周期に等しくとってある。又前言弘NDcaH〜
ANDca,−4は前述の如く「 その一方の入力端を
それぞれOR6−,〜OR6‐4の出力端と接続され、
他の入力端は第4図のタイマーTIM4−,の出力端P
Tに接続されている。
SegDEC,はANDca,‐,〜AND側‐4に接
続され、該アンドゲートANDca,‐,〜ANDca
,‐4から出力される4ビットのデジタル情報をセブン
セグメント用のデジタルコ−ド‘こ変換するためのセグ
メントデコーダーでa,〜h,は該セグメントデコーダ
ーの出力端である。尚F2F3も第5図aに示したF,
の回路と全く同一の構成となっている。第5図bは第5
図aのリングカウンターRC6の動作を説明するための
動作説明用タイミングチャートで、1は第7図aのTD
CクロックCPを示し2はリングカウンターRC6のフ
リツプフロツプRC6−,の出力を示し、以下3〜15
は各フリップフロツプRC6‐2〜RC6−,4の出力
を示している。
続され、該アンドゲートANDca,‐,〜ANDca
,‐4から出力される4ビットのデジタル情報をセブン
セグメント用のデジタルコ−ド‘こ変換するためのセグ
メントデコーダーでa,〜h,は該セグメントデコーダ
ーの出力端である。尚F2F3も第5図aに示したF,
の回路と全く同一の構成となっている。第5図bは第5
図aのリングカウンターRC6の動作を説明するための
動作説明用タイミングチャートで、1は第7図aのTD
CクロックCPを示し2はリングカウンターRC6のフ
リツプフロツプRC6−,の出力を示し、以下3〜15
は各フリップフロツプRC6‐2〜RC6−,4の出力
を示している。
第6図は第1図示のデータ一写し込み用ドライバー回路
及び各カメラCal〜Ca3内のデータ‐写し込み用表
示回路を示すものでF,〜F3は第1図示の伝達回路、
SegDEC,〜SegDEC3は各F,〜F3内のデ
コ−ダードライバー、RC6はF,内のりングカウンタ
−、OR7−,〜OR?‐?は第1図のオアゲートOR
6に対応するオアゲートで、OR7−,は前記SegD
EC,〜SegDEC3のa,〜a3出力端に接続され
ている。又OR7‐2〜OR7‐7もOR7−,と同様
にSegDEC,〜SegDEC3の(q〜b2)〜(
封〜簸)出力端にそれぞれ接続されている。DRは第1
図のオアゲートOR7−.〜OR7‐7に接続されたセ
ブンセグメントドラィブ用ドライブ回路、SS・‐,〜
SS,‐,4はセブンセグメントで、該セブンセグメン
トSSr,〜SS,−,4はカメラCal内に一体的に
構成されており、該SS,‐,〜SS,‐,4はカメラ
Cal用のデータ−写し込み表示回路を構成している。
Tr7‐M〜Tr7−,−,4は前記セブンセグメント
SS,‐,〜SS,‐,4にそれぞれ接続されたトラン
ジスターで、該トランジスターTr7−,‐,〜Tr?
‐,‐,4のベースは前記タイマーTIM4−,のP,
出力端に接続されている。SS2,SS3は、カメラC
a2,Ca3内に設けられたデータ−写し込み用表示回
路で前記SS,と同様に構成されている。
及び各カメラCal〜Ca3内のデータ‐写し込み用表
示回路を示すものでF,〜F3は第1図示の伝達回路、
SegDEC,〜SegDEC3は各F,〜F3内のデ
コ−ダードライバー、RC6はF,内のりングカウンタ
−、OR7−,〜OR?‐?は第1図のオアゲートOR
6に対応するオアゲートで、OR7−,は前記SegD
EC,〜SegDEC3のa,〜a3出力端に接続され
ている。又OR7‐2〜OR7‐7もOR7−,と同様
にSegDEC,〜SegDEC3の(q〜b2)〜(
封〜簸)出力端にそれぞれ接続されている。DRは第1
図のオアゲートOR7−.〜OR7‐7に接続されたセ
ブンセグメントドラィブ用ドライブ回路、SS・‐,〜
SS,‐,4はセブンセグメントで、該セブンセグメン
トSSr,〜SS,−,4はカメラCal内に一体的に
構成されており、該SS,‐,〜SS,‐,4はカメラ
Cal用のデータ−写し込み表示回路を構成している。
Tr7‐M〜Tr7−,−,4は前記セブンセグメント
SS,‐,〜SS,‐,4にそれぞれ接続されたトラン
ジスターで、該トランジスターTr7−,‐,〜Tr?
‐,‐,4のベースは前記タイマーTIM4−,のP,
出力端に接続されている。SS2,SS3は、カメラC
a2,Ca3内に設けられたデータ−写し込み用表示回
路で前記SS,と同様に構成されている。
Tr7‐2−,〜Tr7‐2−,4はSS2に接続され
たトランジスターで、前記Tr7−,‐,〜Tr7‐日
4と同様に、SS2と接続されている。該トランジスタ
ーTr7‐M〜TrM‐,4のベースは前記タイマーT
IM−,と同一構成のカメラCa2用のタイマーの出力
端に接続されている。Tr7‐3−,〜Tr7‐3−,
4は前記TrM−,〜Tr7−,‐,4と同一の構成の
トランジスターで前許SS3に接続されている。又該ト
ランジスターのベースはタイマーTIM4−,と同一の
構成のカメラCa3用のタイマーの出力端に接続されて
いる。第7図aはTDC部の一実施例を示す回路図で入
力端P′,,P′2,P′3はそれぞれ前述の制御回路
M,M2M8からの出力P,P2P3が入力する様構成
されている。OR8−,〜OR8‐3はオアゲート、A
ND8−,‐,〜AND8‐3−,,AND8−,〜A
ND8‐3はアンドゲート、NAND8−,−,〜NA
ND8‐8‐3はナンドゲート、IN8−,〜IN8‐
6はインバーター、NOR8−,はノアゲートで、これ
らのゲートはRSフリツプフロツプFF^〜FFcのセ
ット、リセットのタイミングをP′,〜P′3に入力す
る信号により、制御するための制御ゲートである。
たトランジスターで、前記Tr7−,‐,〜Tr7‐日
4と同様に、SS2と接続されている。該トランジスタ
ーTr7‐M〜TrM‐,4のベースは前記タイマーT
IM−,と同一構成のカメラCa2用のタイマーの出力
端に接続されている。Tr7‐3−,〜Tr7‐3−,
4は前記TrM−,〜Tr7−,‐,4と同一の構成の
トランジスターで前許SS3に接続されている。又該ト
ランジスターのベースはタイマーTIM4−,と同一の
構成のカメラCa3用のタイマーの出力端に接続されて
いる。第7図aはTDC部の一実施例を示す回路図で入
力端P′,,P′2,P′3はそれぞれ前述の制御回路
M,M2M8からの出力P,P2P3が入力する様構成
されている。OR8−,〜OR8‐3はオアゲート、A
ND8−,‐,〜AND8‐3−,,AND8−,〜A
ND8‐3はアンドゲート、NAND8−,−,〜NA
ND8‐8‐3はナンドゲート、IN8−,〜IN8‐
6はインバーター、NOR8−,はノアゲートで、これ
らのゲートはRSフリツプフロツプFF^〜FFcのセ
ット、リセットのタイミングをP′,〜P′3に入力す
る信号により、制御するための制御ゲートである。
又これらFF^〜FFcの出力Q^〜Qcの出力端AB
Cは第4図のタイマーTIM4−,及びカメラCa2〜
Ca3用のタイマーにそれぞれ入力している。第7図a
のTDCの動作を説明するためのタイミングチヤートで
1はフリツフ。フロツプFF人〜FFcに入力するクロ
ツクパルスを示し、2,3はP′,入力端にのみP,出
力が入力した場合のQ^出力を示し、4,5,6,7は
P′,、P′2入力端にP,、P2出力が入力した場合
のQAQB出力を示し、8,9,10,11,12,1
3はP′,、P′2、P′3入力端にP,、P2、P3
出力が入力した場合のQ^Q8Qc出力をそれぞれ示し
ている。第7図cはQ^及びQB出力とIJングカウン
ターRC6の出力との関係を示すタイミングチャートで
ある。第8図は第4図aのタイマーTIM4−,の構成
を示す回路図でmTは積分回路で前記第4図aのオアゲ
ートOR4‐6からのR,出力により、作動する。該m
Tは前記FFAのA出力端に接続し、FF^のQ^出力
を積分する。AND8−,はアンドゲートで、その入力
端は前記積分回路INT及びFF^のQ出力端に接続さ
れている。N,PTは該タイマーの出力機でPT出力端
は前記第5図第6図のANDca,‐,〜AND地‐4
及びTr7−,‐,〜Tr7‐3−,4のベースに接続
され、N出力端は第4図aのオアゲートOR4‐6の入
力端と接続されている。データ‐写し込み動作を説明す
る前に第7図aのTDCの動作について説明する。
Cは第4図のタイマーTIM4−,及びカメラCa2〜
Ca3用のタイマーにそれぞれ入力している。第7図a
のTDCの動作を説明するためのタイミングチヤートで
1はフリツフ。フロツプFF人〜FFcに入力するクロ
ツクパルスを示し、2,3はP′,入力端にのみP,出
力が入力した場合のQ^出力を示し、4,5,6,7は
P′,、P′2入力端にP,、P2出力が入力した場合
のQAQB出力を示し、8,9,10,11,12,1
3はP′,、P′2、P′3入力端にP,、P2、P3
出力が入力した場合のQ^Q8Qc出力をそれぞれ示し
ている。第7図cはQ^及びQB出力とIJングカウン
ターRC6の出力との関係を示すタイミングチャートで
ある。第8図は第4図aのタイマーTIM4−,の構成
を示す回路図でmTは積分回路で前記第4図aのオアゲ
ートOR4‐6からのR,出力により、作動する。該m
Tは前記FFAのA出力端に接続し、FF^のQ^出力
を積分する。AND8−,はアンドゲートで、その入力
端は前記積分回路INT及びFF^のQ出力端に接続さ
れている。N,PTは該タイマーの出力機でPT出力端
は前記第5図第6図のANDca,‐,〜AND地‐4
及びTr7−,‐,〜Tr7‐3−,4のベースに接続
され、N出力端は第4図aのオアゲートOR4‐6の入
力端と接続されている。データ‐写し込み動作を説明す
る前に第7図aのTDCの動作について説明する。
今第7図bの如く出力P,のみが発生し、該出力がP′
,に入力している場合について説明すると、P,出力に
よりNAND肘‐2の一方の入力端は論理値“1”が入
力されており、該NAND8−,‐2の他の入力端は、
初期状態においてはFF^〜FFcがセットされておら
ず出力QA〜Qcを発生していないため、NOR8−,
は論理値“1”を出力している為、該“1”が入力され
ており、NAND8−,−2の出力は論理値“0”とな
っており、このためAND8−,の出力は論理値“0”
となり、これがインバーターm8‐4を介して反転され
、FF^のセット端子Sに伝わるためQ^出力を第7図
bの3の如く発生する。又Q^出力が発生すると、NO
R8−,の出力が“0”となるのであるが、Q^出力が
発生する事によりOR8‐2が出力“1”、又P2は出
力を発生していないので州8‐2の出力が‘‘1”であ
りAND8‐2−,の出力も“1”となり、これがOR
8‐3を介してAND8‐3−,の一方の入力端に伝わ
り、更にこの時P3出力も発生していないのでIN8‐
3の出力は“1”であり、AND8‐3−,の出力も“
1”となり、これがNAND8−.‐3の一方の入力端
に伝わり、かつ該NAND8−,‐3の他方のス、力端
はP,出力が印加されているので、NAND8−,‐3
の出力は“0’’を保持しており、P,出力が消滅する
までQ^出力を発生している。又P,P2が第7図bの
4,5に示す如く発生している場合はP,により上述の
如くQ^出力が発生するのであり、P2出力が発生した
時点、t2時点において、NAND8‐2−,の両入力
は“1”となり「その出力は‘‘0”となる。このため
、AND6‐2の出力は“0”となり、瓜8‐5を介し
てFFBのセット端子Sに該出力が印加されセットされ
るのであるが、該FFBの出力Q8は第7図bの1に示
したクロツクパルスCPが入力するまでは発生しておら
ず、該クロックパルスCPに同期して始めてQB出力が
発生する。又P2が発生した0時点において、AND8
‐2−,とAND8‐2‐2の出力は“0”となる為A
ND8‐3−,の出力も“0”となり、NAND8−,
‐3の出力が“1”又NAND8−,‐2の出力もNO
R6−,の出力が‘‘0”であるため‘‘1”、NAN
08−,‐,の出力もFFcの出力Qcが発生してし、
夕ないので“1”となり、AND8−,の出力が“1”
となりFF^はリセットされる。又上記の如くQBが出
力を発生すると、OR8‐3を介してAND8‐3−,
の一方の入力端に“1”が入力されかつP3は発生して
いないのでAND8‐3‐,はQBが発生した後、直0
ちに出力“1”を発生し、NAND肘‐3に伝えるため
、NAND6−,−3の出力は‘‘0”となり、AND
8−,も再び“0”となりセット端子SはIN8‐4を
介してセット状態となり、次のクロックパルスにより再
びQ^出力を発生する。又QAの出力が前タ述の如く消
滅した時点においてNAND8‐2−,は出力を“1”
となすため、AND8‐2も“1”を出力しリセツト端
子Rに該“1”を伝え、次のクロックパルスによりQ^
が前述の如く出力を発生した時にはQB出力は発生しな
い事となり以下同様に0クロツクパルスCPと同期して
交互にQ^Q8出力を発生する。又P,P2P3が第7
図bの8,9,10に示す如く発生した時同様にして1
1〜13に示す如く出力Q^QBQcを発生する。次い
でデータ‐写し込みの動作について説明す夕る。
,に入力している場合について説明すると、P,出力に
よりNAND肘‐2の一方の入力端は論理値“1”が入
力されており、該NAND8−,‐2の他の入力端は、
初期状態においてはFF^〜FFcがセットされておら
ず出力QA〜Qcを発生していないため、NOR8−,
は論理値“1”を出力している為、該“1”が入力され
ており、NAND8−,−2の出力は論理値“0”とな
っており、このためAND8−,の出力は論理値“0”
となり、これがインバーターm8‐4を介して反転され
、FF^のセット端子Sに伝わるためQ^出力を第7図
bの3の如く発生する。又Q^出力が発生すると、NO
R8−,の出力が“0”となるのであるが、Q^出力が
発生する事によりOR8‐2が出力“1”、又P2は出
力を発生していないので州8‐2の出力が‘‘1”であ
りAND8‐2−,の出力も“1”となり、これがOR
8‐3を介してAND8‐3−,の一方の入力端に伝わ
り、更にこの時P3出力も発生していないのでIN8‐
3の出力は“1”であり、AND8‐3−,の出力も“
1”となり、これがNAND8−.‐3の一方の入力端
に伝わり、かつ該NAND8−,‐3の他方のス、力端
はP,出力が印加されているので、NAND8−,‐3
の出力は“0’’を保持しており、P,出力が消滅する
までQ^出力を発生している。又P,P2が第7図bの
4,5に示す如く発生している場合はP,により上述の
如くQ^出力が発生するのであり、P2出力が発生した
時点、t2時点において、NAND8‐2−,の両入力
は“1”となり「その出力は‘‘0”となる。このため
、AND6‐2の出力は“0”となり、瓜8‐5を介し
てFFBのセット端子Sに該出力が印加されセットされ
るのであるが、該FFBの出力Q8は第7図bの1に示
したクロツクパルスCPが入力するまでは発生しておら
ず、該クロックパルスCPに同期して始めてQB出力が
発生する。又P2が発生した0時点において、AND8
‐2−,とAND8‐2‐2の出力は“0”となる為A
ND8‐3−,の出力も“0”となり、NAND8−,
‐3の出力が“1”又NAND8−,‐2の出力もNO
R6−,の出力が‘‘0”であるため‘‘1”、NAN
08−,‐,の出力もFFcの出力Qcが発生してし、
夕ないので“1”となり、AND8−,の出力が“1”
となりFF^はリセットされる。又上記の如くQBが出
力を発生すると、OR8‐3を介してAND8‐3−,
の一方の入力端に“1”が入力されかつP3は発生して
いないのでAND8‐3‐,はQBが発生した後、直0
ちに出力“1”を発生し、NAND肘‐3に伝えるため
、NAND6−,−3の出力は‘‘0”となり、AND
8−,も再び“0”となりセット端子SはIN8‐4を
介してセット状態となり、次のクロックパルスにより再
びQ^出力を発生する。又QAの出力が前タ述の如く消
滅した時点においてNAND8‐2−,は出力を“1”
となすため、AND8‐2も“1”を出力しリセツト端
子Rに該“1”を伝え、次のクロックパルスによりQ^
が前述の如く出力を発生した時にはQB出力は発生しな
い事となり以下同様に0クロツクパルスCPと同期して
交互にQ^Q8出力を発生する。又P,P2P3が第7
図bの8,9,10に示す如く発生した時同様にして1
1〜13に示す如く出力Q^QBQcを発生する。次い
でデータ‐写し込みの動作について説明す夕る。
前記シーケンス制御動作の過程において、第4図aのオ
アゲートOR4‐6が関となった時オアゲートOR4‐
6の出力R,が発生してカメラCalの給電を開始して
撮影を行なう際に、前述の如くAND4‐4は出力P,
を発生し、該出力P,は第7図ao示のnにのP′,入
力機に伝わる。今カメラCalのみが撮影状態にあり、
カメラCa2,Ca3は撮影状態にないとすると、第7
図bに示す如く、フリツプフロツプFF^の出力端Aの
みが出力Q^を発生する。該出力は第8図のタイマーT
IM日を構成する積分回路川T‘こ入力し「該積分回路
INTはFF^の出力を積分すると共に、該積分回路は
出力を発生し、該出力を端子Nを介して第4図aのオア
ゲートOR4‐6に伝える。又該出力は第8図のアンド
ゲートAND8−,の一方の入力端に伝わる。このため
該ァンドゲートは前記FF^の出力と該積分回路INT
とのアンドを取るため、P’出力を発生し第5図aのア
ンドゲートAND細−,〜ANDc山‐4に伝え、該ア
ンドゲートを関とする。又この時レジスターDIR3〜
DIR,6に記憶されている写し込み情報は該ゲートA
ND地−,〜ANDca,‐4を介して第5図第6図の
セグメントデコーダーSegDEC,に入力されるので
あるが、該動作を詳細に説明する。第5図bは第5図a
に示すリングカウンターRC6の動作を示すタイミング
図で、第5図bの2はRC6の第1番目のビットを構成
するフリップフロップRC6−,の出力、第5図bの3
はフリップフロツプRC6‐2の出力、以下4〜15は
フリツプフロツプRC6‐3〜RC6−,4の出力をそ
れぞれ示している。フリツプフロツプRC6−,が第5
図bの2の如く、出力を発生すると、該出力は第5図a
のアンドゲートAND6−,−,〜AND6−,−4の
一方の入力に伝わる。このためDIRの4ビットのレジ
スターDIR3の内容が該ゲートを介してそれぞれOR
6−,〜OR6‐4に伝わる。前記レジスターDIR3
の内容が伝わり、該AND地−,〜ANDca,‐4は
前述の如く関となっている為、セグメントデコーダーS
egDEC.に入力し、セブンセグメント用のコードに
デコードされる。又この時前記リングカウンターのフリ
ツプフロップRC6−,の出力は第6図のトランジスタ
ーTr7−,‐,のェミッターに伝わると共にTr,‐
,‐.〜Tr7‐,‐,4のベースには前記タイマーの
出力PTが印加されているため該トランジスターTr7
‐,−,のみがオンとなり、該トランジスターTr7−
,‐,に接続している。前記レジスターDIR3に記憶
されている情報表示用セブンセグメントSS,‐,のみ
が作動状態となり、オアゲートOR7−,〜OR7‐7
、ドライバーDRを介して前記デコーダーSegDEC
,によりQ,〜&端子にセブンセグメントの表示用デジ
タル値としてデコードされた内容が、該セブンセグメン
トSS,−,により表示される。該セグメントSS,‐
,により表示が行なわれた後、リングカウンターRC6
のフリップフロツプRC6−,の出力は消滅し、RC6
‐2が第5図bの3に示す如く出力を発生するので、レ
ジスターDIR4の各ビットの出力端に一方の入力端を
接続しているアンドゲートAND6‐2−,〜AND6
‐2‐4の他方の入力端に、該フリップフロップRC6
‐2の出力が伝わるため、該ゲートAND6‐2−,〜
AND6‐2‐4が関となりレジスターDIR4の内容
を、OR6−,〜OR6‐4を介してANDca,。・
〜AND脚‐4に伝えると共に、前記フリツプフロツプ
RC6‐2の出力端と接続しているトランジスターTr
7−,‐2がオンとなり、以下セブンセグメントSSH
によりレジスターDIR3の内容が表示された如く、ト
ランジスターTr7−,‐2と接続しているセプンセグ
メントSS,‐2によりレジスターDIR4の内容が、
フリツプフロップRC6‐2が出力を発生している期間
のみ点燈表示され、次いでフリップフロップRC6‐3
〜RC6−,4の出力に同期して時系列的に順次レジス
ターDIR5〜DIR,6の内容がセグメントSS,−
3〜SS,−,4による表示が終了すると再びSS,‐
,〜SS,−,4によりレジスターDIR3〜DIR,
6の内容が繰り返えし表示され、該セブンセグメントS
S,‐,〜SS,‐,4から成る写し込み用表示素子が
レジスターDIRに記憶されたデータ一を点燈表示し、
フィルム面にレジスターDIRに記憶されているデータ
−を写し込む。上記の如くセグメントSS,−,〜SS
,‐,4によるデータ一写し込みが行なわれている間第
8図の積分回路は第7図aのFF^のQA出力を積分し
ており、該積分値が所定の値に達すると、該積分回路m
Tの出力が反転してアンドゲートAND8−,は閉状態
となる。このためPT出力は消滅しゲートANDca,
‐,〜ANDca,‐4は閉じレジスターDIRの内容
を転送を停止すると共にセブンセグメントSS,−,〜
SS,‐,4と接続しているトランジスターTr7−,
‐,〜Tr7−,‐,4をオフとなし、データ一写し込
み動作を停止する。又データ‐写し込み動作が停止した
時、前述の如く第8図の積分回路mTは反転するため、
第4図aのタイマーTIM4−.からN端子を介して入
力するオアゲートOR4‐6への信号は消滅することと
なるのであるが、該データ一写し込み動作の時間がRS
FF2のQ出力が発生している時間、即ち撮影時間より
も短時間である時は、OR4‐6は出力を発生している
ので、カメラCalへの給電は持続している。又撮影時
間よりもデータ一写し込み時間が長い時においては、R
SFF2のQ出力が消滅した後も、データ‐写し込み動
作が終了するまでは、タイマーTI地−,は出力を発生
し続けているので、OR4‐6は出力を発生しており、
撮影が終了した後もデータ‐写し込み動作が終了するま
でカメラCalへの給電は持続される為カメラをモータ
ードライブ装置に装着して、一コマ撮りに設定している
際、通常、給電停止により、フィルムが巻き上げられる
のであるがデータ‐写し込みが終了するまではカメラ及
びモータードライブ装置に給電され続けている為に、デ
ータ‐写し込みが終了するまではフィルムが巻き上げら
れず、データ一の写し込みが行なわれる。以上はカメラ
Calにのみデータ一を写し込む場合についての説明で
あるが、次いでカメラCalとCa2とを同時にデータ
一を写し込む場合について説明する。今カメラCal及
びCa2にそれぞれレジスターDIR.D2Rからのデ
ータ一を写し込む場合、制御回路M,が、第7図bの4
,5に示す如く、カメラCalのデータ‐写し込み動作
用信号P,を発生している途中でカメラCa2のデータ
−写し込み動作用信号P2を出力したとすると、P,出
力が発生した時点t,において第7図aの入力端P′,
該出力が入力し、前述の如くFF^はセットされ、出力
Q^を発生し、レジスターDIRの内容を前述の如くフ
ィルム面に写し込む。該レジスターDIRのデータ一の
写し込み動作の途中ら時点において制御回路M2により
、出力P2が、出力されたとすると、クロツクパルスC
Pに同期してFF人はリセツトされ、FFBがセットさ
れ、以下クロツクパルスがFF^,FFBに入力するた
びごとにFF^とFFBが反転を操返えす事となり、第
7図b6,7の如く、交互に出力Q^QBを発生する。
上記過程において出力Q^からQBに切替わると、不図
示のTIM4−,に対応するカメラCa2用の写し込み
時間制御用タイマーは、QB出力によりTI地−,がP
Tを出力したと同様にP,出力を発生するので、第6図
のゲートAND物−,〜ANDca2‐4は開状態とな
ると共に、カメラCa2内のデータ‐写し込み用セブン
セグメントSS2−,〜SS2−,4の駆動トランジス
ターTr7‐2−,〜Tr7‐2−,4のベースにPT
出力の出力が印加される。又、カメラCa2用の情報伝
達回路F2には前記リングカウンターRC6の出力が伝
達されているために、前記のレジスターDIRの内容が
カメラCal用のセブンセグメントSS,‐,〜SS,
‐,4により点燈表示したと同様に、レジスターD2R
3〜D2R,6の内容が前記リングカウンターのビット
を構成するフリップフロップの出力と同期して、セブン
セグメントSS2−,〜SSM4により時系列的に点燈
表示される。又該QB出力による、セブンセグメントS
S2−,〜SS2−,4によるデータ‐写し込みが終了
した時点で、再び出力Q^が発生するため、前述の如く
再度レジスターDIRの内容がセブンセグメントにより
点燈表示される。即ちセブンセグメントSS,‐,〜S
S,‐,4とSS2−,〜SS2−,4はQB及びQA
出力に同期して交互にレジスターDIR及びD2Rの内
容を点燈表示する。上記データ‐写し込み動作の過程に
おいてQA出力が前記の如くタイマーTI地−,の積分
回路INTにより所定量に積分されるとタイマーの出力
は反転しPT出力を消滅させるためゲートANDca,
‐,〜ANDca,‐4を閉じると共にトランジスター
Tr7−,‐,〜Tr7−,‐,4を不作動としセブン
セグメントSS,−,〜SS,‐,4を不作勤状態とな
し、レジスターDIRの内容の写し込み動作を停止する
。又この時カメラCalの撮影時間が終了しておりRS
FF2のQ出力が消滅しているとすると、P,出力も消
滅するため、第7図aのTDCの入力端P2のみに入力
信号が存在するため、t3時点においてFFBの出力B
は出力を発生し続けカメラCa2用のタイマーにより所
定量、該出力が積分されてるまで、レジスタ−D2Rの
内容がセブンセグメントSSM〜SS2−,4により点
燈表示され、データ一の写し込みが行なわれる。又カメ
ラCal,Ca2,Ca3に、同時にレジスターDIR
,D2R,D3Rの内容を写し込む時は上述と同様にし
て第7図b 8〜13に示すタイミングでデータ一の写
し込みが行なわれる。第9図は本発明に係る制御装置の
露出制御用演算回路の一実施例を示すもので、9−1は
光起電力素子等の受光素子を含有し、被写体からの光を
受光し、該被写体輝度に対応した電圧を発生する光電変
換器、9−2は該光電変換器9一2の出力を対数圧縮し
、被写体輝度の対数圧縮された値Bvに対応した電圧を
形成する対数圧縮手段、9一5は該出力をデジタル値に
変換するA−○変換器であり、該9一1,9一2,9−
5は第1図の獲り光回路10を形成している。9−3は
第2図のフィルム感度設定用ダイヤルASA功こ連動し
て、該ダイヤルにより設定されたASA情報の対数圧縮
された値Svを形成するデジタルスイッチ手段「TBは
第2図のシャッター優先モードを指定するためのキーボ
タンで該キーボタンTBを押下する事によりフリツプフ
ロツプFF9−,が出力を発生する様構成されている。
アゲートOR4‐6が関となった時オアゲートOR4‐
6の出力R,が発生してカメラCalの給電を開始して
撮影を行なう際に、前述の如くAND4‐4は出力P,
を発生し、該出力P,は第7図ao示のnにのP′,入
力機に伝わる。今カメラCalのみが撮影状態にあり、
カメラCa2,Ca3は撮影状態にないとすると、第7
図bに示す如く、フリツプフロツプFF^の出力端Aの
みが出力Q^を発生する。該出力は第8図のタイマーT
IM日を構成する積分回路川T‘こ入力し「該積分回路
INTはFF^の出力を積分すると共に、該積分回路は
出力を発生し、該出力を端子Nを介して第4図aのオア
ゲートOR4‐6に伝える。又該出力は第8図のアンド
ゲートAND8−,の一方の入力端に伝わる。このため
該ァンドゲートは前記FF^の出力と該積分回路INT
とのアンドを取るため、P’出力を発生し第5図aのア
ンドゲートAND細−,〜ANDc山‐4に伝え、該ア
ンドゲートを関とする。又この時レジスターDIR3〜
DIR,6に記憶されている写し込み情報は該ゲートA
ND地−,〜ANDca,‐4を介して第5図第6図の
セグメントデコーダーSegDEC,に入力されるので
あるが、該動作を詳細に説明する。第5図bは第5図a
に示すリングカウンターRC6の動作を示すタイミング
図で、第5図bの2はRC6の第1番目のビットを構成
するフリップフロップRC6−,の出力、第5図bの3
はフリップフロツプRC6‐2の出力、以下4〜15は
フリツプフロツプRC6‐3〜RC6−,4の出力をそ
れぞれ示している。フリツプフロツプRC6−,が第5
図bの2の如く、出力を発生すると、該出力は第5図a
のアンドゲートAND6−,−,〜AND6−,−4の
一方の入力に伝わる。このためDIRの4ビットのレジ
スターDIR3の内容が該ゲートを介してそれぞれOR
6−,〜OR6‐4に伝わる。前記レジスターDIR3
の内容が伝わり、該AND地−,〜ANDca,‐4は
前述の如く関となっている為、セグメントデコーダーS
egDEC.に入力し、セブンセグメント用のコードに
デコードされる。又この時前記リングカウンターのフリ
ツプフロップRC6−,の出力は第6図のトランジスタ
ーTr7−,‐,のェミッターに伝わると共にTr,‐
,‐.〜Tr7‐,‐,4のベースには前記タイマーの
出力PTが印加されているため該トランジスターTr7
‐,−,のみがオンとなり、該トランジスターTr7−
,‐,に接続している。前記レジスターDIR3に記憶
されている情報表示用セブンセグメントSS,‐,のみ
が作動状態となり、オアゲートOR7−,〜OR7‐7
、ドライバーDRを介して前記デコーダーSegDEC
,によりQ,〜&端子にセブンセグメントの表示用デジ
タル値としてデコードされた内容が、該セブンセグメン
トSS,−,により表示される。該セグメントSS,‐
,により表示が行なわれた後、リングカウンターRC6
のフリップフロツプRC6−,の出力は消滅し、RC6
‐2が第5図bの3に示す如く出力を発生するので、レ
ジスターDIR4の各ビットの出力端に一方の入力端を
接続しているアンドゲートAND6‐2−,〜AND6
‐2‐4の他方の入力端に、該フリップフロップRC6
‐2の出力が伝わるため、該ゲートAND6‐2−,〜
AND6‐2‐4が関となりレジスターDIR4の内容
を、OR6−,〜OR6‐4を介してANDca,。・
〜AND脚‐4に伝えると共に、前記フリツプフロツプ
RC6‐2の出力端と接続しているトランジスターTr
7−,‐2がオンとなり、以下セブンセグメントSSH
によりレジスターDIR3の内容が表示された如く、ト
ランジスターTr7−,‐2と接続しているセプンセグ
メントSS,‐2によりレジスターDIR4の内容が、
フリツプフロップRC6‐2が出力を発生している期間
のみ点燈表示され、次いでフリップフロップRC6‐3
〜RC6−,4の出力に同期して時系列的に順次レジス
ターDIR5〜DIR,6の内容がセグメントSS,−
3〜SS,−,4による表示が終了すると再びSS,‐
,〜SS,−,4によりレジスターDIR3〜DIR,
6の内容が繰り返えし表示され、該セブンセグメントS
S,‐,〜SS,‐,4から成る写し込み用表示素子が
レジスターDIRに記憶されたデータ一を点燈表示し、
フィルム面にレジスターDIRに記憶されているデータ
−を写し込む。上記の如くセグメントSS,−,〜SS
,‐,4によるデータ一写し込みが行なわれている間第
8図の積分回路は第7図aのFF^のQA出力を積分し
ており、該積分値が所定の値に達すると、該積分回路m
Tの出力が反転してアンドゲートAND8−,は閉状態
となる。このためPT出力は消滅しゲートANDca,
‐,〜ANDca,‐4は閉じレジスターDIRの内容
を転送を停止すると共にセブンセグメントSS,−,〜
SS,‐,4と接続しているトランジスターTr7−,
‐,〜Tr7−,‐,4をオフとなし、データ一写し込
み動作を停止する。又データ‐写し込み動作が停止した
時、前述の如く第8図の積分回路mTは反転するため、
第4図aのタイマーTIM4−.からN端子を介して入
力するオアゲートOR4‐6への信号は消滅することと
なるのであるが、該データ一写し込み動作の時間がRS
FF2のQ出力が発生している時間、即ち撮影時間より
も短時間である時は、OR4‐6は出力を発生している
ので、カメラCalへの給電は持続している。又撮影時
間よりもデータ一写し込み時間が長い時においては、R
SFF2のQ出力が消滅した後も、データ‐写し込み動
作が終了するまでは、タイマーTI地−,は出力を発生
し続けているので、OR4‐6は出力を発生しており、
撮影が終了した後もデータ‐写し込み動作が終了するま
でカメラCalへの給電は持続される為カメラをモータ
ードライブ装置に装着して、一コマ撮りに設定している
際、通常、給電停止により、フィルムが巻き上げられる
のであるがデータ‐写し込みが終了するまではカメラ及
びモータードライブ装置に給電され続けている為に、デ
ータ‐写し込みが終了するまではフィルムが巻き上げら
れず、データ一の写し込みが行なわれる。以上はカメラ
Calにのみデータ一を写し込む場合についての説明で
あるが、次いでカメラCalとCa2とを同時にデータ
一を写し込む場合について説明する。今カメラCal及
びCa2にそれぞれレジスターDIR.D2Rからのデ
ータ一を写し込む場合、制御回路M,が、第7図bの4
,5に示す如く、カメラCalのデータ‐写し込み動作
用信号P,を発生している途中でカメラCa2のデータ
−写し込み動作用信号P2を出力したとすると、P,出
力が発生した時点t,において第7図aの入力端P′,
該出力が入力し、前述の如くFF^はセットされ、出力
Q^を発生し、レジスターDIRの内容を前述の如くフ
ィルム面に写し込む。該レジスターDIRのデータ一の
写し込み動作の途中ら時点において制御回路M2により
、出力P2が、出力されたとすると、クロツクパルスC
Pに同期してFF人はリセツトされ、FFBがセットさ
れ、以下クロツクパルスがFF^,FFBに入力するた
びごとにFF^とFFBが反転を操返えす事となり、第
7図b6,7の如く、交互に出力Q^QBを発生する。
上記過程において出力Q^からQBに切替わると、不図
示のTIM4−,に対応するカメラCa2用の写し込み
時間制御用タイマーは、QB出力によりTI地−,がP
Tを出力したと同様にP,出力を発生するので、第6図
のゲートAND物−,〜ANDca2‐4は開状態とな
ると共に、カメラCa2内のデータ‐写し込み用セブン
セグメントSS2−,〜SS2−,4の駆動トランジス
ターTr7‐2−,〜Tr7‐2−,4のベースにPT
出力の出力が印加される。又、カメラCa2用の情報伝
達回路F2には前記リングカウンターRC6の出力が伝
達されているために、前記のレジスターDIRの内容が
カメラCal用のセブンセグメントSS,‐,〜SS,
‐,4により点燈表示したと同様に、レジスターD2R
3〜D2R,6の内容が前記リングカウンターのビット
を構成するフリップフロップの出力と同期して、セブン
セグメントSS2−,〜SSM4により時系列的に点燈
表示される。又該QB出力による、セブンセグメントS
S2−,〜SS2−,4によるデータ‐写し込みが終了
した時点で、再び出力Q^が発生するため、前述の如く
再度レジスターDIRの内容がセブンセグメントにより
点燈表示される。即ちセブンセグメントSS,‐,〜S
S,‐,4とSS2−,〜SS2−,4はQB及びQA
出力に同期して交互にレジスターDIR及びD2Rの内
容を点燈表示する。上記データ‐写し込み動作の過程に
おいてQA出力が前記の如くタイマーTI地−,の積分
回路INTにより所定量に積分されるとタイマーの出力
は反転しPT出力を消滅させるためゲートANDca,
‐,〜ANDca,‐4を閉じると共にトランジスター
Tr7−,‐,〜Tr7−,‐,4を不作動としセブン
セグメントSS,−,〜SS,‐,4を不作勤状態とな
し、レジスターDIRの内容の写し込み動作を停止する
。又この時カメラCalの撮影時間が終了しておりRS
FF2のQ出力が消滅しているとすると、P,出力も消
滅するため、第7図aのTDCの入力端P2のみに入力
信号が存在するため、t3時点においてFFBの出力B
は出力を発生し続けカメラCa2用のタイマーにより所
定量、該出力が積分されてるまで、レジスタ−D2Rの
内容がセブンセグメントSSM〜SS2−,4により点
燈表示され、データ一の写し込みが行なわれる。又カメ
ラCal,Ca2,Ca3に、同時にレジスターDIR
,D2R,D3Rの内容を写し込む時は上述と同様にし
て第7図b 8〜13に示すタイミングでデータ一の写
し込みが行なわれる。第9図は本発明に係る制御装置の
露出制御用演算回路の一実施例を示すもので、9−1は
光起電力素子等の受光素子を含有し、被写体からの光を
受光し、該被写体輝度に対応した電圧を発生する光電変
換器、9−2は該光電変換器9一2の出力を対数圧縮し
、被写体輝度の対数圧縮された値Bvに対応した電圧を
形成する対数圧縮手段、9一5は該出力をデジタル値に
変換するA−○変換器であり、該9一1,9一2,9−
5は第1図の獲り光回路10を形成している。9−3は
第2図のフィルム感度設定用ダイヤルASA功こ連動し
て、該ダイヤルにより設定されたASA情報の対数圧縮
された値Svを形成するデジタルスイッチ手段「TBは
第2図のシャッター優先モードを指定するためのキーボ
タンで該キーボタンTBを押下する事によりフリツプフ
ロツプFF9−,が出力を発生する様構成されている。
FNOBは第2図の絞り優先モードを指定するためのキ
ーボタンで、該キーボタンFNOBを押下する事により
フリツプフロツプFF9‐2が出力を発生する様構成さ
れており、前記FF9−,とFF9‐2はいずれか一つ
のみ出力を発生すJる様接続されている。NAND9−
,はFF9−,? FF9‐2の出力端に接続されたナ
ンドゲート、AND9−,,AND9‐2はアンドゲー
トで、その入力端は「 それぞれ前記FF9−,,FF
9‐2の出力端及び「第2図の暦数キーに連動して、層
数された数値に対してデ」ジタル値を出力するSNBC
に接続されている。9−7は前記公ND9−,に接続さ
れ、前記SNBCから出力されたシャッター秒時に対応
したデジタル値を対数圧縮したデジタル値に変換するた
めのコード変換回路、9一8‘ま前記AND9‐2に接
続され「2SNBCから出力される絞り値に対応したデ
ジタル値を対数圧縮したデジタル値に変換するためのコ
ード変換回路、OR9−,,OR9‐2はオアゲートで
一方の入力端はそれぞれ前記9一7,9一8のコ−ド変
換回路に接続されている。
ーボタンで、該キーボタンFNOBを押下する事により
フリツプフロツプFF9‐2が出力を発生する様構成さ
れており、前記FF9−,とFF9‐2はいずれか一つ
のみ出力を発生すJる様接続されている。NAND9−
,はFF9−,? FF9‐2の出力端に接続されたナ
ンドゲート、AND9−,,AND9‐2はアンドゲー
トで、その入力端は「 それぞれ前記FF9−,,FF
9‐2の出力端及び「第2図の暦数キーに連動して、層
数された数値に対してデ」ジタル値を出力するSNBC
に接続されている。9−7は前記公ND9−,に接続さ
れ、前記SNBCから出力されたシャッター秒時に対応
したデジタル値を対数圧縮したデジタル値に変換するた
めのコード変換回路、9一8‘ま前記AND9‐2に接
続され「2SNBCから出力される絞り値に対応したデ
ジタル値を対数圧縮したデジタル値に変換するためのコ
ード変換回路、OR9−,,OR9‐2はオアゲートで
一方の入力端はそれぞれ前記9一7,9一8のコ−ド変
換回路に接続されている。
又該OR9−,,20R9‐2の他方の入力端はカメラ
のCal〜Ca3等のに接続され、カメラからのシャッ
ター秒時値や絞り値を入力する端子モxのv,extT
vを有している。OR側は前記OR9−,,OR9−2
に接続されたオアゲートである。9一10は演算回路で
前記30R9‐3,9一5,9一6に接続されており、
これらから出力されるTv,Av,Sv、及びBvに対
応したデジタル値を演算する演算回路で「該演算回路は
前記9一5,9一6から出力されるBv,Stに対応し
たデジタル値を加算する加算器と該加算3器の出力から
前記OR9−3を介して入力されるTv又はAvに対応
したデジタル値を減算する減算器を含有しており、Tv
又はAv値に対応したデジタル値を出力する。
のCal〜Ca3等のに接続され、カメラからのシャッ
ター秒時値や絞り値を入力する端子モxのv,extT
vを有している。OR側は前記OR9−,,OR9−2
に接続されたオアゲートである。9一10は演算回路で
前記30R9‐3,9一5,9一6に接続されており、
これらから出力されるTv,Av,Sv、及びBvに対
応したデジタル値を演算する演算回路で「該演算回路は
前記9一5,9一6から出力されるBv,Stに対応し
たデジタル値を加算する加算器と該加算3器の出力から
前記OR9−3を介して入力されるTv又はAvに対応
したデジタル値を減算する減算器を含有しており、Tv
又はAv値に対応したデジタル値を出力する。
AND9‐3はアンドゲートで該ゲートは前記ナンドゲ
ートNAND9−,及び演算回路9一10の出力端に接
続されている。AND9‐4,AND9‐5はアンドゲ
ートで、AND9‐4の入力端は前記FF9−,の出力
及びAND9‐3の出力端に接続これ、AND9‐5の
入力端は前記FF9‐2の出力及びAND9‐3の出力
端に接続されている。OR9‐4,OR9‐5はオアゲ
ートで、OR9‐4の入力は前記AND9‐4の出力及
び9一8の出力端に接続され、OR9‐5の入力は前記
AND9‐5及び9一7の出力端に接続されOR9‐4
はTvに対応したデジタル値を出力し、OR9‐5はA
vに対応したデジタル値を出力する。AND9‐6〜A
ND9−,.はアンドゲートで、AND船,AND9‐
8,AND9−,oの一方の入力端は前記OR9‐4に
接続されており、AND9‐6の他方の入力は前記C,
SCに接続されている。又AND9−8の他の入力機は
前記C2SCに接続され、AND9−,oの他の入力端
はC3SCに接続されている。更にAND9‐7,AN
D9‐9,AND9−,.の方の入力端は前記OR9‐
5に接続され、AND9‐7の他の入力端はC・SCに
」AND9‐9の他の入力端はC2SCに、AND9−
,.の他の入力端はC3SCにそれぞれ接続されている
。Av,Regは前記AND9‐6に接続されたレジス
ターで、該レジスターはカメラCalの絞り制御情報を
記憶する。Tv,RegはAND9‐7に接続されカメ
ラCalのシャッター制御情報を記憶する。又Av2R
eg,Tv2RegはそれぞれAND9‐8,AND9
‐9に接続されたレジスターでカメラCa2の制御情報
を記憶する。Av3Reg,Tv3RegはそれぞれA
ND9−,。,AND9−,.に接続されたレジスター
でカメラCa3の制御情報を記憶する。9−7〆,9一
8?は、その入力されるデジタル値を対数伸長したデジ
タルコ−ドに変換するコード変換器、OR9‐6,OR
Mはオアゲートで、OR9‐6の一方の入力端は前記9
一7′に又他方の入力端は前記AND9−,に援続され
ている。
ートNAND9−,及び演算回路9一10の出力端に接
続されている。AND9‐4,AND9‐5はアンドゲ
ートで、AND9‐4の入力端は前記FF9−,の出力
及びAND9‐3の出力端に接続これ、AND9‐5の
入力端は前記FF9‐2の出力及びAND9‐3の出力
端に接続されている。OR9‐4,OR9‐5はオアゲ
ートで、OR9‐4の入力は前記AND9‐4の出力及
び9一8の出力端に接続され、OR9‐5の入力は前記
AND9‐5及び9一7の出力端に接続されOR9‐4
はTvに対応したデジタル値を出力し、OR9‐5はA
vに対応したデジタル値を出力する。AND9‐6〜A
ND9−,.はアンドゲートで、AND船,AND9‐
8,AND9−,oの一方の入力端は前記OR9‐4に
接続されており、AND9‐6の他方の入力は前記C,
SCに接続されている。又AND9−8の他の入力機は
前記C2SCに接続され、AND9−,oの他の入力端
はC3SCに接続されている。更にAND9‐7,AN
D9‐9,AND9−,.の方の入力端は前記OR9‐
5に接続され、AND9‐7の他の入力端はC・SCに
」AND9‐9の他の入力端はC2SCに、AND9−
,.の他の入力端はC3SCにそれぞれ接続されている
。Av,Regは前記AND9‐6に接続されたレジス
ターで、該レジスターはカメラCalの絞り制御情報を
記憶する。Tv,RegはAND9‐7に接続されカメ
ラCalのシャッター制御情報を記憶する。又Av2R
eg,Tv2RegはそれぞれAND9‐8,AND9
‐9に接続されたレジスターでカメラCa2の制御情報
を記憶する。Av3Reg,Tv3RegはそれぞれA
ND9−,。,AND9−,.に接続されたレジスター
でカメラCa3の制御情報を記憶する。9−7〆,9一
8?は、その入力されるデジタル値を対数伸長したデジ
タルコ−ドに変換するコード変換器、OR9‐6,OR
Mはオアゲートで、OR9‐6の一方の入力端は前記9
一7′に又他方の入力端は前記AND9−,に援続され
ている。
又OR7‐7の入力端は前記9一8〆,AND9‐2に
接続されている。AND9−,2〜AND9−,7はア
ンドゲートで、AND9−,2〜AND9−,5の一方
の入力端は前記OR9‐6に接続され、AND9‐8〜
AND9−,5の他方の入力端はC,SCに接続されて
いる。又AND9−,5,AND9−,7の一方の入力
端はOR9‐7に接続され他方の入力端はC,SCに接
続されている。EIRは第1図のレジスターで、該レジ
スターはEIR,〜EIR,6までの4ビットのレジス
ターから構成されており、レジスターEIR,にはデジ
タル値“0001”が各ビットに記憶されている。
接続されている。AND9−,2〜AND9−,7はア
ンドゲートで、AND9−,2〜AND9−,5の一方
の入力端は前記OR9‐6に接続され、AND9‐8〜
AND9−,5の他方の入力端はC,SCに接続されて
いる。又AND9−,5,AND9−,7の一方の入力
端はOR9‐7に接続され他方の入力端はC,SCに接
続されている。EIRは第1図のレジスターで、該レジ
スターはEIR,〜EIR,6までの4ビットのレジス
ターから構成されており、レジスターEIR,にはデジ
タル値“0001”が各ビットに記憶されている。
又レジスターEIR2は露出モードを表わすデジタル値
“1110’’が記憶されている。又レジスターEIR
3〜EIR6までは前記アンドゲートAND9−,2〜
AND9−,5に接続されシャツ夕−・秒時情報を記憶
する。更にEIR7,EIR8はアンドゲートAND9
−,6,AND9−,7に接続され、絞り情報を記憶す
る。E2R,E3RもEIRと同様に構成されている。
TCC9−,は前記レジスターEIR3〜EIR8に接
続されその出力は、第3図のアンドゲートAND3‐9
に接続され、EBCとRSFF,が論理1即ち、第2図
のEXBとPBの押下にによりアンドゲートAND3‐
9により、時系列的にEIR3〜EIR8の内容が○I
R3〜DIR8に入力される様制御する転送制御回路で
ある。
“1110’’が記憶されている。又レジスターEIR
3〜EIR6までは前記アンドゲートAND9−,2〜
AND9−,5に接続されシャツ夕−・秒時情報を記憶
する。更にEIR7,EIR8はアンドゲートAND9
−,6,AND9−,7に接続され、絞り情報を記憶す
る。E2R,E3RもEIRと同様に構成されている。
TCC9−,は前記レジスターEIR3〜EIR8に接
続されその出力は、第3図のアンドゲートAND3‐9
に接続され、EBCとRSFF,が論理1即ち、第2図
のEXBとPBの押下にによりアンドゲートAND3‐
9により、時系列的にEIR3〜EIR8の内容が○I
R3〜DIR8に入力される様制御する転送制御回路で
ある。
AND9−,‐,〜AND9−,6−,はアンドゲート
で該入力端はそれぞれEIR,〜EIR6の出力端、C
,SC,EBC,RSFF,のQ出力に接続されている
。又AND9−,−,〜AND9−,6−,の出力端は
、第3図のオアゲートOR,‐,〜ORM6の入力端と
それぞれ接続されている。尚図ではカメラCal用のレ
ジスターEIRのデ−ター転送ゲートのみを示してある
が、E2R,E3Rも同様なゲートでD2R,D3Rと
接続されている。次いで該第9図を用いて、露出値の表
示及びデータ‐写し込みモード時の動作について説明す
る。まずシャッター優先により撮影を行なう場合につい
て説明する。
で該入力端はそれぞれEIR,〜EIR6の出力端、C
,SC,EBC,RSFF,のQ出力に接続されている
。又AND9−,−,〜AND9−,6−,の出力端は
、第3図のオアゲートOR,‐,〜ORM6の入力端と
それぞれ接続されている。尚図ではカメラCal用のレ
ジスターEIRのデ−ター転送ゲートのみを示してある
が、E2R,E3Rも同様なゲートでD2R,D3Rと
接続されている。次いで該第9図を用いて、露出値の表
示及びデータ‐写し込みモード時の動作について説明す
る。まずシャッター優先により撮影を行なう場合につい
て説明する。
第2図のキーボタンTBを押下する事により第9図のフ
リップフロップFF9−,は出力を発生し、ァンドゲー
トAND9−,の一方の入力端に該出力が印加され、所
望のシャッター秒時を第2図の暦数キーを押下する事に
より、SNDCでデジタル化され、該ァンドゲートAN
D9−,を介してコード変換回路9一7に伝える。
リップフロップFF9−,は出力を発生し、ァンドゲー
トAND9−,の一方の入力端に該出力が印加され、所
望のシャッター秒時を第2図の暦数キーを押下する事に
より、SNDCでデジタル化され、該ァンドゲートAN
D9−,を介してコード変換回路9一7に伝える。
該9一7により、該デジタル化されたシャッター秒時が
対数圧縮されたデジタル値に変換されオアゲートOR9
−,,OR9‐3を介して演算回路9一1川こ入力され
る。又光電変換回路9一1から、被写体輝度に対応した
電圧が発生し、該出力は対数圧縮手段9−2により対数
圧縮され、被写体輝度の対数に対応した電圧Bに変換さ
れA−D変換回路9−5によりデジタル化され、演算回
路9一1川こ入力される。更に該演算回路9−101こ
は、第2図のフィルム感度設定ダイヤルASADにより
設定されたASA感度の対数圧縮された情報Svのデジ
タル値が入力される。
対数圧縮されたデジタル値に変換されオアゲートOR9
−,,OR9‐3を介して演算回路9一1川こ入力され
る。又光電変換回路9一1から、被写体輝度に対応した
電圧が発生し、該出力は対数圧縮手段9−2により対数
圧縮され、被写体輝度の対数に対応した電圧Bに変換さ
れA−D変換回路9−5によりデジタル化され、演算回
路9一1川こ入力される。更に該演算回路9−101こ
は、第2図のフィルム感度設定ダイヤルASADにより
設定されたASA感度の対数圧縮された情報Svのデジ
タル値が入力される。
該演算回路9−101こ入力されたBvとSvに対応し
たデジタル値は、該回路内の加算回路により加算されB
vとSvに対応したデジタル値となり、該演算回路内の
減算回路によりBv+Svから減算回路に入力している
前記Tvに対応したデジタル値が減算されBv+Sv−
Tvが行なわれ該Bv+Sv−Tv則ちAvが出力され
る。該Av値はアンドゲートAND9‐3の一方の入力
に伝わると共に、該アンドゲートの他方の入力端には、
NAND9−,の出力がFF9−,のみが出力を発生し
てし、0る事に基づいて発生しているため、NANDM
の出力が発生しており、該出力が印加されているので、
アンドゲートAND9‐3は開となり「該AND9‐3
を介してAv値が一方の入力端がFF9−,に接続して
いるアンドゲートAND9‐4に伝わり、更に該アンド
ゲートAND9‐4を介してOR9‐4に伝わり、OR
9‐4の出力はAv値に対応したデジタル値となる。
たデジタル値は、該回路内の加算回路により加算されB
vとSvに対応したデジタル値となり、該演算回路内の
減算回路によりBv+Svから減算回路に入力している
前記Tvに対応したデジタル値が減算されBv+Sv−
Tvが行なわれ該Bv+Sv−Tv則ちAvが出力され
る。該Av値はアンドゲートAND9‐3の一方の入力
に伝わると共に、該アンドゲートの他方の入力端には、
NAND9−,の出力がFF9−,のみが出力を発生し
てし、0る事に基づいて発生しているため、NANDM
の出力が発生しており、該出力が印加されているので、
アンドゲートAND9‐3は開となり「該AND9‐3
を介してAv値が一方の入力端がFF9−,に接続して
いるアンドゲートAND9‐4に伝わり、更に該アンド
ゲートAND9‐4を介してOR9‐4に伝わり、OR
9‐4の出力はAv値に対応したデジタル値となる。
今、カメラCa,のみにシャッター優先により撮影を行
なわせ様とする場合は第2図のキーボタンC,SBを押
下する。該操作により、AND9‐6が開となり、OR
9‐4の出力端に伝達されているAv値に対応している
デジタル値が該AND9‐6を介してカメラCa,の絞
り制御情報記憶用レジスターAv,Regに入力され「
絞り値が記憶される。又前記の如くコード変換回路9一
7の出力はTvに対応したデジタル値となっているため
、該Tv値情報がOR9‐5,AND9‐7を介してカ
メラCa,のシャッター秒時制御情報記憶用レジスター
Tv,Regに記憶される。又、前記暦数時AND9‐
4を介して9−7に伝達されるシャッター秒時情報Tは
OR9‐6を介して、前記C,SBを押下する事により
開となっているアンドゲートAND9−,2〜AND9
−,5を介して転送制御回路TCC9‐2により時系列
にレジスターEIR3〜EIR6に入力される。
なわせ様とする場合は第2図のキーボタンC,SBを押
下する。該操作により、AND9‐6が開となり、OR
9‐4の出力端に伝達されているAv値に対応している
デジタル値が該AND9‐6を介してカメラCa,の絞
り制御情報記憶用レジスターAv,Regに入力され「
絞り値が記憶される。又前記の如くコード変換回路9一
7の出力はTvに対応したデジタル値となっているため
、該Tv値情報がOR9‐5,AND9‐7を介してカ
メラCa,のシャッター秒時制御情報記憶用レジスター
Tv,Regに記憶される。又、前記暦数時AND9‐
4を介して9−7に伝達されるシャッター秒時情報Tは
OR9‐6を介して、前記C,SBを押下する事により
開となっているアンドゲートAND9−,2〜AND9
−,5を介して転送制御回路TCC9‐2により時系列
にレジスターEIR3〜EIR6に入力される。
又EIR7〜EIR8には、レジスターAv,Regに
Av値を入力する際前記AND9‐4を介して伝達され
るAv値が、コード変換回路9−8′により対数伸長さ
れ、デジタル値AvがAとなりORMを介して開となっ
ているゲートAND9−,6,AND9−,7に伝わる
事により絞り値情報が記憶される事になる。上記の場合
はカメラCal用の制御情報記憶用レジスターAv,R
eg,Tv,Reg及びレジスターBIRに、露出情報
を記憶させる場合であるが、カメラCa2,Ca3もシ
ャッター優先で撮影を行なう場合は順次キーボタンC2
SB,C3SBを押下すればレジスターAv2Reg,
Tv2Reg,E2R,Av3Reg,Tv3Reg,
E3Rにそれぞれ露出情報が入力される。上記過程によ
り露出情報が各レジスターに記憶される事により該レジ
スターAv,Reg〜Av3Reg,Tv,Reg〜T
v3Regに記憶された露出情報で各カメラCal,C
a2,Ca3による撮影のたびごとに露出が制御される
事となる。又、該EIR〜E3Rに記憶された情報を表
示及びフィルム面に写し込む場合においては第2図のプ
リントキーPB及び露出キーEXBを押下する事により
前記第3図に示す如くEBC及びRSFF,のQ出力端
から出力を発生し、該出力がアンドゲートAND3‐9
及び2−2,2−3内のAND3‐9に対応したアンド
ゲ−トに伝わり各レジスターDIR,D2R,D3Rに
レジスターBIR,E2R,E3Rの内容が伝達される
。即ちレジスターEIRの内容はTCC9−,により時
系列的にアンドゲートAND3‐9及び第3図のオアゲ
ートOR3‐3を介してアンドゲートAND3‐6‐6
に伝わり、TCC9−,に連動してTCC2が順次OR
3−,‐,〜OR3−,‐6としジスターDIR3〜D
IR8を接続しEIRの内容がレジスターDIRに入力
され、前述したデータ‐写し込み動作により、該記憶さ
れた露出情報がカメラCalのフィルム面に写し込まれ
る。又、レジスターE2R,E3Rの内容も同様に各レ
ジスター○2R,D3Rに記憶され、フィルム面に写し
込まれる。又、アンドゲートAND9−,−,〜AND
9−,6−,もプリントキーPBを押下する以前におい
てはキーボタンC,SBを押下することにより開となり
、OR,−,〜OR,‐,6を介して順次表示回路12
に入力され、レジスターEIRに記憶された露出情報が
表示される。第10図、第11図は本発明に係る制御装
置の始動開始及び動作終了時点を自動的に規制するため
の回路及び、前述した外部コントロールユニットの一実
施例を示す回路図で、第10図において10一1は第2
図の始動開始情報入力キーSTB′に連動にQ出力を発
生し、動作終了情報入力キーENDBに運動してQ出力
を発生するフリップフロツプ。
Av値を入力する際前記AND9‐4を介して伝達され
るAv値が、コード変換回路9−8′により対数伸長さ
れ、デジタル値AvがAとなりORMを介して開となっ
ているゲートAND9−,6,AND9−,7に伝わる
事により絞り値情報が記憶される事になる。上記の場合
はカメラCal用の制御情報記憶用レジスターAv,R
eg,Tv,Reg及びレジスターBIRに、露出情報
を記憶させる場合であるが、カメラCa2,Ca3もシ
ャッター優先で撮影を行なう場合は順次キーボタンC2
SB,C3SBを押下すればレジスターAv2Reg,
Tv2Reg,E2R,Av3Reg,Tv3Reg,
E3Rにそれぞれ露出情報が入力される。上記過程によ
り露出情報が各レジスターに記憶される事により該レジ
スターAv,Reg〜Av3Reg,Tv,Reg〜T
v3Regに記憶された露出情報で各カメラCal,C
a2,Ca3による撮影のたびごとに露出が制御される
事となる。又、該EIR〜E3Rに記憶された情報を表
示及びフィルム面に写し込む場合においては第2図のプ
リントキーPB及び露出キーEXBを押下する事により
前記第3図に示す如くEBC及びRSFF,のQ出力端
から出力を発生し、該出力がアンドゲートAND3‐9
及び2−2,2−3内のAND3‐9に対応したアンド
ゲ−トに伝わり各レジスターDIR,D2R,D3Rに
レジスターBIR,E2R,E3Rの内容が伝達される
。即ちレジスターEIRの内容はTCC9−,により時
系列的にアンドゲートAND3‐9及び第3図のオアゲ
ートOR3‐3を介してアンドゲートAND3‐6‐6
に伝わり、TCC9−,に連動してTCC2が順次OR
3−,‐,〜OR3−,‐6としジスターDIR3〜D
IR8を接続しEIRの内容がレジスターDIRに入力
され、前述したデータ‐写し込み動作により、該記憶さ
れた露出情報がカメラCalのフィルム面に写し込まれ
る。又、レジスターE2R,E3Rの内容も同様に各レ
ジスター○2R,D3Rに記憶され、フィルム面に写し
込まれる。又、アンドゲートAND9−,−,〜AND
9−,6−,もプリントキーPBを押下する以前におい
てはキーボタンC,SBを押下することにより開となり
、OR,−,〜OR,‐,6を介して順次表示回路12
に入力され、レジスターEIRに記憶された露出情報が
表示される。第10図、第11図は本発明に係る制御装
置の始動開始及び動作終了時点を自動的に規制するため
の回路及び、前述した外部コントロールユニットの一実
施例を示す回路図で、第10図において10一1は第2
図の始動開始情報入力キーSTB′に連動にQ出力を発
生し、動作終了情報入力キーENDBに運動してQ出力
を発生するフリップフロツプ。
SERはしジスタ−で、該レジスターは4ビットのレジ
スターSER,〜SER,4から構成されている。AN
D,o‐,〜AND,o‐6は一方の入力を前記10ー
ーのQ出力と接続し、他の入力機を前記SNBCと接続
しているアンドゲートでその出力端は該アンドゲートと
前記レジスターSER3〜SER8のうち所定のレジス
ターに接続する様制御する制御回路TCC3に接続され
ている。AND,o‐7〜AND,o‐,2はその一方
の入力を前記10一1のQ出力と接続し、他の入力を前
記SNBCと接続しているアンドゲートで、該アンドゲ
ートの出力機はAND,o‐7〜AND,o‐,2と前
記レジスターSER9〜SER,4を順次層数キーの押
下に連動して接続するための制御回路TCC4と接続し
ている。AND,o−,3は一方の入力端を10−1の
Q出力と、他方の入力端を、始動を表わすデジタル値“
110びを記憶している4ビットのレジスターFreg
と接続しているアンドゲートである。‐AND,o‐,
4は一方の入力端を10一1のQ出力と、他方の入力端
を終了を表わすデジタル値“110rを記憶している4
ビットのレジスターGregと接続しているアンドゲー
トである。OR,o‐,はその入力端を前記アンドゲー
トAND,o‐,3,AND,o−,4と接続し、その
出力端を前記レジスターSER2と接続しているオアゲ
ート、AND,o‐,5〜AND,o‐2oは一方の入
力端を前記10一1のQ出力と、他方の入力端をそれぞ
れレジスターSER3〜SER8と接続しているアンド
ゲート、AND,o−2,〜AND,o−26は一方の
入力端子を前記10一1のQ出力と、他方の入力端を前
記レジスターSER9〜SER,4とそれぞれ接続して
いるアンドゲート、AND,o‐27は一方の入力端子
を前記10一1のQ出力と、他方の入力端をレジスター
SER2と接続しているアンドゲート、AND,o‐2
8は一方の入力端を、前記10一1のQ出力と、他方の
入力端をレジスターSER2と接続しているアンドゲー
トである。該アンドゲートAND,o‐,5〜AND,
o‐28は第3図のオアゲートOR,‐2〜OR.−,
4とそれぞれ接続している。第11図は外部コント。
スターSER,〜SER,4から構成されている。AN
D,o‐,〜AND,o‐6は一方の入力を前記10ー
ーのQ出力と接続し、他の入力機を前記SNBCと接続
しているアンドゲートでその出力端は該アンドゲートと
前記レジスターSER3〜SER8のうち所定のレジス
ターに接続する様制御する制御回路TCC3に接続され
ている。AND,o‐7〜AND,o‐,2はその一方
の入力を前記10一1のQ出力と接続し、他の入力を前
記SNBCと接続しているアンドゲートで、該アンドゲ
ートの出力機はAND,o‐7〜AND,o‐,2と前
記レジスターSER9〜SER,4を順次層数キーの押
下に連動して接続するための制御回路TCC4と接続し
ている。AND,o−,3は一方の入力端を10−1の
Q出力と、他方の入力端を、始動を表わすデジタル値“
110びを記憶している4ビットのレジスターFreg
と接続しているアンドゲートである。‐AND,o‐,
4は一方の入力端を10一1のQ出力と、他方の入力端
を終了を表わすデジタル値“110rを記憶している4
ビットのレジスターGregと接続しているアンドゲー
トである。OR,o‐,はその入力端を前記アンドゲー
トAND,o‐,3,AND,o−,4と接続し、その
出力端を前記レジスターSER2と接続しているオアゲ
ート、AND,o‐,5〜AND,o‐2oは一方の入
力端を前記10一1のQ出力と、他方の入力端をそれぞ
れレジスターSER3〜SER8と接続しているアンド
ゲート、AND,o−2,〜AND,o−26は一方の
入力端子を前記10一1のQ出力と、他方の入力端を前
記レジスターSER9〜SER,4とそれぞれ接続して
いるアンドゲート、AND,o‐27は一方の入力端子
を前記10一1のQ出力と、他方の入力端をレジスター
SER2と接続しているアンドゲート、AND,o‐2
8は一方の入力端を、前記10一1のQ出力と、他方の
入力端をレジスターSER2と接続しているアンドゲー
トである。該アンドゲートAND,o‐,5〜AND,
o‐28は第3図のオアゲートOR,‐2〜OR.−,
4とそれぞれ接続している。第11図は外部コント。
ールュニットの一実施例を示すブロック図で点線で示し
た部分が外部コントロールユニット部で、4は第2、第
3図に示したデジタル時計等のデジタル値を出力するデ
ジタル計測器、OR,.はオアゲート、5は第1図に示
したレジスターでOR,.を介して入力するデジタル値
を記憶する。6は第1、第3図に示した表示装置でレジ
スター5の内容を表示する。
た部分が外部コントロールユニット部で、4は第2、第
3図に示したデジタル時計等のデジタル値を出力するデ
ジタル計測器、OR,.はオアゲート、5は第1図に示
したレジスターでOR,.を介して入力するデジタル値
を記憶する。6は第1、第3図に示した表示装置でレジ
スター5の内容を表示する。
11−1はアナログ計測器、11−2は該アナログ計測
器の出力をA−D変換するA−D変換器で該A−D変換
器の出力はオアゲートOR,.と接続している。
器の出力をA−D変換するA−D変換器で該A−D変換
器の出力はオアゲートOR,.と接続している。
Sは第1図示の作動開始制御回路で、前記レジスター5
と前記SERのレジスターSER3〜SER6と接続し
、SER3〜SER8の内容としジスター5の内容が一
致した時ST信号を出力する。Eは第1図示の作動停止
制御回路で前記レジスター5としジスターSER7〜S
ER,4と接続し、SER,〜SER,4の内容が一致
した時出力を発生し、フリップフロップ11一3をセッ
トしQ出力を発生させる。11一4はA−D変換器、7
−1は第1図及び第4図aの割込み撮影制御回路で該回
路は微分回路11一5、レベル検出器11−6、単安定
マルチバイブレーター11一7を含有している。
と前記SERのレジスターSER3〜SER6と接続し
、SER3〜SER8の内容としジスター5の内容が一
致した時ST信号を出力する。Eは第1図示の作動停止
制御回路で前記レジスター5としジスターSER7〜S
ER,4と接続し、SER,〜SER,4の内容が一致
した時出力を発生し、フリップフロップ11一3をセッ
トしQ出力を発生させる。11一4はA−D変換器、7
−1は第1図及び第4図aの割込み撮影制御回路で該回
路は微分回路11一5、レベル検出器11−6、単安定
マルチバイブレーター11一7を含有している。
尚、該レベル検出器の検出レベル及び単安定マルチバイ
ブレーターのオン時間は不図示のダイヤルによって所望
の値に調定可能である。7一2,7一3も7−1と同一
の構成から成る第2図の割込み撮影制御回路である。
ブレーターのオン時間は不図示のダイヤルによって所望
の値に調定可能である。7一2,7一3も7−1と同一
の構成から成る第2図の割込み撮影制御回路である。
又、前記作動開始制御回路Sの出力端は、第1図、第4
図のオアゲートOR7と接続されており、11一3の出
力端は第2図のオアゲートOR3〜OR5に接続されて
いる。更に7−1〜7〜3の出力端OT.〜OLはそれ
ぞれM,〜地内のオアゲートOR4‐?と接続している
。次いで第10、第11図の外部コントロールユニット
の動作について説明する。
図のオアゲートOR7と接続されており、11一3の出
力端は第2図のオアゲートOR3〜OR5に接続されて
いる。更に7−1〜7〜3の出力端OT.〜OLはそれ
ぞれM,〜地内のオアゲートOR4‐?と接続している
。次いで第10、第11図の外部コントロールユニット
の動作について説明する。
今、第2図のキーCBを押下すると共にキーPB,CS
Bを押下すると第3図のアンドゲートAND3−,。が
出力を発生し、フリップフロップFF2も出力を発生す
るため、AND3‐7‐,〜AND3‐7‐6が関とな
り、4からのデジタル情報が、レジスター○IR3〜D
IR3に入力される。又レジスターD2R3〜D2R8
,D3R3〜D3RBにも同様にして、4からの情報を
入力する。該状態において、第2図のキーSTB′を押
下すると第1 0図の10−1のQ出力が発生しAND
,o‐,3及びAND,o‐,〜AND,o‐6の一方
の入力端に該Q出力を伝える、又この時第2図の暦数キ
ーを押下する事により、所望の始動開始情報がレジスタ
ーSER3〜SER8に、TCC3の作用により暦数キ
ーを押下するたびごとにAND,o‐,〜AND,o‐
6とSER3〜SER8とが順次接続され、SER3〜
SER8に順次、情報が入力される。
Bを押下すると第3図のアンドゲートAND3−,。が
出力を発生し、フリップフロップFF2も出力を発生す
るため、AND3‐7‐,〜AND3‐7‐6が関とな
り、4からのデジタル情報が、レジスター○IR3〜D
IR3に入力される。又レジスターD2R3〜D2R8
,D3R3〜D3RBにも同様にして、4からの情報を
入力する。該状態において、第2図のキーSTB′を押
下すると第1 0図の10−1のQ出力が発生しAND
,o‐,3及びAND,o‐,〜AND,o‐6の一方
の入力端に該Q出力を伝える、又この時第2図の暦数キ
ーを押下する事により、所望の始動開始情報がレジスタ
ーSER3〜SER8に、TCC3の作用により暦数キ
ーを押下するたびごとにAND,o‐,〜AND,o‐
6とSER3〜SER8とが順次接続され、SER3〜
SER8に順次、情報が入力される。
又、第2図のENDBを押下すると10−1のQ出力が
発生しAND,o‐7〜AND,o‐,2の一方の入力
端に該Q出力が印加され、層数キーにより、SER3〜
SER8に情報を入力た際と同様に終了情報がSER9
〜SER,4に入力される。今、外部計測器として第1
1図のデジタル計測器のみを使用する場合は、アナログ
計測器11一1を取り除き、デジタル計測器4のみを接
続する。該状態においてデジタル計測器4のデジタル出
力はオアゲートOR,.を介してレジスター5に入力し
、表示回路6により表示される。今、デジタル計測器の
出力がレジスターSERのSER3〜SER8に記憶さ
れている始動情報と0一致したとすると作動開始制御回
路Sは出力STを発生し、該出力STを第1図aのオア
ゲートOR7に伝える事によりM,,地,M3のヮンシ
ョットマルチバィブレーターOS,をトリガ−し、前述
のシーケンス制御モード時と同様に各レジスタータCI
R〜C3Rに記憶されているシーケンス制御情報に基づ
いて撮影のシーケンス制御を開始する。上記の如く作動
開始制御回路Sの出力STにより、本発明に係る制御装
置が始動した後、デジタル計測器4の出力がレジスター
SER9〜SER,40に記憶されたデジタル値と一致
した時は、作動停止制御回路Bが出力を発生し、該出力
により第11図のフリツプフロツプ11−3をセットす
る。このため、該フリップフロップ11−3は出力を発
生し、該出力は第1図のオアゲートOR3〜OR5夕に
伝わり、該オアゲートOR3〜OR5を介して、フリツ
プフロツプ11一3の出力はM,〜M3内の第4図aの
M,用のオアゲートOR4‐5に対応した各オアゲート
に伝わる。このためシーケンス制御モード時と同様に第
4図aのィンヒビットアンド0山ND4‐2が閉状態に
保持される事により、前述のシーケンス制御モード時の
動作によりM,の動作は停止する。又M2,M8を同様
にその動作が停止する事により、制御装置の全動作が終
了する。又、上記外部コントロールユニットにより制御
さ夕れている過程において、デジタル計測器4の出力は
D−A変換器1 1−4により、該デジタル計測器のデ
ジタル出力に対応したアナログ量に変換されており、該
A−D変換器11−4の出力は微分回路11一5に印加
されている為、D−A変換器の出力が急激に変動した時
には、即ちデジタル計測器4の出力が急激に変動した時
においては、割込み撮影制御回路7−1,7一2,7一
3の微分回路11−5が高出力を発生し、該出力がレベ
ル検出器に調定されているレベルと比較され、微分回路
の出力がレベル検出器に調定されているレベルより大き
い時に該レベル検出器11−6は出力を発生するため、
単安定マルチバイブレーター11一7をトリガーし、出
力OUT,を発生させる。又、この時7−2,7−3も
同様にして出力OUT2,Outを発生する。該出力は
第1図のM,,M2,M3に伝わる。今OUT,がM,
に伝わった際の動作について説明すると、第4図の7−
1からのOUT,はオアゲートOR4‐7を介してオア
ゲートOR4‐6に伝わる。このためシーケンス制御モ
ーZドにおいて、撮影状態にない時でもOR4‐6は出
力を発生するため、カメラCalに撮影信号R.を伝え
、撮影を行なわせると共にAND4‐4を出力P,を発
生するので、前述のデータ写し込みモードと同様にレジ
スターDIR3〜DIR8に入力している外部コントロ
ールユニットのデジタル計測器亀の出力に対応した情報
がカメラCalのフィルムに写し込まれる。尚、該外部
コントロールユニットを用いてデータ一を写し込む際に
おいてはR,が出力されている時に該出力R,は第3図
のIN3‐2を介してAND2−7−,〜AND3‐7
‐6に入力されておりトデジタル計測器4のデジタ値は
撮影時間、即ちデータ一写し込み時には変らない様なさ
れている。又、M2,M3も同様に制御され、撮影が行
なわれると共にD2R,D3Rに入力されている情報が
カメラCa2,Ca3内のフィルムに写し込まれる事と
なる。又、アナログ計測器11−1を用いる場合はデジ
タル計測器を取り除きデジタル計測器11一1を接続す
れば、該デジタル計測器11一1の出力がA−D変換器
11一2によりA−D変換され以下デジタル計測器4を
使用した場合と同様に動作する。
発生しAND,o‐7〜AND,o‐,2の一方の入力
端に該Q出力が印加され、層数キーにより、SER3〜
SER8に情報を入力た際と同様に終了情報がSER9
〜SER,4に入力される。今、外部計測器として第1
1図のデジタル計測器のみを使用する場合は、アナログ
計測器11一1を取り除き、デジタル計測器4のみを接
続する。該状態においてデジタル計測器4のデジタル出
力はオアゲートOR,.を介してレジスター5に入力し
、表示回路6により表示される。今、デジタル計測器の
出力がレジスターSERのSER3〜SER8に記憶さ
れている始動情報と0一致したとすると作動開始制御回
路Sは出力STを発生し、該出力STを第1図aのオア
ゲートOR7に伝える事によりM,,地,M3のヮンシ
ョットマルチバィブレーターOS,をトリガ−し、前述
のシーケンス制御モード時と同様に各レジスタータCI
R〜C3Rに記憶されているシーケンス制御情報に基づ
いて撮影のシーケンス制御を開始する。上記の如く作動
開始制御回路Sの出力STにより、本発明に係る制御装
置が始動した後、デジタル計測器4の出力がレジスター
SER9〜SER,40に記憶されたデジタル値と一致
した時は、作動停止制御回路Bが出力を発生し、該出力
により第11図のフリツプフロツプ11−3をセットす
る。このため、該フリップフロップ11−3は出力を発
生し、該出力は第1図のオアゲートOR3〜OR5夕に
伝わり、該オアゲートOR3〜OR5を介して、フリツ
プフロツプ11一3の出力はM,〜M3内の第4図aの
M,用のオアゲートOR4‐5に対応した各オアゲート
に伝わる。このためシーケンス制御モード時と同様に第
4図aのィンヒビットアンド0山ND4‐2が閉状態に
保持される事により、前述のシーケンス制御モード時の
動作によりM,の動作は停止する。又M2,M8を同様
にその動作が停止する事により、制御装置の全動作が終
了する。又、上記外部コントロールユニットにより制御
さ夕れている過程において、デジタル計測器4の出力は
D−A変換器1 1−4により、該デジタル計測器のデ
ジタル出力に対応したアナログ量に変換されており、該
A−D変換器11−4の出力は微分回路11一5に印加
されている為、D−A変換器の出力が急激に変動した時
には、即ちデジタル計測器4の出力が急激に変動した時
においては、割込み撮影制御回路7−1,7一2,7一
3の微分回路11−5が高出力を発生し、該出力がレベ
ル検出器に調定されているレベルと比較され、微分回路
の出力がレベル検出器に調定されているレベルより大き
い時に該レベル検出器11−6は出力を発生するため、
単安定マルチバイブレーター11一7をトリガーし、出
力OUT,を発生させる。又、この時7−2,7−3も
同様にして出力OUT2,Outを発生する。該出力は
第1図のM,,M2,M3に伝わる。今OUT,がM,
に伝わった際の動作について説明すると、第4図の7−
1からのOUT,はオアゲートOR4‐7を介してオア
ゲートOR4‐6に伝わる。このためシーケンス制御モ
ーZドにおいて、撮影状態にない時でもOR4‐6は出
力を発生するため、カメラCalに撮影信号R.を伝え
、撮影を行なわせると共にAND4‐4を出力P,を発
生するので、前述のデータ写し込みモードと同様にレジ
スターDIR3〜DIR8に入力している外部コントロ
ールユニットのデジタル計測器亀の出力に対応した情報
がカメラCalのフィルムに写し込まれる。尚、該外部
コントロールユニットを用いてデータ一を写し込む際に
おいてはR,が出力されている時に該出力R,は第3図
のIN3‐2を介してAND2−7−,〜AND3‐7
‐6に入力されておりトデジタル計測器4のデジタ値は
撮影時間、即ちデータ一写し込み時には変らない様なさ
れている。又、M2,M3も同様に制御され、撮影が行
なわれると共にD2R,D3Rに入力されている情報が
カメラCa2,Ca3内のフィルムに写し込まれる事と
なる。又、アナログ計測器11−1を用いる場合はデジ
タル計測器を取り除きデジタル計測器11一1を接続す
れば、該デジタル計測器11一1の出力がA−D変換器
11一2によりA−D変換され以下デジタル計測器4を
使用した場合と同様に動作する。
第12図は、第1図に示した信号形成回路EMの一実施
例を示す回路図で3−1〜3−3は第1図のカメラCa
l〜Ca3の異常動作を検出するためのセンサー、FF
.3−,〜FF,3‐3はセンサー3−1〜3一3とそ
れぞれ接続しているフリップフロップで各センサー3−
1〜3−3の出力によってトリガーされる。又、該フリ
ツプフロップFF,3−,べFF,3‐3の出力端はそ
れぞれ前記オアゲートOR3〜OR5に接続されている
と共に、オアゲートOR,3−,及び第1図のオアゲー
トOR2に接続されている。AND,3−,‘まアンド
ゲートで、該アンドゲートの入力端は前記オアゲートO
R,3−,及び第11図のレジスター5と接続しており
、該アンドゲートの出力端は第1図のオアゲートOR2
に接続している。次いで該信号形成回路の動作について
説明する。
例を示す回路図で3−1〜3−3は第1図のカメラCa
l〜Ca3の異常動作を検出するためのセンサー、FF
.3−,〜FF,3‐3はセンサー3−1〜3一3とそ
れぞれ接続しているフリップフロップで各センサー3−
1〜3−3の出力によってトリガーされる。又、該フリ
ツプフロップFF,3−,べFF,3‐3の出力端はそ
れぞれ前記オアゲートOR3〜OR5に接続されている
と共に、オアゲートOR,3−,及び第1図のオアゲー
トOR2に接続されている。AND,3−,‘まアンド
ゲートで、該アンドゲートの入力端は前記オアゲートO
R,3−,及び第11図のレジスター5と接続しており
、該アンドゲートの出力端は第1図のオアゲートOR2
に接続している。次いで該信号形成回路の動作について
説明する。
今、何等かの原因でカメラCalの自動露出機構が故障
したり、輝度が不足等して適正露出を得られない状態に
あったとすると、これがカメラCalと接続しているセ
ンサー3−1により検出され、フリツブフロツプFF,
3−,をセットする。又、この時センサー3一亀の出力
は前述した割込み撮影制御回路7−川こ伝達するため「
前述の如く7−1は出力OUT,を発生し、以下前述の
如くカメラCalに撮影信号R,が伝わり、撮影が行な
われると共に、該時点にレジスターDIRに入力されて
いたデータ一がフィルム面に写し込まれる。又、フリツ
プフロツプFF,3−,が、セットされる事により、該
FF,3−,の出力が第1図のオァゲートOR3に伝わ
り、以下前述の如く、カメラCal用の制御回路M,は
不作動となり、カメラCa2,Ca3のみが、該時点以
後、地,M3によりシーケンス制御され、撮影が行なわ
れる。更にFF,3−,の出力はオアゲートOR2に伝
わり、カメラCalが異常動作した事を第1図のプリン
ターに記録すると共にレジスター5の内容もアンドゲー
トAND,3−,及びオアゲートOR2を介してプリン
ターへ記録する。上記の説明はカメラCalのみが異常
作動した場合についてであるが、カメラCa2,Ca3
が異常動作した場合も、全く同様にしてM2,M3によ
るシーケンス制御が停止すると共に、データ一の写し込
み及びプリンタ−への記録が行なわれる。以上詳述した
如く本発明に係る制御装置においては、撮影シーケンス
情報をレジスターに記憶させ、該情報に基づいて撮影周
期、撮影時間、撮影回数等の撮影シーケンス制御をシー
ケンス制御回路により行なわせると共に、所望の撮影デ
ータ一を写し込みデータ一記憶用レジスター手段に記憶
させ、シーケンス制御回路により制御されるカメラの撮
影動作時に、データ一記憶用レジスター手段に記憶され
ている撮影データ一に基づいてカメラ内のデータ‐写し
込み手段を動作させ、データ一の写し込みを行ない、又
撮影周囲の状態の変化を検出して、撮影周囲状態が所定
値以上の変動をした際に前記シーケンス制御回路による
シーケンス制御に無関係にカメラの撮影動作を行なわし
める等種々の機能を有する制御装置であるから、前述し
た如く、カメラによる種々なる撮影目的に適合した機能
を有し、カメラの制御装置において多大な効果を奏する
ものである。
したり、輝度が不足等して適正露出を得られない状態に
あったとすると、これがカメラCalと接続しているセ
ンサー3−1により検出され、フリツブフロツプFF,
3−,をセットする。又、この時センサー3一亀の出力
は前述した割込み撮影制御回路7−川こ伝達するため「
前述の如く7−1は出力OUT,を発生し、以下前述の
如くカメラCalに撮影信号R,が伝わり、撮影が行な
われると共に、該時点にレジスターDIRに入力されて
いたデータ一がフィルム面に写し込まれる。又、フリツ
プフロツプFF,3−,が、セットされる事により、該
FF,3−,の出力が第1図のオァゲートOR3に伝わ
り、以下前述の如く、カメラCal用の制御回路M,は
不作動となり、カメラCa2,Ca3のみが、該時点以
後、地,M3によりシーケンス制御され、撮影が行なわ
れる。更にFF,3−,の出力はオアゲートOR2に伝
わり、カメラCalが異常動作した事を第1図のプリン
ターに記録すると共にレジスター5の内容もアンドゲー
トAND,3−,及びオアゲートOR2を介してプリン
ターへ記録する。上記の説明はカメラCalのみが異常
作動した場合についてであるが、カメラCa2,Ca3
が異常動作した場合も、全く同様にしてM2,M3によ
るシーケンス制御が停止すると共に、データ一の写し込
み及びプリンタ−への記録が行なわれる。以上詳述した
如く本発明に係る制御装置においては、撮影シーケンス
情報をレジスターに記憶させ、該情報に基づいて撮影周
期、撮影時間、撮影回数等の撮影シーケンス制御をシー
ケンス制御回路により行なわせると共に、所望の撮影デ
ータ一を写し込みデータ一記憶用レジスター手段に記憶
させ、シーケンス制御回路により制御されるカメラの撮
影動作時に、データ一記憶用レジスター手段に記憶され
ている撮影データ一に基づいてカメラ内のデータ‐写し
込み手段を動作させ、データ一の写し込みを行ない、又
撮影周囲の状態の変化を検出して、撮影周囲状態が所定
値以上の変動をした際に前記シーケンス制御回路による
シーケンス制御に無関係にカメラの撮影動作を行なわし
める等種々の機能を有する制御装置であるから、前述し
た如く、カメラによる種々なる撮影目的に適合した機能
を有し、カメラの制御装置において多大な効果を奏する
ものである。
第1図は本発明に係るカメラの制御装置の一実施例を示
すブロック図、第2図は第1図の情報入力装置のキーボ
ードを示す外観図、第3図A,Bは第1図の入力情報記
憶回路の一実施例を示す回路図、第4図aは第1図の制
御回路M,の一実施例を示す回路図、第4図bは第4図
aの制御回路の動作を説明するためのタイミングチャー
ト、第5図aは第1図の写し込み情報伝達回路F,の一
実施例を示す回路図、第5図bは第5図aのリングカウ
ンターRC6の動作を説明するための動作説明用タイミ
ングチャート、第6図は第1図のカメラCal〜Ca3
内のデータ−写し込み用表示回路の一実施例を示す回路
図、第7図aは第1図のTDC部の一実施例を示す回路
図、第7図bは第7図aのTDC部の動作を説明するた
めのタイミングチャート、第7図cは第7図aのTDC
部と第5図aのリングカウンターRC6との動作タイミ
ング関係を示すタイミングチャート、第8図は第4図a
のタイマーTI地−,の−実施例を示す回路図、第9図
は本発明に係る制御装置の露出制御用演算回路の一実施
例を示す回路図、第10図は第1図のレジスターSER
及び該レジスターのデータ一入力回路の一実施例を示す
回路図、第11図は第1図の外部コントロールユニット
及びS,Eの一実施例を示す回路図、第12図は第1図
の異常信号形成回路EMの一実施例を示す回路図である
。 1・・・・・・情報入力装置、2一1〜2−3・・・・
・・入力情報記憶回路、M,〜M3・・・・・・制御回
路、TDC・・・・・・写し込み動作制御回路、F,〜
F3・・…・写し込み情報伝達回路、7−1〜7一3…
・・・割込み撮影制御回路、EM・…・・異常信号形成
回路。 魔 船 第2図 多3図の 客3図{8) 第 4 図(A) 努4図‘b) わ5 図(4J 第 5 図(b) 多ク凶 多 7図 (4) 多 7 図(P) 多ヮ図(C) 幕8図 ぶ? 図 努M図 予il図 繁’2図
すブロック図、第2図は第1図の情報入力装置のキーボ
ードを示す外観図、第3図A,Bは第1図の入力情報記
憶回路の一実施例を示す回路図、第4図aは第1図の制
御回路M,の一実施例を示す回路図、第4図bは第4図
aの制御回路の動作を説明するためのタイミングチャー
ト、第5図aは第1図の写し込み情報伝達回路F,の一
実施例を示す回路図、第5図bは第5図aのリングカウ
ンターRC6の動作を説明するための動作説明用タイミ
ングチャート、第6図は第1図のカメラCal〜Ca3
内のデータ−写し込み用表示回路の一実施例を示す回路
図、第7図aは第1図のTDC部の一実施例を示す回路
図、第7図bは第7図aのTDC部の動作を説明するた
めのタイミングチャート、第7図cは第7図aのTDC
部と第5図aのリングカウンターRC6との動作タイミ
ング関係を示すタイミングチャート、第8図は第4図a
のタイマーTI地−,の−実施例を示す回路図、第9図
は本発明に係る制御装置の露出制御用演算回路の一実施
例を示す回路図、第10図は第1図のレジスターSER
及び該レジスターのデータ一入力回路の一実施例を示す
回路図、第11図は第1図の外部コントロールユニット
及びS,Eの一実施例を示す回路図、第12図は第1図
の異常信号形成回路EMの一実施例を示す回路図である
。 1・・・・・・情報入力装置、2一1〜2−3・・・・
・・入力情報記憶回路、M,〜M3・・・・・・制御回
路、TDC・・・・・・写し込み動作制御回路、F,〜
F3・・…・写し込み情報伝達回路、7−1〜7一3…
・・・割込み撮影制御回路、EM・…・・異常信号形成
回路。 魔 船 第2図 多3図の 客3図{8) 第 4 図(A) 努4図‘b) わ5 図(4J 第 5 図(b) 多ク凶 多 7図 (4) 多 7 図(P) 多ヮ図(C) 幕8図 ぶ? 図 努M図 予il図 繁’2図
Claims (1)
- 【特許請求の範囲】 1 数字データーを設定するための操作部と、該操作部
の操作にて設定される数字データーを撮影周期、撮影回
数、撮影時間を表わすデーターとして記憶するメモリー
回路と、計時動作を行なうタイマー回路と該タイマー回
路の計時状態を検出して前記撮影周期データーに応じた
時間ごとにレリーズ動作を行なわせるための信号を出力
する第1の信号出力部と該第1の信号出力部から信号が
出力された後前記撮影時間データーに応じた計時時間後
にレリーズ状態を解除するための信号を出力する第2の
信号出力部を含むタイマー制御回路部と、レリーズ動作
が行なわれた回数を検知してレリーズ動作が行なわれた
回数が前記撮影回数データーに相応した値となった時に
禁止信号を形成するカウンター部と、該禁止信号に応答
して前記タイマー制御回路部によるレリーズ動作制御を
禁止する禁止回路とを具備することを特徴とするカメラ
の制御装置。 2 数字データーを設定するための置数操作部と、写し
込み情報設定モードを指定する写し込み情報設定モード
操作部と、撮影周期、撮影回数、撮影時間等の撮影シー
ケンス情報を設定する制御情報設定モードを指定する制
御情報設定モード操作部と、前記写し込み情報設定モー
ド操作部の操作に応答して置数操作部の操作にて設定さ
れる数字データーを写し込みデーターとして記憶する第
1のメモリー回路と、前記制御情報設定モード操作部の
操作に応答して置数操作部の操作にて設定される数字デ
ーターを撮影周期、撮影回数、撮影時間を表わすデータ
ーとして記憶する第2のメモリー回路と、計時動作を行
なうタイマー回路と該タイマー回路の計時状態を検出し
て前記撮影周期データーに応じた時間ごとにレリーズ動
作を行なわせるための信号を出力する第1の信号出力部
と該第1の信号出力部から信号が出力された後前記撮影
時間データーに応じた計時時間後にレリーズ状態を解除
するための信号を出力する第2の信号出力部を含むタイ
マー制御回路部と、レリーズ動作が行なわれた回数を検
知してレリーズ動作が行なわれた回数が前記撮影回数デ
ーターに相応した値となった時に禁止信号を形成するカ
ウンター部と、該禁止信号に応答して前記タイマー制御
回路部によるレリーズ動作制御を禁止する禁止回路と、
レリーズ動作がなされることにて動作し前記第1メモリ
ー回路の内容をフイルム面に写し込むための写し込み手
段とを有することを特徴とするカメラの制御装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP51023500A JPS6010297B2 (ja) | 1976-03-04 | 1976-03-04 | カメラの制御装置 |
US05/970,237 US4364647A (en) | 1976-03-04 | 1978-12-18 | Control device for a camera |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP51023500A JPS6010297B2 (ja) | 1976-03-04 | 1976-03-04 | カメラの制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS52106719A JPS52106719A (en) | 1977-09-07 |
JPS6010297B2 true JPS6010297B2 (ja) | 1985-03-16 |
Family
ID=12112189
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP51023500A Expired JPS6010297B2 (ja) | 1976-03-04 | 1976-03-04 | カメラの制御装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4364647A (ja) |
JP (1) | JPS6010297B2 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS52154672A (en) * | 1976-06-18 | 1977-12-22 | Seiko Epson Corp | Timer device |
JPS5717946A (en) * | 1980-07-08 | 1982-01-29 | Minolta Camera Co Ltd | Actuation controller of camera |
JPS5717947A (en) * | 1980-07-08 | 1982-01-29 | Minolta Camera Co Ltd | Actuation controller of camera |
JPS5737341A (en) * | 1980-08-19 | 1982-03-01 | Nippon Kogaku Kk <Nikon> | Long sized film pack for camera |
JPS57148734A (en) * | 1981-03-10 | 1982-09-14 | Minolta Camera Co Ltd | Camera having data printing device |
JPS57192932A (en) * | 1981-05-23 | 1982-11-27 | Canon Inc | Interval camera |
US4422745A (en) * | 1981-07-31 | 1983-12-27 | National School Studios, Inc. | Camera system |
JPS59172634A (ja) * | 1983-03-22 | 1984-09-29 | Olympus Optical Co Ltd | 写真撮影用顕微鏡 |
JPS59195634A (ja) * | 1983-04-21 | 1984-11-06 | Nippon Kogaku Kk <Nikon> | インタ−バル撮影装置 |
US4862205A (en) * | 1986-08-01 | 1989-08-29 | Canon Kabushiki Kaisha | Auto-bracket device for camera |
DE69521928T2 (de) * | 1994-03-31 | 2002-04-11 | Canon K.K., Tokio/Tokyo | Photoapparat, fähig zur Aufzeichung von Informationen, die sich auf die Herstellung photographischer Abzüge beziehen |
JP2006259701A (ja) * | 2005-02-16 | 2006-09-28 | Nikon Corp | 間欠撮影装置とこれを有する顕微鏡システム |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3386364A (en) * | 1965-07-19 | 1968-06-04 | Navy Usa | Synchronous intervalometer |
US3434405A (en) * | 1966-11-29 | 1969-03-25 | Cameras For Ind Inc | Camera control circuit |
US3594747A (en) * | 1968-12-06 | 1971-07-20 | Schulmerich Mfg Co | Camera and alarm surveillance system |
US3664247A (en) * | 1970-07-06 | 1972-05-23 | Continental Instr Corp | Surveillance camera with circuit for automatic activation |
US3842587A (en) * | 1972-08-19 | 1974-10-22 | Rollei Werke Franke Heidecke | Electrically controlled photographic camera |
US4015198A (en) * | 1973-12-26 | 1977-03-29 | Canon Kabushiki Kaisha | Shutter-time-preference single lens reflex camera with automatic film wind-up |
JPS50112023A (ja) * | 1974-02-12 | 1975-09-03 | ||
JPS50137131A (ja) * | 1974-04-16 | 1975-10-31 | ||
US4001846A (en) * | 1974-08-09 | 1977-01-04 | Kauneckas John J | Recording system for photographic cameras |
JPS5952411B2 (ja) * | 1975-08-09 | 1984-12-19 | キヤノン株式会社 | 連続撮影可能なカメラ |
-
1976
- 1976-03-04 JP JP51023500A patent/JPS6010297B2/ja not_active Expired
-
1978
- 1978-12-18 US US05/970,237 patent/US4364647A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US4364647A (en) | 1982-12-21 |
JPS52106719A (en) | 1977-09-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6010297B2 (ja) | カメラの制御装置 | |
JPS5857116A (ja) | マイクロプロセツサを塔載したカメラ | |
US4478502A (en) | Aperture control device for use in a still camera | |
JPS61167934A (ja) | カメラの露出制御装置及び露出制御用アダプタ− | |
US5095324A (en) | Camera | |
US4244643A (en) | Manual setting device in digital type electrical control camera | |
US5555071A (en) | Camera with self-timer and electronic flash | |
US5253001A (en) | Camera having mode for multiple exposure pseudo-telescopic photography | |
JPS61167933A (ja) | 動作診断可能なカメラシステム | |
JPS61267747A (ja) | カメラのインタ−バル撮影装置 | |
JP2545791B2 (ja) | カメラの表示装置 | |
JPS6355052B2 (ja) | ||
JP2545792B2 (ja) | カメラ用表示装置 | |
JPS62153843A (ja) | カメラ | |
JPS6078430A (ja) | カメラの給電回路 | |
JPH0727162B2 (ja) | カメラのデータ記録装置 | |
JPH01287664A (ja) | Afカメラシステム | |
JPH0687110B2 (ja) | カメラのブラケット撮影設定装置 | |
JPS5492222A (en) | Camera with built-in digital clock | |
JPS603168B2 (ja) | カメラの適正露光確認装置 | |
JPH02105126A (ja) | ストロボ内蔵カメラ | |
JPS62115141A (ja) | カメラシステムの起動装置 | |
JPS6254238A (ja) | カメラの表示装置 | |
JPS62115137A (ja) | カメラの表示装置 | |
JPS5886532A (ja) | カメラ |