JPS5994418A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPS5994418A
JPS5994418A JP57203402A JP20340282A JPS5994418A JP S5994418 A JPS5994418 A JP S5994418A JP 57203402 A JP57203402 A JP 57203402A JP 20340282 A JP20340282 A JP 20340282A JP S5994418 A JPS5994418 A JP S5994418A
Authority
JP
Japan
Prior art keywords
element pieces
positioning
pattern
semiconductor
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57203402A
Other languages
English (en)
Inventor
Kazutaka Ikeyama
池山 一孝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Kyushu Ltd
Original Assignee
NEC Kyushu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Kyushu Ltd filed Critical NEC Kyushu Ltd
Priority to JP57203402A priority Critical patent/JPS5994418A/ja
Publication of JPS5994418A publication Critical patent/JPS5994418A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は半導体装置の拾遺に関するものである。
従来、半導体装置の製造工程は熱酸化拡散処理工程とフ
ォトし・シスト・エノチング工程の繰シ返しであり、フ
ォトレジスト工程とは半導体基板表面に感光樹脂剤を塗
布し目金・露光工程においてフオトマスクのパターンを
焼き付は転写する工程であるが、このパターンの出来ば
えを確認するための位置合せパターンがある。年々半導
体装置の縮少化・高集積化が進むにつれて、工程も複雑
になシ、フォトレジスト工程も増加した為、フォトレジ
スト工程で使用される位置合せ用パターンの半導体素子
片(ベレット)内の占有率も大きくなってきた。しかし
ながら、この位置合せパターンは、各7オトレジストエ
程のフォトレジストノ・ターンの出来はえを確認するの
に絶対に不可欠なものであシ、今後該パターンが削除さ
れるのは考えられない事であシ、いかに該パターンの半
導体素子片肉占有率を小さくするかが考えられてきた。
この発明の目的はフォトレジスト工程の目金露光工程に
使用される位置合せパターンを半導体素子片外へと配置
する事を提供する事にある。
この発明の半導体装置は半導体装置製造においてフォト
レジスト工程の目金露光工程及びフォトレジストパター
ンの出来ばえ(ズレなと)をチェックするために使用さ
れる位置合せ用パターンが半導体素子片外に配置されて
いる事を%徴としている。
次に、この発明の一実施例につき図を用いて説明する。
第1図はこの発明の一実施例を説明するための半導体基
板の平面図である。
従来の半導体装置は第2図に示すように、半導体素子片
1内にフォトレジスト工程の目金・露光工程で使用され
る位置合せ用パターン2〜10は、まず最初に土台とな
る位置合せ用パターン2〜6が半導体装置製造の最初の
工程で形成され、各フォトレジスト工程を通過する度に
、位置合せ用パターン2〜6内に各フォトレジスト工程
の位置合せパターン7〜10が位置合せされる。その為
、工程の複雑化が進むと7オトレジストエ程も増加し位
置合せ回数も増すため、位置合せ用パターンの数も多く
なシ、半導体素子片内に占める位置合せパターンの割合
も大きくなる。そこで、本実施例(第1図)では、該位
置合せ用パターンを半導体素子片間のスクライブ線11
へ配置した。
この実施例によれば、位置合せ用パターンを半導体素子
片外に配置した事により半導体素子片内の開いた場所へ
、他の素子回路を増やす事ができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す半導体装置の平面図で
あシ、第2図は従来の半導体装置を示す平面図である。 岡、図において、1・・・・・・半導体素子片(ペレッ
ト)、2〜10・・・・・・位置合せ用パターン、11
・・・・・・スクライブ線。 区 区

Claims (1)

    【特許請求の範囲】
  1. 半導体装置製造においてフォトレジスト工程の目金)k
    光工程に使用される位置0合せパターンが半導体素子片
    間に配置されている事を特徴とする半導体装置。
JP57203402A 1982-11-19 1982-11-19 半導体装置 Pending JPS5994418A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57203402A JPS5994418A (ja) 1982-11-19 1982-11-19 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57203402A JPS5994418A (ja) 1982-11-19 1982-11-19 半導体装置

Publications (1)

Publication Number Publication Date
JPS5994418A true JPS5994418A (ja) 1984-05-31

Family

ID=16473453

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57203402A Pending JPS5994418A (ja) 1982-11-19 1982-11-19 半導体装置

Country Status (1)

Country Link
JP (1) JPS5994418A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5656403A (en) * 1996-01-30 1997-08-12 United Microelectronics Corporation Method and template for focus control in lithography process
US6093511A (en) * 1994-06-30 2000-07-25 Fujitsu Limited Method of manufacturing semiconductor device
US6265119B1 (en) * 1995-02-17 2001-07-24 Nikon Corporation Method for producing semiconductor devices
WO2005064679A1 (en) * 2003-12-23 2005-07-14 Koninklijke Philips Electronics N.V. Wafer with optical control modules in ic fields

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5420317A (en) * 1977-07-15 1979-02-15 Taiyo Electric Mfg Exciter for brushless ac generator
JPS554982A (en) * 1978-06-27 1980-01-14 Nec Kyushu Ltd Semiconductor device manufacturing method using automatic exposure capable of fitting pattern
JPS56140626A (en) * 1980-04-02 1981-11-04 Toshiba Corp Manufacture of semiconductor device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5420317A (en) * 1977-07-15 1979-02-15 Taiyo Electric Mfg Exciter for brushless ac generator
JPS554982A (en) * 1978-06-27 1980-01-14 Nec Kyushu Ltd Semiconductor device manufacturing method using automatic exposure capable of fitting pattern
JPS56140626A (en) * 1980-04-02 1981-11-04 Toshiba Corp Manufacture of semiconductor device

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6093511A (en) * 1994-06-30 2000-07-25 Fujitsu Limited Method of manufacturing semiconductor device
US6265119B1 (en) * 1995-02-17 2001-07-24 Nikon Corporation Method for producing semiconductor devices
US5656403A (en) * 1996-01-30 1997-08-12 United Microelectronics Corporation Method and template for focus control in lithography process
WO2005064679A1 (en) * 2003-12-23 2005-07-14 Koninklijke Philips Electronics N.V. Wafer with optical control modules in ic fields
US7456489B2 (en) 2003-12-23 2008-11-25 Nxp B.V. Wafer with optical control modules in IC fields

Similar Documents

Publication Publication Date Title
US5948572A (en) Mixed mode photomask for nikon stepper
JPH0450730B2 (ja)
JPS5994418A (ja) 半導体装置
US7595258B2 (en) Overlay vernier of semiconductor device and method of manufacturing the same
US6893806B2 (en) Multiple purpose reticle layout for selective printing of test circuits
JPH1069059A (ja) レチクルマスクの作成方法
JPH0448715A (ja) 半導体装置の製造方法
US3798036A (en) Method of manufacturing microstructures
JPS5931852B2 (ja) フォトレジスト露光用マスク
KR0144925B1 (ko) 레티클 및 그를 이용한 반도체장치 제조방법
JPS63275115A (ja) 半導体装置のパタ−ン形成方法
KR100728947B1 (ko) 반도체소자용 레티클을 이용한 노광방법
JPS6341050B2 (ja)
JPH0766113A (ja) レチクル及び位置合わせ用バーニアの形成方法
JP2002280293A (ja) 露光方法、露光用原板、及び基板
KR100567061B1 (ko) X/y 방향간 단차 최소화용 멀티 버어니어의 제조방법
JPH0629176A (ja) 半導体素子の露光方法
JPH118184A (ja) 半導体装置の製造方法および半導体製造装置
JPS623944B2 (ja)
JPS62147729A (ja) 半導体装置の製造方法
JP2003140317A (ja) フォトマスク及びウェハ基板の露光方法
TW525222B (en) Method of using the same light source as alignment source and exposure source
JP2002023344A (ja) スクライブラインの配置方法、レチクル及び露光方法
JPS5986221A (ja) 特殊基準マ−クを用いたマスクのアライメント方法
JPS61117832A (ja) 半導体装置の製造方法