JPS5987828A - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JPS5987828A JPS5987828A JP57197520A JP19752082A JPS5987828A JP S5987828 A JPS5987828 A JP S5987828A JP 57197520 A JP57197520 A JP 57197520A JP 19752082 A JP19752082 A JP 19752082A JP S5987828 A JPS5987828 A JP S5987828A
- Authority
- JP
- Japan
- Prior art keywords
- source
- bonding pad
- mosfet
- chip
- pad
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/665—Vertical DMOS [VDMOS] FETs having edge termination structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/252—Source or drain electrodes for field-effect devices for vertical or pseudo-vertical devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/921—Structures or relative sizes of bond pads
- H10W72/926—Multiple bond pads having different sizes
Landscapes
- Wire Bonding (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は半導体装置、主として高電力用MO8F11j
T (絶縁ゲート電界効果トランジスタ)の高電圧領域
における破壊防止技術に関する。
T (絶縁ゲート電界効果トランジスタ)の高電圧領域
における破壊防止技術に関する。
高電力用に使用される縦形M081FETのソース電極
及びドレイン電極に接続されてその外端子となる配線ポ
ンディングパッドは、従来よシチップ(基板)表面の両
辺に接して相対向するように配設される。例えば第1図
はその一例をチップの平面図で示し、1は基体となるS
1チツプでアシ、2はゲート電極に接続するAtゲート
配線(パスライン)でそのうちの鎖線で囲む側線ハツチ
ング部分Gはゲート用ボンディングパットである。3は
ソース電極に接続するAtソース配線でそのうち鎖線で
囲むハンチング部分Sがソース用ボンディングパットで
ある。ソース電極3の下には破線で示すようにMOSF
ETのユニットセル4がメツシュ状に配置されている。
及びドレイン電極に接続されてその外端子となる配線ポ
ンディングパッドは、従来よシチップ(基板)表面の両
辺に接して相対向するように配設される。例えば第1図
はその一例をチップの平面図で示し、1は基体となるS
1チツプでアシ、2はゲート電極に接続するAtゲート
配線(パスライン)でそのうちの鎖線で囲む側線ハツチ
ング部分Gはゲート用ボンディングパットである。3は
ソース電極に接続するAtソース配線でそのうち鎖線で
囲むハンチング部分Sがソース用ボンディングパットで
ある。ソース電極3の下には破線で示すようにMOSF
ETのユニットセル4がメツシュ状に配置されている。
、第2図は第4図におけるA−A’線にそって部分的に
切断したソース側の縦断面図である。同図において1は
ドレイン部となるn型81基体でその裏面側にドレイン
電極を抵抗接触させるための高濃度n 型層1aが形成
され、表面側にはMOSFETのユニットセルの一つで
あるp型拡散層5ソースn+型拡散層6が形成され、基
体表面上には厚いフィールド5102膜7が形成される
。3はソースAt電極でフィールド5102膜上に延在
し、一部ケソース用ポンディングパッド日直下にはMO
SFETのユニットセルは形成されない。このような高
電力用MO81?’ETは高電圧MO81FET動作會
させると安全動作領域(A S O: Areaof9
afty 0peratln )での動作破壊が発生し
、その破壊位置は第1図でx印に示すようにチップの中
央部、特にゲートパスライン2に近い部分で発生し易い
ことがわか−)7IC0 また、第3図および第4図に示すように、高電圧用に使
用される縦形MO8FE’I’のユニットセル4をソー
ス用ポンディングパッド日直下に配置した場合がある。
切断したソース側の縦断面図である。同図において1は
ドレイン部となるn型81基体でその裏面側にドレイン
電極を抵抗接触させるための高濃度n 型層1aが形成
され、表面側にはMOSFETのユニットセルの一つで
あるp型拡散層5ソースn+型拡散層6が形成され、基
体表面上には厚いフィールド5102膜7が形成される
。3はソースAt電極でフィールド5102膜上に延在
し、一部ケソース用ポンディングパッド日直下にはMO
SFETのユニットセルは形成されない。このような高
電力用MO81?’ETは高電圧MO81FET動作會
させると安全動作領域(A S O: Areaof9
afty 0peratln )での動作破壊が発生し
、その破壊位置は第1図でx印に示すようにチップの中
央部、特にゲートパスライン2に近い部分で発生し易い
ことがわか−)7IC0 また、第3図および第4図に示すように、高電圧用に使
用される縦形MO8FE’I’のユニットセル4をソー
ス用ポンディングパッド日直下に配置した場合がある。
この場合、高電圧による破壊はソース用ボンティングパ
ッドS直下で生じている。
ッドS直下で生じている。
なお、第4図は第3図におけるB−B’151にそって
部分的に切断した縦断面図である。また、第3図および
第4図において、第1図、第2図に対応している部分は
その第1図、第2図に使用された符号と同一符号を用い
ている。
部分的に切断した縦断面図である。また、第3図および
第4図において、第1図、第2図に対応している部分は
その第1図、第2図に使用された符号と同一符号を用い
ている。
本発明は上記したこれまでの欠点を取シ除くためになさ
れたものであり、その目的とするところは縦形MO8F
ETのASOの改善にある。
れたものであり、その目的とするところは縦形MO8F
ETのASOの改善にある。
上記目的を達成するため本発明はソースパッド部會チッ
プの中央部に配置するとともにこのパッド直下にはMO
8PETユニPE上ルを配置しないことを特徴とする。
プの中央部に配置するとともにこのパッド直下にはMO
8PETユニPE上ルを配置しないことを特徴とする。
以下、本発明を実施例にそって詳述する。
第5図は本発明による縦形MO8N ETの電極配置パ
ターンケ示し、第6図は第5図におけるC−c’s切断
断面図である。同図において前掲第1〜4図の各構成部
分を共通する構成部分は同一の記号番号で指示されてい
る。なお8はボIJ 81からなるゲート電極、9は電
界緩和のためのフィールドリミテイングリングp型層、
10はチャネルストッパ用n 型層、lLi1n 型
層10に抵抗接続するAt#である。ソース用ポンディ
ングパッドSはチップ中央部に形成されその直下にp型
拡散層(ウェル)12が設けられここにはMOSFET
のセルは形成されない。又、ゲート用ポンディングパッ
ドGは第5図に示すようにソース用ポンディングパッド
S位置から離隔されたチップの隔部に設けられる。
ターンケ示し、第6図は第5図におけるC−c’s切断
断面図である。同図において前掲第1〜4図の各構成部
分を共通する構成部分は同一の記号番号で指示されてい
る。なお8はボIJ 81からなるゲート電極、9は電
界緩和のためのフィールドリミテイングリングp型層、
10はチャネルストッパ用n 型層、lLi1n 型
層10に抵抗接続するAt#である。ソース用ポンディ
ングパッドSはチップ中央部に形成されその直下にp型
拡散層(ウェル)12が設けられここにはMOSFET
のセルは形成されない。又、ゲート用ポンディングパッ
ドGは第5図に示すようにソース用ポンディングパッド
S位置から離隔されたチップの隔部に設けられる。
以上、実施例で述べた本発明によれば下記の理由により
前記目的が達成できる。
前記目的が達成できる。
(1) ソース用ポンディングパッドの形成される半
導体チップの中央部はその周辺部に比して熱放散が悪い
ためここにMOSFETのセルを設けるとゲート・ソー
ス電圧VGEIが低下しそのために電流が増加する仰向
にあるが、本発明の構成では中央部にMOSFETのセ
ルを形成しないから電流が流れず、シタがってMO8F
IC’I’の破壊がおこりにくい。その結果特に小電流
高電圧領域でのAsOが改善される。
導体チップの中央部はその周辺部に比して熱放散が悪い
ためここにMOSFETのセルを設けるとゲート・ソー
ス電圧VGEIが低下しそのために電流が増加する仰向
にあるが、本発明の構成では中央部にMOSFETのセ
ルを形成しないから電流が流れず、シタがってMO8F
IC’I’の破壊がおこりにくい。その結果特に小電流
高電圧領域でのAsOが改善される。
(2)在来のように周辺部にソース用ポンディングパッ
ドを配置し、その直下にMOSFETのセルを設けた場
合電極と能動機能領域が接近しているkめ電流集中が起
9やすく破壊につながったが、本発明ではソース用パッ
ドを中央部に設けfcfcめ周辺部での電流集中による
破壊が少なくなりπ。
ドを配置し、その直下にMOSFETのセルを設けた場
合電極と能動機能領域が接近しているkめ電流集中が起
9やすく破壊につながったが、本発明ではソース用パッ
ドを中央部に設けfcfcめ周辺部での電流集中による
破壊が少なくなりπ。
(3) ソース用ポンディングパッドを中央部に配置
したことによυ傘てのパスライン(配線)から等距離の
ところにパッドが設けられることになり電流集中が少な
くなった。
したことによυ傘てのパスライン(配線)から等距離の
ところにパッドが設けられることになり電流集中が少な
くなった。
本発明は前記実施列に限定されない。たとえばソース用
及びゲート用ボンティングパッドの形状の一部を両者が
互いに接近しない形に変形してもよい。
及びゲート用ボンティングパッドの形状の一部を両者が
互いに接近しない形に変形してもよい。
本発明は縦形高耐圧MO8FET(単体)に適用して最
も有効である。
も有効である。
第1図は縦形M08F]nTにおける電極配置の一列を
示す平面図、 第2図は第1図におけるA −A’切断断面図である。 第3図は縦形MO8FETにおける電極配置の他の例を
部分的に示す平面図、 第4図は第3図におけるB−B’切断断面図である。 第5図は本発明の一実施例であって縦形MO8FETに
おける電極配置を示す平面図、第6図は第5図における
c −c’切断断面図である。 1・・・半導体チップ(n型81基板)、2・・・ゲー
)At配線、3・・・ソースAt配線(電極)、4・・
・MO8Ii’ETユニットセル、5・・・p型拡散層
、6・・・n型拡散層(ソース)、7・・・フィールド
5102膜、8・・・ゲート電極、9・・・p型拡散層
、10・・・n+型型数散層11・・・At膜、12・
・・p型拡散層(ウェル)。 第 1 図 第 2 図 第 4 図
示す平面図、 第2図は第1図におけるA −A’切断断面図である。 第3図は縦形MO8FETにおける電極配置の他の例を
部分的に示す平面図、 第4図は第3図におけるB−B’切断断面図である。 第5図は本発明の一実施例であって縦形MO8FETに
おける電極配置を示す平面図、第6図は第5図における
c −c’切断断面図である。 1・・・半導体チップ(n型81基板)、2・・・ゲー
)At配線、3・・・ソースAt配線(電極)、4・・
・MO8Ii’ETユニットセル、5・・・p型拡散層
、6・・・n型拡散層(ソース)、7・・・フィールド
5102膜、8・・・ゲート電極、9・・・p型拡散層
、10・・・n+型型数散層11・・・At膜、12・
・・p型拡散層(ウェル)。 第 1 図 第 2 図 第 4 図
Claims (1)
- 【特許請求の範囲】 1、第1導電型半導体基体をドレインとして、基体表面
に第2導電型領域とこの第、2導電型領域表面にソース
として形成された第1導電型領域及び絶縁ゲートからな
るMO8FETユニットセ、ルがメツシュ状に配置式れ
、ソースとゲートにそ些ぞれ接続された配線ポンディン
グパッドを有する半導体装置であって、ソース側の配線
ポンディングパッドは半心体基板の中央部に配置され、
このソース用配線ポンディングパッドi下に1M08F
ETユニ7)セルが形成されていないことを特徴とする
半導体装置。 2、上記第1導電型半導体基板はn型シリコン基板から
なシ、第2導電型領域はp型領域、第1導電型領域は高
濃度のn 型拡散領域である特許請求の範囲第1項にL
ピ載の半導体装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP57197520A JPS5987828A (ja) | 1982-11-12 | 1982-11-12 | 半導体装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP57197520A JPS5987828A (ja) | 1982-11-12 | 1982-11-12 | 半導体装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS5987828A true JPS5987828A (ja) | 1984-05-21 |
Family
ID=16375829
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP57197520A Pending JPS5987828A (ja) | 1982-11-12 | 1982-11-12 | 半導体装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS5987828A (ja) |
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH03105980A (ja) * | 1989-09-20 | 1991-05-02 | Hitachi Ltd | 半導体装置 |
| JPH04767A (ja) * | 1990-04-02 | 1992-01-06 | Fuji Electric Co Ltd | Mos型半導体素子 |
| EP0834927A3 (en) * | 1996-10-02 | 1998-09-09 | Oki Electric Industry Co., Ltd. | Semiconductor IC device |
| WO1999044240A1 (de) * | 1998-02-27 | 1999-09-02 | Asea Brown Boveri Ag | Bipolartransistor mit isolierter gateelektrode |
| US9859238B2 (en) | 2014-06-26 | 2018-01-02 | Mitsubishi Electric Corporation | Semiconductor device comprising regions of different current drive capabilities |
| CN111293171A (zh) * | 2018-12-10 | 2020-06-16 | 珠海零边界集成电路有限公司 | 一种igbt芯片的设计结构、产品结构及其制造方法 |
-
1982
- 1982-11-12 JP JP57197520A patent/JPS5987828A/ja active Pending
Cited By (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH03105980A (ja) * | 1989-09-20 | 1991-05-02 | Hitachi Ltd | 半導体装置 |
| JPH04767A (ja) * | 1990-04-02 | 1992-01-06 | Fuji Electric Co Ltd | Mos型半導体素子 |
| EP0834927A3 (en) * | 1996-10-02 | 1998-09-09 | Oki Electric Industry Co., Ltd. | Semiconductor IC device |
| WO1999044240A1 (de) * | 1998-02-27 | 1999-09-02 | Asea Brown Boveri Ag | Bipolartransistor mit isolierter gateelektrode |
| US6576936B1 (en) | 1998-02-27 | 2003-06-10 | Abb (Schweiz) Ag | Bipolar transistor with an insulated gate electrode |
| US9859238B2 (en) | 2014-06-26 | 2018-01-02 | Mitsubishi Electric Corporation | Semiconductor device comprising regions of different current drive capabilities |
| DE112014006764B4 (de) | 2014-06-26 | 2022-09-01 | Mitsubishi Electric Corporation | Halbleitervorrichtung |
| CN111293171A (zh) * | 2018-12-10 | 2020-06-16 | 珠海零边界集成电路有限公司 | 一种igbt芯片的设计结构、产品结构及其制造方法 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR890004548B1 (ko) | 연결패드에서 기저의 실리콘으로 직접 연결된 고전력 금속산화물 반도체 전계효과 트랜지스터 | |
| US4819044A (en) | Vertical type MOS transistor and its chip | |
| JP7113221B2 (ja) | 炭化珪素半導体装置 | |
| KR860002153A (ko) | 반도체 장치 | |
| JP2003174169A (ja) | 半導体装置 | |
| JP4230681B2 (ja) | 高耐圧半導体装置 | |
| JPS6182477A (ja) | 導電変調型mosfet | |
| JP4122113B2 (ja) | 高破壊耐量電界効果型トランジスタ | |
| TWI588970B (zh) | Semiconductor device | |
| JPS5987828A (ja) | 半導体装置 | |
| JPS63311766A (ja) | Misパワートランジスタ | |
| US6476456B1 (en) | Integrated radiation hardened power mosgated device and schottky diode | |
| JP2004014707A (ja) | 半導体装置 | |
| JPH049378B2 (ja) | ||
| US5814860A (en) | Semiconductor IC device having first and second pads on surface of semiconductor chip | |
| JPH03155167A (ja) | 縦型mosfet | |
| JPH09307103A (ja) | 複合型半導体装置とその製造方法 | |
| JP2004349384A (ja) | 半導体装置 | |
| JPH02192170A (ja) | 半導体素子 | |
| KR960019785A (ko) | Mos형 반도체 장치 | |
| JPH1012872A (ja) | パワーmosfetのセルアレイ構造 | |
| KR940009351B1 (ko) | 반도체 칩의 에지 시일 및 그 제조방법 | |
| JPH03139877A (ja) | 半導体装置 | |
| JPH0846142A (ja) | 半導体集積回路装置 | |
| JPH06268207A (ja) | 絶縁ゲート型電力用半導体素子 |