JPS5966735A - ワ−ドプロセツサ - Google Patents

ワ−ドプロセツサ

Info

Publication number
JPS5966735A
JPS5966735A JP57176214A JP17621482A JPS5966735A JP S5966735 A JPS5966735 A JP S5966735A JP 57176214 A JP57176214 A JP 57176214A JP 17621482 A JP17621482 A JP 17621482A JP S5966735 A JPS5966735 A JP S5966735A
Authority
JP
Japan
Prior art keywords
key
input device
matrix
input
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57176214A
Other languages
English (en)
Inventor
Hitoshi Yonenaga
斉 米永
Shigeru Matsuoka
繁 松岡
Shinji Matsuoka
慎二 松岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP57176214A priority Critical patent/JPS5966735A/ja
Publication of JPS5966735A publication Critical patent/JPS5966735A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M11/00Coding in connection with keyboards or like devices, i.e. coding of the position of operated keys
    • H03M11/20Dynamic coding, i.e. by key scanning

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Document Processing Apparatus (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は日本語ワードプロセッサVC猟り、′侍に、膜
数の種類の入力装置を1史用するに好適なフードプロセ
ッサに関する。
第1図は入力装置を備えたワードプロセンサの従来から
の一般的な構造例を示したものでらる。
本体1には、状態表示(i−f]′うCRT(カノード
、レイ、ナユープ)2と、図示さτしない記憶媒体であ
るフレキシブルティスフを駆動するフレキシブルディス
ク装置3が浴納さtしており、父、本体10MfJ部に
は入力装置4が配置され、この入力装置4によυオペレ
ータは文字@をフードプロセッサに入力することが出来
る。
第2図は第1図に示したワードプロセッサの結線構成例
である。主制御回路5にCR1T2、フレキシブルディ
スク装置3及び入力装置)i4がそrしぞnケーブル6
.7及び8によシ接続さ!している。
第3図は第2図で示した主制御回路の詐細構J戊例を示
したブロック図である。グログラム蓄核型計算ユニット
(以下CPUと称する)9のパスライン10にVよ、不
揮発性メモリから成るもので電源投入時に実行するプロ
グラムを有するブートRO’M11、文i桐集装置とし
ての機能を実行するプログラム【格納する為のプログラ
ムメモリ12、一時記憶部に係るフレキシブルディスク
装置猷3を制御するフレキシブルディスク制御回路(F
DC)13、 ドツトマトリックスで漢字を表すドツト
データの漢字コードを、索引として記憶するキャラクタ
ジェネレータ14、CPU9の指令に従ってキャラクタ
ジェネレータ14よりドツトデータを読み出し、CP(
、T2を動作畑せる信号全発生するCR′Pコントロー
ラ15及びキー人力CE16が接続されている。又、前
記フレキシブルディスク制御回路13はケーブル7によ
りフレキシブルディスク装置4に接続され、キャラクタ
ジェネレータ14はCRTコントローラ15に接続さt
、とのCILTコントローラ15 il: ケー フル
ロによりCRT2に接続されており、更にキー人力CE
16はケーブル8により入力装置4に接続さねている。
この様な構成に於いて、今′眠諒が投入されると、CP
U9はイニシャルグロダラムローダで必るブートiもO
MIIにd己1.核さtした)゛ログラム紫人行する。
一般に、この様なプログラムでは、フレキシブルディス
ク装置3にセットさノ′1.たフレキシブルディスク(
図示ぜず)に記1.紘されているデータ領プログラムメ
モリ12に転送する。この転送が終了すると、CP U
 9はプログラムメモリ12に記憶さnている文1輪集
装置としてのプログラムの先頭番地に1lilJ御と分
岐する。この結束、入力装置4上での操作キー人力に従
い、キー人力CE16、CP U 9 k介してCR’
l’2上への文字の表示及び文薔編果等の処理カミ1能
となる。
この・床な構成及び機能″f:南するワードプロセッサ
に於ける第2図に示した主制御回路5に接続される入力
装置4としては、ストロークが殆んど無くペン等で押し
て入力する平面キーを配列したタブレット方式のものや
、指で打鍵するのに適したストロークを有するキーボー
ド方式のものがあり、一般的に前者は後者よりキー面積
が小さく且つ、キー数が多い。これら異なる機種の入力
装置は、ニーデーの用途によって使い分けらnる為、主
制御回路5にどの機種の入力装置4が接続されているか
どうかの判別を行い、機種切換をする必要がある。この
従来の機種切換を行う方法としては、主制御回路5に機
種切換スイッチを設け、使用する機種の入力装置4に応
じて、スイッチによ9機種情報を与えて主制御回路5の
処理手順を切換える方法が一般的に採られている。とこ
ろで、この様な従来の機種切換方法では、スイッチによ
り人力装置3の機種切換を行う関係上、スイッチの切換
と云う本来必要でない煩雑な操作が加わり、操作性を悪
化させる欠点があり、更に、スイッチ等の回路の増加に
よって装置全体の信頼性全低下させる欠点があった。
本発明の目的は、上記の欠点を解消し、自動的に接続さ
扛た入力装置の機種を判別してその機種に応じた処理全
展開することができるワードプロセッサを提供すること
にある。
本発明は、制御CPUのスキャニング操作によってキー
検知を行う人力装f!−tを備えたワードプロセッサに
於いて、人力装置に設けられている′時定のアドレスの
キーに、該人力装置の機陣債報を付与し、前記スキャニ
ングによって′時定のアドレスに位置するキーの前記機
種情報を制御1 (−r P Uが検知し、これをワー
ドプロセッサの主制御(回路が取込んで、人力装置の機
種に応じた処理全展開することにより、上記目的を達成
する。
以下本発明の一実施例金図面に従って説明する。
第4図は本発明のワードプロセッサの一実施例の要部で
ある入力装置の構成ケ示すブロック図である。入力装置
の全制御を行う入力装置1b1」側ICPU(制御CP
U)41は、このCI)U41で発生したアドレス信号
ケデコーダ42とセレクタ43に入力する。デコーダ4
2はキーマトリックス44に接続され、入力さfしたA
f18己アドレス11号によシキーマトリックスのX座
標を恢知する。同様に、セレクタ43はキーマトリック
ス44に接続さn1人力された前記アドレス他″号によ
シキーマトリツクスのY座標全検知し、このセレクタ4
3の出力は入力装置制御CPU41に入力されている。
又、この入力装置制御CPU41は従来例の所で述べた
と同様の図示さrl、ない主制御回路に接続されている
次に本実施例の動作について説明する。図示されない主
制御装置の指示によシ、入力装置制御CPU41はキー
マトリックス44のスキャニング操作を行って入力を検
知すると、この入力情報を図示されない主制御装置に送
る。即ち、人力装置制御CPU41は、図示されない主
制御回路の指示によりあるアドレスを発生し、」三位4
ビットでデコーダ42の出力信号をキーマトリックス4
4のX座標検知信号としてキーマドl)ツクス44に送
シ、又、下位4ビツトでセレクタ43の入力信号線をキ
ーマトリックス44のY座標として選定することによp
1キーマトリックス44の(X、Y)に相当する箇所の
オン、オフを検知することが出来る。この際、セレクタ
43の出力がある壕、合、入力装置制御CPU41はそ
の位置のキーをキーオンとみなす。その伐、人力装置汽
1iI1111t−11CPU41はアドレスを更新し
、キーマトリックス44の全領域に亘る上述の様なギー
瑛知スキャン金行゛う。
ところで、タブレット方式とキーホード方式の入力装置
の第4図に示す基本回路に於ける違いは、キーマトリッ
クス44の大きさにある。これは、前者のタブレット方
式は、例えばM字音文字単位で入力可能であるのに対し
、後者のキーボード方式は漢字の読みを人力して処理場
せることに起因するものである。
第5図は上記キーマトリックス44がタブレット方式の
キーマトリックスである例を示し、第6図はキーホード
方式のマトリックスである列を示したものである。タブ
レット方式の肌合1メイク2接点のキー256個からな
シ、キーボード方式の場合1メイク2接点のキー128
個からなっている。この様に、タブレット方式の人力装
置とキーボード方式の人力装置では構成が違う為、主制
御回路での処理は根本的に異なるものとなる。そこで、
本実施例ではキーマトリックス44上のアドレス(0,
0)に入力装置機種情報を与える様にしである。即ち、
キーマトリックス44が第5図に示すタブレット方式の
ものである場合は、このキーマトリックス上のアドレス
(0,0)を短絡固定し、又、第6図に示すキーボード
方式のものではキーマトリックス上のアドレス(0,0
)を開放固定しである。しかも、アドレス(0,0)の
キーは両方式とも盤面上から操作出来ない様にしである
。本実施例では上記の様にキーマトリックス44の特定
アドレスのキー全開放固定或いは短絡固定することによ
シ、主制御回路は外的処理(スイッチの切侠等)を伴な
わずに入力装置の機種選択を自動的に可能としている。
次に、第7図及び第8図に従って、上記入力装置機aI
選択処理の手順を説明する。第7図は入力装置の入力処
理フローチャートであり、入力装置制御処!71と入力
処理72とからなっている。
第8図は本実施例のl特徴である前記入力装置識別処理
71の詳細を示すフローチャート図である。
先ず、処理711では主制御回路からの機種選択処理開
始の指示を待ち、指示が米[は識別情報を得るべく次の
処理712へ移る。処理712では、入力装置制御lC
PU41の出力ボートに+0.0)をセットし、アドレ
スをデコーダ42及びセレクタ43へ送り、入力装置の
識別情報を持つアドレス(0,0)の状態f:検知する
。次に処理713で1アドレス(0,0)が開数である
か短絡であるかの判断を行い、開放であれば識別情報と
してキーボード該当データを、短絡であrはタブレット
該当データをそれぞれ処理714.715によって設定
する。次に、処理716では、離別情報を主制御回路に
転送し1.王制rt141回路はそのtlJ記線別情報
を受取ることにより、人力装置の機種(タブレット方式
かキーボード方式か)に応じた処理を自動的に展開して
いく。
本実施例に依れば、入力装置を構成するキーマトリック
ス44のアドレス(0,0)のキーを、開放或は短絡と
することにより、入力装置の機捕情報を与え、この様糧
情報を入力制御CPU41がスキャンすることによりi
別し、これを図示されない主制御回路に転送し、主制御
回路はそ扛ぞれの機種に応じた処理を自動的に展開する
為、接続入力装置の機種によってスイッチ等を切換る操
作を−切しなくて済み、ワードプロセッサの操作性を著
く向上させる効果がある。父、切換スイッチ等の機械的
接点が省かれている為装置の信頼性を向上させる効果も
ある。
以−ト記述した如く本発明のワードプロセッサに依れば
、人力装置のキーマh ’Jラックス特定のアドレスに
入力装置ffQ機棟情報を与えることにより、自動的に
接続された入力装置の機種を判別してその機種に応じた
処理を展開することが出来る。
【図面の簡単な説明】
第1図は従来のワードプロセッサの一例金示した斜視図
、第2図は従来のワードプロセッサの各部品の結線例ケ
示したブロック図、第3図は第2図に示した従来の主!
liI制御回路の詳M構成例を・示したブロック図、第
4図は本発明のワードプロセッサの一実施例の要部であ
る人力装置の構成を示しft−フ1m ツク図、第5図
はタブレット方式の一4゛−−−−?トリックス例全示
した説明N、第6図はキーボード方式のキーマトリック
ス1に・U全示した説明図、第7図は第4図に示した入
力装置側(41CP [、Jの処理フローチャート図、
第8図にj、第7図の処理7Jの詳細処理フローを示し
たヂA・−ト図でイりる。 41・・・入力装百、1i11間CPU、42・・・テ
コーダ、43・・・セレクタ、44・・・キーマトリッ
クス。 代理人 m t’j:士 高イ喬盟央ゞ・・1ご 、・
 、 □、−1□ I(ゝソ:−ユ / ン 署、5居 差Z房

Claims (1)

  1. 【特許請求の範囲】 1、マトリックス状に多数のキー電極を配列したキーマ
    ) l)ツクスとこのキーマトリックスをスキャニング
    して前記キー電極のオン、オフを検出する制御計算ユニ
    ツ)(IcPU)とを具備した入力装置を備え、該入力
    装置のキーをオペレータが操作することにより文章を作
    成するワードプロセッサにおいて、前記キーマトリック
    スの特定のアドレスに位負するキー電極を、開放固定す
    るか短絡固定するかによって入力装置の機種情報全キー
    に与え、この機柚情報を前記側#CPUがスキャニング
    して検出し、更にこnをワードプロセッサの主制御回路
    に出力することにより、該主制御回路は入力装置の機柚
    に応じた処理を自動的に展開することを¥j徴とするワ
    ードプロセッサ。 2、前記キーマトリックスの特定のアドレスに位置する
    機種情報を付与さ扛たキーを盤面上から操作できない構
    造としたことを特徴とする特許請求の範囲第1項記載の
    フードプロセッサ。
JP57176214A 1982-10-08 1982-10-08 ワ−ドプロセツサ Pending JPS5966735A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57176214A JPS5966735A (ja) 1982-10-08 1982-10-08 ワ−ドプロセツサ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57176214A JPS5966735A (ja) 1982-10-08 1982-10-08 ワ−ドプロセツサ

Publications (1)

Publication Number Publication Date
JPS5966735A true JPS5966735A (ja) 1984-04-16

Family

ID=16009612

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57176214A Pending JPS5966735A (ja) 1982-10-08 1982-10-08 ワ−ドプロセツサ

Country Status (1)

Country Link
JP (1) JPS5966735A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61101193A (ja) * 1984-10-24 1986-05-20 Matsushita Electric Ind Co Ltd ボタン電話装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56155437A (en) * 1980-05-02 1981-12-01 Nec Corp Key code reading circuit
JPS57159328A (en) * 1981-03-27 1982-10-01 Fujitsu Ltd Keyboard discriminating system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56155437A (en) * 1980-05-02 1981-12-01 Nec Corp Key code reading circuit
JPS57159328A (en) * 1981-03-27 1982-10-01 Fujitsu Ltd Keyboard discriminating system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61101193A (ja) * 1984-10-24 1986-05-20 Matsushita Electric Ind Co Ltd ボタン電話装置

Similar Documents

Publication Publication Date Title
JPS60262204A (ja) プログラマブル・コントロ−ラ
JPS5966735A (ja) ワ−ドプロセツサ
JPH11126121A (ja) パネル入力装置
JPH08211860A (ja) 表示色変更装置
JP2611969B2 (ja) 文書処理装置
JPH0146888B2 (ja)
JP2695470B2 (ja) キーボード装置
JPS61117615A (ja) 対話操作式電子機器
JP2667761B2 (ja) データ処理装置
JPS6112587B2 (ja)
JPS5840207B2 (ja) パラメ−タ選択装置
JPS61286882A (ja) 画面切換え方式
JP3018491B2 (ja) データ処理装置
JPH03237517A (ja) キーボード装置
JPS61228523A (ja) キ−ボ−ド制御方式
JPH11305941A (ja) タッチパネル型入力装置、制御方法、および記録媒体
JPH04145513A (ja) パーソナルコンピュータの専用キーボード
JPS62266652A (ja) ワ−ドプロセツサ
JPH0831009B2 (ja) プログラム入力装置
JPH01258115A (ja) 情報入出力装置
JPS63165912A (ja) 操作手順自動表示装置
JPH08286870A (ja) 情報処理装置
JPH0387915A (ja) データ処理装置
JPH0233614A (ja) エスケープシーケンス制御システム
JPS62243072A (ja) マルチウインドウ表示機能を有する表示装置