JPS5965314A - プログラマブルコントロ−ラ用動作監視装置 - Google Patents

プログラマブルコントロ−ラ用動作監視装置

Info

Publication number
JPS5965314A
JPS5965314A JP17503082A JP17503082A JPS5965314A JP S5965314 A JPS5965314 A JP S5965314A JP 17503082 A JP17503082 A JP 17503082A JP 17503082 A JP17503082 A JP 17503082A JP S5965314 A JPS5965314 A JP S5965314A
Authority
JP
Japan
Prior art keywords
operation monitoring
working
points
main body
programmable controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17503082A
Other languages
English (en)
Inventor
Shinichi Amazaki
尼崎 新一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP17503082A priority Critical patent/JPS5965314A/ja
Publication of JPS5965314A publication Critical patent/JPS5965314A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/05Programmable logic controllers, e.g. simulating logic interconnections of signals according to ladder diagrams or function charts
    • G05B19/058Safety, monitoring

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Programmable Controllers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は、動作状態の監視を高速で行えるようにした
プログラマブルコントローラ用動作監視装置に関するも
のである。
従来、この種の装置として第1図に示すものがあった。
図において1はプログラマブルコントローラ(以下PC
本体と略す)であシ、その動作状態を保持するデータメ
モリ2を内蔵している。3はPC本体1の動作状態、を
監視する動作監視装置であ九 ケーブル4に依ってPC
本体1を連絡されている。
今、この装置によってpc本体1のA、B、03点の動
作状態を監視する場合についてその動作を説明すると、
筐ず動作監視装置3はPC本体1に、第2図に示すよう
に点Aの動作状態を保持するデータメモリ2のアドレス
及びリード要求を送信する。PC本体1は、この信号を
受は取りへの動作状態を示す信号を動作監視装置3に出
力する。
以上の手順を図示するように点B、Oについて繰返すこ
とによって、  A、  B、  03点の1回の動作
監視が行われる。尚、第2図は、上述した監視動作を説
明するための図である。
以上に述べたように従来の監視装置では、1回のPC本
体1と動作監視装置3間の送受信で1点の動作状態しか
監視できないため、監視時間の間隔が長くなりひいては
監視の信頼性が低下するという欠点があった。
この発明は、上記のような従来のものの欠点を除去する
目的でなされたもので、PC本体に動作監視情報エリア
を設けることによって、多数点の動作の監視を高速で行
うことができるようにしたプログラマブルコントローラ
用動作監視装置を提供するものである。
以下に、この発明の一実施例を図面について詳細に説明
する。
第3図はこの発明の一実施例装置のブロック図であシ、
1はPC本体を示すがこの発明では、動作状態を保持す
るデータメモリ2に加え、RAM(ランダムアクセス)
メモリに依って構成される動作監視情報エリア5が設け
られている。尚、第1図と同様に、3は動作監視装置、
4はPC本体1と動作監視装置3間の通信を行うケーブ
ルである。
次に動作について説明する。今、pc本体1のA、B、
C!3点の動作を監視する指令が動作監視装置3に与え
られた場合を例にして説明する。第4図は、この場合の
動作を説明するだめの図である。動作監視装置3は、初
めにA、B、Oそれぞれの点の動作状態を保持、するデ
ータメモリ2側アドレス及びその点数をpc本体1に送
信し、RAMメモリで構成された動作監視情報エリア5
に書き込む。この後、第4図に示すように動作監視装置
3が動作監視要求をPC本体1に送信すると、PC本体
1は動作監視情報エリア5に初めに書き込まれた内容に
基づいて、動作監視に必要な点数分だけのデータ、即ち
A、  B、  03点の動作状態を。
ケーブル4を介して動作監視装置3に返信する。
このようにしてA、  B、  03点の動作監視が、
動作監視装置301回の動作監視要求に対して1括して
行われるだめ、この手続を繰返すことによって、pc本
体1の常時動作監視が行われる。
以上のように、この発明によれば、多点数の動作状態の
監視が、pc本体に動作監視情報エリアを設けるという
極めて簡単な構成に依って、動作監視装置からの一回の
動作監視要求により一括して行えるため、−回の動作監
視に要する時間が大幅に短縮され、結果的に信頼度の高
い動作監視を行うことができる。
【図面の簡単な説明】
第1図はこの発明の従来装置のブロック図、第2図は第
1図に示す装置の動作説明図、第3図はこの発明の一実
施例のブロック図、第4図は第3図に示す装置の動作説
明図である。 1・・・pc本体、2・・・データメモリ、3・・・動
作監視装置、4・・・ケーブル、5・・・動作監視情報
エリア。 代理人 葛野信− 第1図 第2図 1作監視装置      pc本体 =:=口譚11

Claims (2)

    【特許請求の範囲】
  1. (1)動作状態を保持するデータメモリ及び動作監視情
    報を保持する動作監視情報エリアを内蔵するプログラマ
    ブルコントローラ本体と、このプログラマブルコントロ
    ーラの任意点の動作監視を行う動作監視装置と、上記プ
    ログラマブルコントローラ本体と上記動作監視装置間の
    データ通信を行うケーブルとから成ることを特徴とする
    プログラマブルコントローラ用動作監視装置。
  2. (2)動作監視情報エリアは、ランダムアクセスメモリ
    で構成されていることを特徴とする特許請求の範囲第1
    項記載のプログラマブルコントローラ用動作監視装置。
JP17503082A 1982-10-05 1982-10-05 プログラマブルコントロ−ラ用動作監視装置 Pending JPS5965314A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17503082A JPS5965314A (ja) 1982-10-05 1982-10-05 プログラマブルコントロ−ラ用動作監視装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17503082A JPS5965314A (ja) 1982-10-05 1982-10-05 プログラマブルコントロ−ラ用動作監視装置

Publications (1)

Publication Number Publication Date
JPS5965314A true JPS5965314A (ja) 1984-04-13

Family

ID=15988986

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17503082A Pending JPS5965314A (ja) 1982-10-05 1982-10-05 プログラマブルコントロ−ラ用動作監視装置

Country Status (1)

Country Link
JP (1) JPS5965314A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50141241A (ja) * 1974-04-30 1975-11-13

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50141241A (ja) * 1974-04-30 1975-11-13

Similar Documents

Publication Publication Date Title
CN100580639C (zh) 用于控制对具有存储器集线器体系结构的存储模块的存储器存取的方法和系统
JPS5965314A (ja) プログラマブルコントロ−ラ用動作監視装置
US4878197A (en) Data communication apparatus
JPH01236389A (ja) メモリーカード
KR100293929B1 (ko) 교환시스템에서의 캐쉬메모리 핸들링방법
JPS58143655A (ja) 通信制御装置
JPS6055752A (ja) パケツト処理方式
JPH0120774B2 (ja)
JPS6028969Y2 (ja) インタフエ−ス装置
JPS62133538A (ja) プログラム蓄積方式
KR870004378A (ko) 버스 인터페이스
JPH02299058A (ja) 計算機システム間通信方式
JPS62188536A (ja) 回線状態表示方式
JPS62140151A (ja) 記憶装置
JPS61221859A (ja) インタフエ−ス制御方式
JPH01183238A (ja) ネツトワーク制御方式
JPS61196353A (ja) 多重化バス制御方式
JPH03159335A (ja) 回線収容装置における通信回線の試験方法
JPS6010348A (ja) 接続試験方式
KR20000026337A (ko) 수신용 버퍼 디스크립터
JPS62299145A (ja) リモ−トステ−シヨンアダプタ制御方式
JPS59127134A (ja) デ−タ転送装置
JPH04167120A (ja) 磁気ディスクサブシステム
JPH01288986A (ja) メモリーカード
JPS5824256A (ja) 通信制御装置におけるライン回路制御方式