JPS5958869U - 画像デ−タ処理装置 - Google Patents
画像デ−タ処理装置Info
- Publication number
- JPS5958869U JPS5958869U JP15062482U JP15062482U JPS5958869U JP S5958869 U JPS5958869 U JP S5958869U JP 15062482 U JP15062482 U JP 15062482U JP 15062482 U JP15062482 U JP 15062482U JP S5958869 U JPS5958869 U JP S5958869U
- Authority
- JP
- Japan
- Prior art keywords
- image data
- data processing
- sequentially
- processing device
- image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Image Processing (AREA)
- Image Input (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図はこめ考案の一実施例による画像データ処理装置
の構成を示すブロック図、第2図は同上装置の各部の動
作を示すタイミングチャニドであ ゛る。 3・・・データ処理回路、4A、 4B・・・画像メ
モリ、10・・・メモリ制御回路。
の構成を示すブロック図、第2図は同上装置の各部の動
作を示すタイミングチャニドであ ゛る。 3・・・データ処理回路、4A、 4B・・・画像メ
モリ、10・・・メモリ制御回路。
Claims (1)
- 順次入力される画像データに所定の処理を加えて処理後
の画像データを入力と同期して順次出力−するデータ処
理回路と、2つの画像メモリAおよびBと、所定の基本
クロックに従って上記画像メモリAに格納されている処
理前の画像データを順次読み出して上記データ処理回路
に入力するとともに、このデータ処理回路から順次出力
される処理後の画像データを上記基本クロックに従って
上記画像メモリBに順次書込むメモリ制御回路とを備え
たことを特徴とする画像データ処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15062482U JPS5958869U (ja) | 1982-10-04 | 1982-10-04 | 画像デ−タ処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15062482U JPS5958869U (ja) | 1982-10-04 | 1982-10-04 | 画像デ−タ処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5958869U true JPS5958869U (ja) | 1984-04-17 |
Family
ID=30334017
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP15062482U Pending JPS5958869U (ja) | 1982-10-04 | 1982-10-04 | 画像デ−タ処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5958869U (ja) |
-
1982
- 1982-10-04 JP JP15062482U patent/JPS5958869U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5958869U (ja) | 画像デ−タ処理装置 | |
JPS5851352U (ja) | アナログ入力コントロ−ラ | |
JPS59100306U (ja) | シ−ケンス制御演算装置 | |
JPS59174629U (ja) | 入力回路 | |
JPS5813789U (ja) | 映像信号の処理装置 | |
JPS59142844U (ja) | バ−コ−ド処理装置 | |
JPS5994393U (ja) | 画像処理装置 | |
JPS5992868U (ja) | デジタル集積回路 | |
JPS59108945U (ja) | 伝送記録装置 | |
JPS59100345U (ja) | デイジタル制御装置 | |
JPS5920351U (ja) | マイクロコンピユ−タにおける加算回路 | |
JPS59160347U (ja) | 音声出力装置 | |
JPS614233U (ja) | 画像メモリ・アクセス装置 | |
JPS5984589U (ja) | デ−タ表示装置 | |
JPS58164046U (ja) | マイクロプロセツサの制御装置 | |
JPS5915135U (ja) | 入力デ−タ検査装置 | |
JPS60123045U (ja) | リ−ド/ライトプロテクシヨン装置 | |
JPS58138146U (ja) | シリアルデ−タ入力装置 | |
JPS58170100U (ja) | メモリ装置 | |
JPS59147236U (ja) | インタ−フエイス制御装置 | |
JPS601037U (ja) | 二者択一回路 | |
JPS58108547U (ja) | デ−タ転送装置 | |
JPS60140145U (ja) | 複数の入出口を持つた画像メモリ装置 | |
JPS60642U (ja) | 入出力制御装置 | |
JPS58114617U (ja) | メモリ−イコライザ−装置 |